[发明专利]一种芯片的时钟树规划方法以及芯片在审
申请号: | 202110320506.0 | 申请日: | 2021-03-25 |
公开(公告)号: | CN113191112A | 公开(公告)日: | 2021-07-30 |
发明(设计)人: | 韩洋 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
主分类号: | G06F30/396 | 分类号: | G06F30/396;G06F30/392;G06F30/394 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 黎坚怡 |
地址: | 710000 陕西省西安市西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 时钟 规划 方法 以及 | ||
1.一种芯片的时钟树规划方法,其特征在于,所述方法包括:
基于当前工艺对应的片上变量、所述芯片的面积规划每一时钟域的区域范围;
根据预设规则在每一所述时钟域对应的区域范围进行布线,以得到每一所述时钟域的时钟树综合;
将所有所述时钟域的时钟树综合进行拼接。
2.根据权利要求1所述的方法,其特征在于,所述基于当前工艺对应的片上变量、所述芯片的面积规划每一时钟域的区域范围包括:
基于所述片上变量以及所述芯片的面积确定每一时钟域的可行范围;
确定所述可行范围内的基本单元数量;
基于所述基本单元的数量,计算每一所述时钟域的布线时间;
若每一所述时钟域的布线时间之间的时间差不超过预定范围,则所述时钟域的可行范围为所述时钟域的区域范围。
3.根据权利要求2所述的方法,其特征在于,所述方法还包括:
若每一所述时钟域的布线时间之间的时间差超过预定范围,则根据每一所述时钟域的布线时间以及所述基本单元的重新规划所述时钟域的可行范围,以使得重新规划后的每一所述时钟域的可行范围的布线时间之间的时间差不超过预定范围;重新规划后的每一所述时钟域的可行范围为所述时钟域的区域范围。
4.根据权利要求1~3任一项所述的方法,其特征在于,所述根据预设规则在每一所述时钟域对应的区域范围进行布线,以得到每一所述时钟域的时钟树综合包括:
确定每一所述时钟域对应的时钟原点位置;
基于所述时钟原点位置设置缓冲器;
基于所述缓冲器的位置在每一所述时钟域的区域范围内进行布线,以得到每一所述时钟域的时钟树综合。
5.根据权利要求4所述的方法,其特征在于,所述基于所述缓冲器的位置在每一所述时钟域的区域范围内进行布线,以得到每一所述时钟域的时钟树综合包括:
基于所述缓冲器的位置在每一所述时钟域对应的区域范围内进行布线,以得到每一所述时钟域对应的主时钟树;
利用预设工具基于所述主时钟树生成时钟树枝干,进而得到每一所述时钟域的时钟树综合。
6.根据权利要求5所述的方法,其特征在于,所述基于所述缓冲器的位置在每一所述时钟域对应的区域范围内进行布线,以得到每一所述时钟域对应的主时钟树包括:
判断相邻两个缓冲器之间的距离;
若所述距离大于预设距离,则在相邻的两个缓冲器之间设置缓冲器。
7.根据权利要求6所述的方法,其特征在于,每一所述缓冲器包括至少两个反相器;且每一所述缓冲器内两个方向器的间距为150~250微米。
8.根据权利要求4所述的方法,其特征在于,所述将所有所述时钟域的时钟树综合进行拼接包括:
根据所述时钟树综合确定对应所述时钟域的时钟接口;
将所述时钟域的时钟接口与相邻的时钟域的时钟接口进行拼接。
9.根据权利8所述的方法,其特征在于,所述方法还包括:
对拼接后的时钟接口处的接口信号进行跨时钟域处理。
10.一种芯片,其特征在于,所述芯片包括时钟树,所述时钟树通过上述权利要求1~9任一项所述的时钟树规划方法制成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110320506.0/1.html,转载请声明来源钻瓜专利网。