[发明专利]用来在存储器模块中增加数据预取数量的装置在审
| 申请号: | 202011265610.6 | 申请日: | 2020-11-12 |
| 公开(公告)号: | CN112837717A | 公开(公告)日: | 2021-05-25 |
| 发明(设计)人: | 王智彬;王明弘;丁达刚 | 申请(专利权)人: | 补丁科技股份有限公司 |
| 主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C16/08 |
| 代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 江耀纯 |
| 地址: | 中国台*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用来 存储器 模块 增加 数据 数量 装置 | ||
1.一种用来在存储器模块中增加数据预取数量的装置,其特征在于,所述装置包括:
存储器芯片,位于所述存储器模块中,其中所述存储器芯片包括:
存储细胞阵列,用来存储数据,其中所述存储细胞阵列包括多个存储细胞;
多个比特线以及多个字线,分别耦接至所述存储细胞阵列,用来进行所述存储细胞阵列的存取控制;
多个比特线感测放大器,分别通过所述多个比特线耦接至所述存储细胞阵列,分别用来感测并放大来自所述多个存储细胞的多个比特线信号,以产生多个放大后信号;以及
多个主资料线,耦接至所述多个比特线感测放大器,用来将通过所述多个比特线感测放大器感测后放大、接着锁存或存储在所述多个比特线感测放大器的数据,通过列选择线直接输出至第二半导体芯片,以供进行所述存储器模块的进一步数据的处理及使用,从而增加所述数据预取数量。
2.如权利要求1所述的装置,其特征在于,所述多个主数据线充当所述存储器芯片的芯片对外数据接口。
3.如权利要求1所述的装置,其特征在于,所述多个比特线感测放大器的任一比特线感测放大器的至少一开关依据耦接至所述任一比特线感测放大器的至少一列选择线所传送的至少一列选择信号来运作;以及所述多个主数据线的至少一主资料线耦接至所述任一比特线感测放大器的所述至少一开关,以供将所述多个放大后信号的至少一放大后信号自所述存储器芯片上的所述至少一比特线感测放大器直接输出至所述第二半导体芯片。
4.如权利要求3所述的装置,其特征在于,所述至少一开关包括一组开关,以及所述至少一主数据线包括一组主资料线;以及所述组主数据线耦接至所述组开关以供直接输出一组数据至所述第二半导体芯片,其中所述组数据是由所述比特线感测放大器自至少一比特线感测且放大,并且接着锁存或存储在位于所述存储器芯片上的同一个比特线感测放大器。
5.如权利要求1所述的装置,其特征在于,所述第二半导体芯片通过直接面对面附着电连接至所述存储器芯片。
6.如权利要求1所述的装置,其特征在于,所述第二半导体芯片可包括多个次级放大器;以及所述多个主数据线的任一主数据线自所述存储器芯片输出所述多个放大后信号中的对应的放大后信号至所述第二半导体芯片,以供被所述第二半导体芯片上的所述多个次级放大器中的对应的次级放大器放大以供进一步使用由存储器芯片读取的数据。
7.如权利要求1所述的装置,其特征在于,所述存储细胞阵列依据预定比特线长度被分成多个细胞阵列分区;以及所述多个比特线感测放大器被分成耦接至所述多个细胞阵列分区的多个比特线感测放大器分区。
8.如权利要求1所述的装置,其特征在于,除了所述存储器芯片以外,所述存储器模块包括所述第二半导体芯片的至少一部分。
9.如权利要求1所述的装置,其特征在于,于所述存储器模块外面的一或多个其他电路是被整合至所述第二半导体芯片中。
10.如权利要求1所述的装置,其特征在于,所述存储器模块是动态随机存取存储器。
11.如权利要求1所述的装置,其特征在于,还包括:
所述第二半导体芯片,包括:
多个次级放大器,分别用来进一步放大所述多个放大后信号。
12.如权利要求11所述的装置,其特征在于,所述多个主数据线的任一主数据线将所述多个放大后信号中的对应的放大后信号自所述存储器芯片输出至所述第二半导体芯片,以供被所述第二半导体芯片上的所述多个次级放大器中的对应的次级放大器放大以供进一步使用。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于补丁科技股份有限公司,未经补丁科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011265610.6/1.html,转载请声明来源钻瓜专利网。





