[发明专利]用于利用纠错码存储器进行快速启动的技术在审
申请号: | 202011022359.0 | 申请日: | 2020-09-25 |
公开(公告)号: | CN113051097A | 公开(公告)日: | 2021-06-29 |
发明(设计)人: | M·K·纳基穆图;R·阿加瓦尔;M·J·库马 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G06F9/4401 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 陈晓;申屠伟进 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 利用 纠错码 存储器 进行 快速 启动 技术 | ||
公开了用于利用纠错码(ECC)存储器来快速启动计算设备的技术。计算设备的基本输入/输出系统(BIOS)可以将ECC存储器的存储器地址分配给计算设备上的不同处理器。然后,处理器可以通过写入ECC存储器来并行初始化ECC存储器。处理器可以利用直接存储操作写入到ECC存储器,所述直接存储操作被立即写入到ECC存储器而不是被高速缓存。BIOS可以继续在一个处理器上操作,同时其余的处理器初始化ECC存储器。
技术领域
本发明涉及用于利用纠错码存储器进行快速启动的技术。
附图说明
本文中描述的概念是通过示例的方式而非通过限制的方式来在附图中图示的。为了说明的简单性和清楚性,各图中所图示的元件不一定按比例绘制。在认为适当的情况下,参考标记在各图之中被重复来指示对应或类似的元素。
图1是具有分解资源的用于执行工作负载的数据中心的至少一个实施例的简化图解;
图2是可以包括在图1的数据中心中的吊舱(pod)的至少一个实施例的简化图解;
图3是可以包括在图2的吊舱中的机架的至少一个实施例的透视图;
图4是图3的机架的侧立面视图;
图5是其中安装有滑架(sled)的图3的机架的透视图;
图6是图5的滑架的顶侧的至少一个实施例的简化框图;
图7是图6的滑架的底侧的至少一个实施例的简化框图;
图8是可用于图1的数据中心中的计算滑架的至少一个实施例的简化框图;
图9是图8的计算滑架的至少一个实施例的顶部透视图;
图10是可用于图1的数据中心中的加速器滑架的至少一个实施例的简化框图;
图11是图10的加速器滑架的至少一个实施例的顶部透视图;
图12是可用于图1的数据中心中的存储滑架的至少一个实施例的简化框图;
图13是图12的存储滑架的至少一个实施例的顶部透视图;
图14是可用于图1的数据中心中的存储器滑架的至少一个实施例的简化框图;
图15是可以在图1的数据中心内建立的系统的简化框图,该系统用以利用由分解资源组成的被管理节点来执行工作负载;
图16是用于利用ECC存储器进行快速启动的计算设备的至少一个实施例的简化框图;
图17是可以由图16的计算设备建立的环境的至少一个实施例的框图;和
图18-19是可以由图16的计算设备执行的用于利用ECC存储器执行快速启动的方法的至少一个实施例的简化流程图。
具体实施方式
虽然本公开的概念易于有各种修改和替代形式,但是其特定实施例已经通过示例在附图中示出,并且将在本文中被详细描述。然而,应当理解到,不存在将本公开的概念限制到所公开的特定形式的意图,而是相反,意图是覆盖与本公开和所附权利要求一致的所有修改、等同物和替代物。
说明书中对“一个实施例”、“实施例”、“说明性实施例”等的引用指示所描述的实施例可以包括特定的特征、结构或特性,但是每个实施例可以包括或可以不一定包括该特定的特征、结构或特性。此外,这样的短语不一定指代相同的实施例。此外,当结合实施例描述特定的特征、结构或特性时,主张的是,无论是否明确描述,结合其他实施例实现这样的特征、结构或特性在本领域技术人员的知识范围内。此外,应当领会到,以“至少一个A、B和C”的形式包括在列表中的项目可以意指(A);(B);(C);(A和B);(A和C);(B 和C)或(A,B,和C)。类似地,以“A、B或C中的至少一个”形式列出的项目可以意指(A);(B);(C);(A和B);(A和C);(B 和C)或(A,B,和C)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011022359.0/2.html,转载请声明来源钻瓜专利网。