[发明专利]半导体放大电路以及半导体电路在审
申请号: | 202010082202.0 | 申请日: | 2020-02-07 |
公开(公告)号: | CN112350676A | 公开(公告)日: | 2021-02-09 |
发明(设计)人: | 小仓晓生 | 申请(专利权)人: | 株式会社东芝;东芝电子元件及存储装置株式会社 |
主分类号: | H03F3/24 | 分类号: | H03F3/24 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘英华 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 放大 电路 以及 | ||
1.一种半导体放大电路,具备:
驱动器,输出与输入信号相应的驱动信号,并且根据指示信号的逻辑而切换上述驱动信号的驱动能力;
指示信号设定部,根据上述输入信号是否满足规定的条件,设定上述指示信号的逻辑;以及
输出电路,具有被输入上述驱动信号的控制端子和输出将上述输入信号放大后的信号的输出端子。
2.如权利要求1所述的半导体放大电路,其中,
上述驱动器,在上述指示信号为第1逻辑的期间(不加“的”的话,信号可能被理解成期间,使上述驱动信号的驱动能力增强,
上述指示信号设定部,在上述输入信号满足规定的条件之后规定时间期间,将上述指示信号设为上述第1逻辑,经过上述规定时间后,使上述指示信号转移为第2逻辑,
上述输出电路,包括具有被输入上述驱动信号的上述控制端子的晶体管,从上述晶体管的上述输出端子输出将上述输入信号放大后的放大信号。
3.如权利要求1所述的半导体放大电路,其中,
上述输入信号是包含第1输入信号以及第2输入信号的差动输入信号,该第1输入信号以及第2输入信号在稳定时为同一电压电平,且在信号逻辑转移时暂时地电压电平不同。
4.如权利要求3所述的半导体放大电路,其中,具备:
第1比较器,检测从上述第1输入信号的电压电平减去上述第2输入信号的电压电平而得到的第1电压差是否大于规定的基准电压;以及
第2比较器,检测从上述第2输入信号的电压电平减去上述第1输入信号的电压电平而得到的第2电压差是否大于上述基准电压,
上述指示信号设定部,在由上述第1比较器检测到上述第1电压差大于上述基准电压的情况下、或者在由上述第2比较器检测到上述第2电压差大于上述基准电压的情况下,遍及上述规定时间地将上述指示信号设定为上述第1逻辑。
5.如权利要求4所述的半导体放大电路,其中,
具备逻辑运算电路,该逻辑运算电路在由上述第1比较器检测到上述第1电压差为上述基准电压以下的情况下、或者在由上述第2比较器检测到上述第2电压差为上述基准电压以下的情况下,输出规定逻辑的信号,
上述指示信号设定部,在上述逻辑运算电路输出了上述规定逻辑的信号时,遍及上述规定时间地将上述指示信号设为上述第1逻辑。
6.如权利要求5所述的半导体放大电路,其中,
上述指示信号设定部具有电容器,该电容器在上述逻辑运算电路输出上述规定逻辑的信号时立即蓄积电荷,并在上述逻辑运算电路输出上述规定逻辑以外的逻辑的信号时耗费时间地将蓄积电荷放电,
上述指示信号设定部,在上述电容器蓄积了规定量以上的电荷的情况下,将上述指示信号设定为上述第1逻辑。
7.如权利要求3所述的半导体放大电路,其中,具备:
第1导电型的第1晶体管对,输出与上述第1输入信号和上述第2输入信号之间的电压差相应的电流;以及
电流加法器,输出与如下电流相应的电压,该电流是对从上述第1晶体管对输出的电流加上来自恒流源的电流而得到的电流,
上述驱动器输出与从上述电流加法器输出的电压相应的上述驱动信号。
8.如权利要求7所述的半导体放大电路,其中,
具备第2导电型的第2晶体管对,该第2导电型的第2晶体管对输出与上述第1输入信号和上述第2输入信号之间的电压差相应的电流,
上述电流加法器,输出与如下电流相应的电压,该电流是对从上述第1晶体管对以及上述第2晶体管对输出的电流加上来自上述恒流源的电流而得到的电流。
9.如权利要求7所述的半导体放大电路,其中,
从上述输出电路输出的上述放大信号被负反馈至上述第1晶体管对中的任一个晶体管的栅极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝;东芝电子元件及存储装置株式会社,未经株式会社东芝;东芝电子元件及存储装置株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010082202.0/1.html,转载请声明来源钻瓜专利网。