[发明专利]脉冲锁存器驱动电路及芯片有效
申请号: | 201911198925.0 | 申请日: | 2019-11-29 |
公开(公告)号: | CN112886948B | 公开(公告)日: | 2023-06-13 |
发明(设计)人: | 崔浩;杨炳君 | 申请(专利权)人: | 龙芯中科技术股份有限公司 |
主分类号: | H03K3/012 | 分类号: | H03K3/012;H03K19/20;H03K19/00;H03K19/0175 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 孙静;臧建明 |
地址: | 100095 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 脉冲 锁存器 驱动 电路 芯片 | ||
本发明实施例提供一种脉冲锁存器驱动电路及芯片。包括:控制器、时钟发生器、时钟控制单元和脉冲锁存器,其中,控制器分别与时钟控制单元和脉冲锁存器连接,时钟控制单元分别与时钟发生器和脉冲锁存器连接;控制器用于,向时钟控制单元发送时钟控制信号,向脉冲锁存器发送采样控制信号;时钟控制单元用于,接收时钟发生器产生的时钟脉冲信号,并根据时钟控制信号和时钟脉冲信号,生成时钟关断信号;脉冲锁存器用于,根据时钟关断信号停止翻转。用于节省脉冲锁存器的翻转功耗。
技术领域
本发明实施例涉及集成电路领域,尤其涉及一种脉冲锁存器驱动电路及芯片。
背景技术
高性能处理芯片(例如,进阶精简指令集机器、数字信号处理器)中通常设置有数据产生电路、脉冲锁存器和时钟脉冲产生电路。数据产生电路用于向脉冲锁存器输入数据,时钟脉冲产生电路用于向脉冲锁存器输入时钟脉冲信号,脉冲锁存器可以根据时钟脉冲信号进行翻转。在脉冲锁存器翻转的过程中,可以对接收到的数据进行采样,以得到采样数据。
在实际应用中,在高性能处理芯片处于低功耗模式下,高性能处理芯片中的数据产生电路停止向脉冲锁存器输入数据,但此时时钟脉冲产生电路仍然可以向脉冲锁存器输入时钟脉冲信号,使得脉冲锁存器根据接收到的时钟脉冲信号继续进行翻转。在上述过程中,数据产生电路停止向脉冲锁存器输入数据时,脉冲锁存器仍然根据接收到的时钟脉冲信号继续翻转,导致脉冲锁存器的翻转功耗较大。
发明内容
本发明实施例提供一种脉冲锁存器驱动电路及芯片,用于节省脉冲锁存器的翻转功耗。
第一方面,本发明实施例提供一种脉冲锁存器驱动电路,包括:控制器、时钟发生器、时钟控制单元和脉冲锁存器,其中,
控制器分别与时钟控制单元和脉冲锁存器连接,时钟控制单元分别与时钟发生器和脉冲锁存器连接;
控制器用于,向时钟控制单元发送时钟控制信号,向脉冲锁存器发送采样控制信号;
时钟控制单元用于,接收时钟发生器产生的时钟脉冲信号,并根据时钟控制信号和时钟脉冲信号,生成时钟关断信号;
脉冲锁存器用于,根据时钟关断信号停止翻转。
在一种可能的设计中,时钟控制单元包括:第一时钟处理模块、使能控制模块和时钟生成模块,其中,
第一时钟处理模块分别与时钟发生器、使能控制模块和时钟生成模块连接;
使能控制模块还分别与控制器和时钟生成模块连接,时钟生成模块还与脉冲锁存器连接。
在另一种可能的设计中,第一时钟处理模块包括:第一非门和第二非门,其中,
第一非门分别与时钟发生器、第二非门、使能控制模块和时钟生成模块连接,第二非门还与使能控制模块连接。
在另一种可能的设计中,使能控制模块包括:或门和第一锁存器,其中,或门分别与控制器和第一锁存器连接;
第一锁存器还分别与第一时钟处理模块和时钟生成模块连接。
在另一种可能的设计中,时钟生成模块包括:三输入与门,其中,
三输入与门分别与第一时钟处理模块、使能控制模块和时钟发生器连接。
在另一种可能的设计中,第一锁存器包括:第一三态门、第二三态门和第三非门,其中,
第一三态门分别与或门、第一时钟处理模块、第二三态门和第三非门连接;
第二三态门还分别与第三非门和第一时钟处理模块连接;
第三非门还与时钟生成模块连接。
在另一种可能的设计中,脉冲锁存器包括:第二时钟处理模块、数据采样模块和数据输出模块,其中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙芯中科技术股份有限公司,未经龙芯中科技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911198925.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种盐酸文拉法辛中间体的合成方法
- 下一篇:一种冷冻机油及其制备方法和应用