[发明专利]一种延迟电路及芯片在审
申请号: | 201911142942.2 | 申请日: | 2019-11-20 |
公开(公告)号: | CN112825479A | 公开(公告)日: | 2021-05-21 |
发明(设计)人: | 朱长峰;刘从振 | 申请(专利权)人: | 合肥格易集成电路有限公司;北京兆易创新科技股份有限公司;上海格易电子有限公司 |
主分类号: | H03K5/134 | 分类号: | H03K5/134;H03K5/00 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 230601 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 延迟 电路 芯片 | ||
本发明公开了一种延迟电路及芯片。延迟电路包括:延迟装置和控制装置;控制装置的第一控制输入端与延迟装置的信号检测端相连,第二控制输入端与延迟装置的输入端相连后接收输入信号,控制输出端与延迟装置的信号控制端相连;控制装置用于当第一控制输入端检测的第一电压信号到达控制装置的第一翻转电压时,根据输入信号调整向信号控制端输出的控制信号,其中,第一翻转电压大于延迟装置输出端的第二翻转电压;延迟装置用于基于控制信号和输入信号调整第一电压信号并基于调整后的第一电压信号和第二翻转电压延迟输出输入信号。利用该延迟电路能够延迟输入信号的输出时间,避免了增加电阻的阻值和/或电容的容值引起的芯片版图面积较大的问题。
技术领域
本发明实施例涉及时序电路技术领域,尤其涉及一种延迟电路及芯片。
背景技术
RC延迟电路是集成电路设计中的常见模块,常用于时序信号的延迟。如,通常在芯片中集成RC延迟电路,以实现时序信号的延迟。
RC延迟电路的延迟时间和电阻电容的乘积(R×C)成正比。若想要增加RC延迟电路的延迟时间,则需要增大RC延迟电路中电阻的阻值和/或电容的容值。
然而,电阻和电容在芯片版图上占用的体积很大,如果通过增大RC延迟电路中电阻的阻值和/或电容的容值来增加延迟时间,必然要消耗大量的芯片版图面积,从而增加了芯片的成本。
发明内容
本发明实施例提供了一种延迟电路及芯片,以解决通过增大RC延迟电路中电阻的阻值和/或电容的容值来增加延迟时间时,芯片版图面积消耗较大的技术问题。
第一方面,本发明实施例提供了一种延迟电路,包括:
所述控制装置的第一控制输入端与所述延迟装置的信号检测端相连,第二控制输入端与所述延迟装置的输入端相连后接收输入信号,控制输出端与延迟装置的信号控制端相连;
所述控制装置,用于当所述第一控制输入端检测的第一电压信号到达所述控制装置的第一翻转电压时,根据所述输入信号调整向所述信号控制端输出的控制信号,其中,所述第一翻转电压大于所述延迟装置输出端的第二翻转电压;
所述延迟装置,用于基于所述控制信号和所述输入信号调整所述第一电压信号,并基于调整后的第一电压信号和所述第二翻转电压延迟输出所述输入信号。
可选的,所述控制装置,包括:
由与非门构成的第一RS触发器;
所述第一RS触发器的复位输入端与所述信号检测端相连,置位输入端接收所述输入信号,Q非输出端与所述信号控制端相连或Q输出端经过第一反相器与所述信号控制端相连。
可选的,所述控制装置,还包括:
第二反相器和第三反相器;
所述第二反相器的输入端与所述信号检测端相连,所述第二反相器的输出端与所述第三反相器的输入端相连,所述第三反相器的输出端与所述复位输入端相连。
可选的,所述控制装置,包括:
由或非门构成的第二RS触发器、第四反相器和第五反相器;
所述第四反相器的输入端与所述信号检测端相连,所述第四反相器的输出端与所述第二RS触发器的复位输入端相连,所述第五反相器的输入端接收所述输入信号,所述第五反相器的输出端连接所述第二RS触发器的置位输入端,所述第二RS触发器的输出端与所述信号控制端相连。
可选的,所述延迟装置为RC延迟装置。
可选的,所述RC延迟装置包括:输入反相器、输出反相器、电阻和电容;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥格易集成电路有限公司;北京兆易创新科技股份有限公司;上海格易电子有限公司,未经合肥格易集成电路有限公司;北京兆易创新科技股份有限公司;上海格易电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911142942.2/2.html,转载请声明来源钻瓜专利网。