[实用新型]大数据运算加速系统有效
申请号: | 201821775398.6 | 申请日: | 2018-10-30 |
公开(公告)号: | CN209543343U | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 桂文明 | 申请(专利权)人: | 北京比特大陆科技有限公司 |
主分类号: | G06F15/173 | 分类号: | G06F15/173 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 孙静;刘芳 |
地址: | 100192 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据接口 运算芯片 存储单元 第一数据 加速系统 大数据 运算 传输控制指令 本实用新型 传输数据 控制指令 | ||
1.一种大数据运算加速系统,其特征在于,包括两个以上运算芯片和两个以上存储单元,其中,
所述运算芯片包括至少一个第一数据接口和两个以上第二数据接口;
所述存储单元包括两个以上第三数据接口;
所述运算芯片的第二数据接口与所述存储单元的第三数据接口连接,用于传输数据或者控制指令;
所述运算芯片的至少一个第一数据接口相连接,用于传输控制指令。
2.根据权利要求1所述的系统,其特征在于,所述第二数据接口和第三数据接口为serdes接口,所述第一数据接口为通用异步收发传输器UART控制单元的UART接口。
3.根据权利要求1或2所述的系统,其特征在于,所述运算芯片的数量和所述存储单元的数量相等,所述存储单元的第三数据接口的数量与所述运算芯片的第二数据接口的数量为所述存储单元的数量。
4.根据权利要求1所述的系统,其特征在于,所述运算芯片的数量和所述存储单元的数量不相等,所述存储单元的第三数据接口的数量为所述运算芯片的数量,所述运算芯片的第二数据接口的数量为所述存储单元的数量。
5.根据权利要求1或2所述的系统,其特征在于,所述运算芯片还包括至少两个内核和路由单元;所述至少一个第一数据接口和两个以上所述第二数据接口分别与所述路由单元相连,所述路由单元与所述至少两个内核相连。
6.根据权利要求5所述的系统,其特征在于,所述路由单元用于向所述内核发送数据或者控制指令,并且接收所述内核发送的数据或者控制指令。
7.根据权利要求5所述的系统,其特征在于,所述路由单元用于根据接收的控制指令通过所述第三数据接口向所述存储单元写入数据、读取数据或者向内存单元发送控制指令。
8.根据权利要求5所述的系统,其特征在于,所述路由单元通过所述至少一个第一数据接口向外部芯片发送控制指令。
9.根据权利要求5所述的系统,其特征在于,所述运算芯片之间通过所述第二数据接口和存储单元发送或者接收数据。
10.根据权利要求5所述的系统,其特征在于,所述路由单元通过所述至少一个第一数据接口接收外部数据或者控制指令,并将接收到的外部数据或者控制指令发送给内核或者存储单元。
11.根据权利要求1或2所述的系统,其特征在于,所述运算芯片还包括至少两个内核、路由单元;每个第二数据接口连接一个内核,所述至少两个内核与所述路由单元连接,所述至少一个第一数据接口与一个内核连接。
12.根据权利要求11所述的系统,其特征在于,所述至少一个第一数据接口用于获取芯片外部数据或者控制指令,并将所述外部数据或者控制指令传输给与所述至少一个第一数据接口连接的内核;或者,所述至少一个第一数据接口用于从所述至少一个第一数据接口连接的内核获得运算结果或者中间数据反馈给外部;或者,所述至少一个第一数据接口用于向外部芯片发送控制指令。
13.根据权利要求11所述的系统,其特征在于,所述内核用于将数据或者控制指令传输给路由单元;或者,通过所述两个以上第二数据接口向存储单元发送数据或者控制指令;或者,通过所述两个以上第二数据接口从存储单元获取数据。
14.根据权利要求11所述的系统,其特征在于,所述路由单元用于根据数据或者控制指令地址将数据或者控制指令发送给数据地址对应的内核。
15.根据权利要求1或2所述的系统,其特征在于,所述存储单元还包括两以上存储器和路由单元;所述两个以上第三数据接口分别与所述路由单元相连,所述路由单元还与所述两个以上存储器相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京比特大陆科技有限公司,未经北京比特大陆科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821775398.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种模块化设计的服务器节点系统
- 下一篇:一种安全计算机