[发明专利]采样电路和使用采样电路的半导体存储器件有效
申请号: | 201811408074.3 | 申请日: | 2018-11-23 |
公开(公告)号: | CN110390963B | 公开(公告)日: | 2023-04-25 |
发明(设计)人: | 金宝滥;权大汉 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 采样 电路 使用 半导体 存储 器件 | ||
1.一种采样电路,包括:
第一定时确定电路,其用于响应于第一采样定时信号来确定采样数据的第一定时;
第二定时确定电路,其用于响应于第二采样定时信号来确定所述采样数据的第二定时;以及
采样数据输出电路,其用于响应于来自所述第一定时确定电路和所述第二定时确定电路的输出信号,来输出具有所述采样数据的在所述第一定时与所述第二定时之间的有效数据值的所述采样数据,
其中,所述第一定时确定电路在所述第一采样定时信号的上升定时处输出数据。
2.如权利要求1所述的采样电路,其中,在所述第一采样定时信号与所述第二采样定时信号之间存在相位差。
3.如权利要求2所述的采样电路,其中,所述第一采样定时信号与所述第二采样定时信号之间的所述相位差基本上为90度(90°)。
4.如权利要求2所述的采样电路,其中,所述第一采样定时信号和所述第二采样定时信号包括时钟信号和数据选通信号中的至少一个。
5.如权利要求1所述的采样电路,其中,所述第二定时确定电路将所述第二采样定时信号反相并输出。
6.如权利要求1所述的采样电路,其中,所述采样数据输出电路将来自所述第一定时确定电路的输出信号输出为所述采样数据,直到来自所述第二定时确定电路的输出信号下降为止。
7.一种采样装置,包括:
采样电路,其用于在第一采样定时信号的上升定时与第二采样定时信号的上升定时之间的间隔期间将数据输出为采样数据,
其中,所述采样电路包括:
第一定时确定电路,其用于在所述第一采样定时信号的上升定时处输出所述数据;
第二定时确定电路,其用于将所述第二采样定时信号反相并输出;以及
采样数据输出电路,其用于将来自所述第一定时确定电路的输出信号输出为所述采样数据,直到来自所述第二定时确定电路的输出信号下降为止。
8.一种半导体存储器件,包括:
多个采样电路,其用于响应于至少两个不同的采样定时信号的上升定时来将存储器输出数据输出为采样数据;以及
数据整理电路,其用于对所述采样数据进行整理,以及用于输出整理数据。
9.如权利要求8所述的半导体存储器件,其中,所述存储器输出数据对应于并行数据,以及所述整理数据对应于串行数据。
10.如权利要求8所述的半导体存储器件,其中,所述采样电路中的每个采样电路在与所述采样定时信号之间的相位差相对应的间隔期间将所述存储器输出数据输出为所述采样数据。
11.如权利要求10所述的半导体存储器件,其中,所述采样电路中的每个采样电路在所述采样定时信号的上升定时之间的间隔期间将所述存储器输出数据输出为所述采样数据。
12.如权利要求11所述的半导体存储器件,其中,所述采样电路中的每个采样电路包括:
第一定时确定电路,其用于接收所述存储器输出数据和所述采样定时信号中的任何一个;
第二定时确定电路,其用于反相并输出除了输入到所述第一定时确定电路中的所述采样定时信号之外的其余的所述采样定时信号;以及
采样数据输出电路,其用于响应于来自所述第一定时确定电路和所述第二定时确定电路的输出信号来输出所述采样数据。
13.如权利要求12所述的半导体存储器件,其中,所述第一定时确定电路和所述第二定时确定电路中的每个定时确定电路包括至少一个反相器。
14.如权利要求13所述的半导体存储器件,其中,所述第一定时确定电路的所述反相器响应于使能信号来控制来自所述第一定时确定电路的所述输出信号的上升沿斜率。
15.如权利要求13所述的半导体存储器件,其中,所述第二定时确定电路的所述反相器响应于使能信号来控制来自所述第二定时确定电路的所述输出信号的下降沿斜率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811408074.3/1.html,转载请声明来源钻瓜专利网。