[发明专利]资料闩锁电路及其脉冲信号产生器有效
申请号: | 201811176570.0 | 申请日: | 2018-10-10 |
公开(公告)号: | CN110798198B | 公开(公告)日: | 2023-07-04 |
发明(设计)人: | 吴敬杰;杨智文;谢文斌 | 申请(专利权)人: | 崛智科技有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0175;H03K3/017;H03K7/08 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 中国台湾新竹县*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 资料 电路 及其 脉冲 信号 产生器 | ||
1.一种脉冲信号产生器,包括:
第一缓冲器,接收输入信号以及回授信号,并依据所述输入信号以及所述回授信号以产生第一缓冲信号;
第二缓冲器,接收所述输入信号以及所述第一缓冲信号,并依据所述输入信号以及所述第一缓冲信号以产生第二缓冲信号;
上拉开关,耦接在所述第二缓冲器的输出端,接收并依据所述第一缓冲信号以拉高所述第二缓冲信号;以及
输出缓冲器,耦接所述第一缓冲器以及所述第二缓冲器,依据所述第二缓冲信号以产生至少一输出脉冲信号,所述输出缓冲器并传送所述至少一输出脉冲信号至所述第一缓冲器以作为所述回授信号,
其中所述脉冲信号产生器依据所述输入信号的一上升沿以在所述至少一输出脉冲信号上对应产生一脉冲,
所述第一缓冲器包括:
第一晶体管,其第一端耦接至电源电压,所述第一晶体管的第二端产生所述第一缓冲信号,所述第一晶体管的控制端接收所述输入信号;
第二晶体管,其第一端耦接至所述第一晶体管的第二端,所述第二晶体管的控制端接收所述输入信号;以及
第三晶体管,其第一端耦接至所述第二晶体管的第二端,所述第三晶体管的控制端接收所述回授信号,所述第三晶体管的第二端耦接至参考接地端。
2.如权利要求1所述的脉冲信号产生器,其中所述第二缓冲器包括:
第四晶体管,其第一端耦接至一电源电压,所述第四晶体管的第二端产生所述第二缓冲信号,所述第四晶体管的控制端接收所述输入信号;
第五晶体管,其第一端耦接至所述第四晶体管的第二端,所述第五晶体管的控制端接收所述输入信号;以及
第六晶体管,其第一端耦接至所述第五晶体管的第二端,所述第六晶体管的控制端接收所述第一缓冲信号,所述第六晶体管的第二端耦接至参考接地端。
3.如权利要求1所述的脉冲信号产生器,其中所述输出缓冲器包括:
第一反向器,接收所述第二缓冲信号,并依据所述第二缓冲信号产生第一输出脉冲信号。
4.如权利要求3所述的脉冲信号产生器,其中所述输出缓冲器更包括:
第二反向器,接收所述第一输出脉冲信号,并依据所述第一输出脉冲信号产生第二输出脉冲信号,其中所述第二输出脉冲信号为所述第一输出脉冲信号的反向信号。
5.如权利要求1所述的脉冲信号产生器,更包括:
延迟电路,所述延迟电路包括多个反向器,所述多个反向器串联耦接在所述第二缓冲器接收所述第一缓冲信号的路径间,用以提供所述第二缓冲器接收所述第一缓冲信号的传输延迟。
6.如权利要求5所述的脉冲信号产生器,其中所述多个反向器的数量为偶数。
7.如权利要求1所述的脉冲信号产生器,更包括:
延迟电路,所述延迟电路包括传输闸,所述传输闸串联耦接在所述第二缓冲器接收所述第一缓冲信号的路径间,用以提供所述第二缓冲器接收所述第一缓冲信号的传输延迟。
8.一种资料闩锁电路,包括:
多个闩锁器,分别接收多个资料信号,并依据至少一输出脉冲信号以闩锁所述多个资料信号;以及
如权利要求1所述的脉冲信号产生器,耦接所述多个闩锁器,用以提供所述至少一输出脉冲信号。
9.如权利要求8所述的资料闩锁电路,其中各所述闩锁器为动态闩锁器,所述动态闩锁器包括:
第七晶体管,耦接在电源电压以及前级输出端间,所述第七晶体管的控制端接收各所述资料信号;
第八晶体管,耦接在所述电源电压以及所述前级输出端间,所述第八晶体管的控制端接收所述至少一输出脉冲信号的反向信号;
第九晶体管,耦接在参考接地端以及所述前级输出端间,所述第九晶体管的控制端接收各所述资料信号;
第十晶体管,耦接在所述参考接地端以及所述前级输出端间,所述第十晶体管的控制端接收所述至少一输出脉冲信号;以及
反向器,耦接至所述前级输出端,反向所述前级输出端上的逻辑准位以产生输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于崛智科技有限公司,未经崛智科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811176570.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:FD-SOI器件校正电路及其方法
- 下一篇:MOS管驱动电路