[发明专利]延时调制电路和包含延时调制电路的半导体存储器有效
申请号: | 201711022268.5 | 申请日: | 2017-10-27 |
公开(公告)号: | CN107591172B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | 请求不公布姓名 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C7/04 | 分类号: | G11C7/04;G11C7/22 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 由元;张臻贤 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延时 调制 电路 包含 半导体 存储器 | ||
1.一种延时调制电路,其特征在于,包括:
信号输入控制模块,具有第一输入导入端、第二输入导入端以及输入导出端;
延时模块,具有第一延时输入端、第二延时输入端、第一延时输出端以及第二延时输出端,所述输入导出端与所述第一延时输入端连接,并且所述第二延时输入端与所述第一延时输出端连接;以及
计数模块,具有第一计数输入端、第二计数输入端以及计数输出端,所述第一计数输入端与所述第二延时输出端连接,所述第二计数输入端与所述输入导出端连接,并且所述计数输出端与所述第二输入导入端连接;
其中,所述延时模块被施加稳压调制电压。
2.如权利要求1所述的延时调制电路,其特征在于,所述延时调制电路还包括信号输出控制模块,所述信号输出控制模块具有第一输出导入端、第二输出导入端和输出导出端,并且所述第一输出导入端与所述第一输入导入端连接,所述第二输出导入端与所述输入导出端连接。
3.如权利要求1所述的延时调制电路,其特征在于,所述延时模块包括逻辑门电路和延时电路,所述逻辑门电路和延时电路串联,所述延时电路具有至少一个延时单元,且当具有多个延时单元时,多个延时单元为串联连接,串联的最后一个延时单元的输出端作为所述延时模块的输出端;
所述逻辑门电路具有第一逻辑门输入端、第二逻辑门输入端和逻辑门输出端,所述第一逻辑门输入端作为所述第一延时输入端,所述第二逻辑门输入端作为所述第二延时输入端,所述逻辑门输出端连接所述延时电路的输入端。
4.如权利要求3所述的延时调制电路,其特征在于,每个所述延时单元包括串联的阻容RC振荡电路和反相器。
5.如权利要求4所述的延时调制电路,其特征在于,所述串联的最后一个延时单元的反相器的输入端作为所述第一延时输出端连接所述第二延时输入端。
6.如权利要求4所述的延时调制电路,其特征在于,所述延时模块的稳压调制电压被施加在所述逻辑门电路以及所述反相器上。
7.如权利要求3所述的延时调制电路,其特征在于,所述逻辑门电路为与非门电路。
8.如权利要求1所述的延时调制电路,其特征在于,所述信号输入控制模块包括串联的低脉冲产生电路和RS锁存器,所述低脉冲产生电路的输入端作为所述第一输入导入端,用于接收输入信号,所述低脉冲产生电路的输出端连接所述RS锁存器的第一输入端;所述RS锁存器的第二输入端作为所述第二输入导入端,所述RS锁存器的输出端作为所述输入导出端。
9.如权利要求1所述的延时调制电路,其特征在于,所述计数模块被施加所述稳压调制电压。
10.如权利要求1或9所述的延时调制电路,其特征在于,所述稳压调制电压是由所述延时调制电路所在芯片的内部稳压电源或者由所述芯片的外部稳压电源施加的电压。
11.一种半导体存储器,其特征在于,包括如权利要求1至10中任一项所述的延时调制电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711022268.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于SVM的语音识别方法
- 下一篇:一种重症精神障碍患者管理双向提醒系统