[发明专利]一种可配位宽的嵌入式存储器有效
申请号: | 201710489315.0 | 申请日: | 2017-06-24 |
公开(公告)号: | CN107293318B | 公开(公告)日: | 2020-04-10 |
发明(设计)人: | 杨超;王澧;刘俊池;胡凯 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | G11C5/02 | 分类号: | G11C5/02;G11C5/06 |
代理公司: | 总装工程兵科研一所专利服务中心 32002 | 代理人: | 杨立秋 |
地址: | 214000*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 可配位宽 嵌入式 存储器 | ||
1.一种可配位宽的嵌入式存储器,其特征在于,包括,
第一存储阵列、第二存储阵列、第三存储阵列和第四存储阵列,用于数据的存储;
分别与第一存储阵列、第二存储阵列、第三存储阵列和第四存储阵列连接的第一读写接口模块、第二读写接口模块,第三读写接口模块和第四读写接口模块,用于读写存储阵列中的数据;
与第一读写接口模块连接的第一输入位宽多路选择器、第二输入位宽多路选择器、第二高位输出位宽多路选择器和第四高位输出位宽多路选择器;与第二读写接口模块连接的第一输入位宽多路选择器、第二输入位宽多路选择器、第一高位输出位宽多路选择器和第三高位输出位宽多路选择器;与第三读写接口模块连接的第三输入位宽多路选择器、第四输入位宽多路选择器、第一低位输出位宽多路选择器和第三低位输出位宽多路选择器;与第四读写接口模块连接的第三输入位宽多路选择器、第四输入位宽多路选择器、第二低位输出位宽多路选择器和第四低位输出位宽多路选择器,上述多路选择器用于对接入的端口进行位宽选择;
与第一输入位宽多路选择器连接的第一端口高位输入模块,与第二输入位宽多路选择器连接的第而端口高位输入模块,与第三输入位宽多路选择器连接的第一端口低位输入模块,与第四输入位宽多路选择器连接的第二端口低位输入模块;与第一高位输出位宽多路选择器和第二高位输出位宽多路选择器连接的第一端口高位输出模块,与第三高位输出位宽多路选择器和第四高位输出位宽多路选择器连接的第二端口高位输出模块;与第一低位输出位宽多路选择器和第二低位输出位宽多路选择器连接的第一端口低位输出模块,与第三低位输出位宽多路选择器和第四低位输出位宽多路选择器连接的第二端口低位输出模块;用于实现第一端口和第二端口输入和输出的不同模式;
以及读写控制和译码模块组,包括四个读写控制和译码模块,分别与第一存储阵列、第二存储阵列、第三存储阵列和第四存储阵列连接,用于产生嵌入式存储器的读写时序及对存储阵列进行行列译码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710489315.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种音乐循环播放的方法
- 下一篇:备用电源检测方法与装置