[发明专利]半导体装置和半导体集成电路有效
申请号: | 201611108091.6 | 申请日: | 2016-12-06 |
公开(公告)号: | CN107017024B | 公开(公告)日: | 2021-04-16 |
发明(设计)人: | 河江政幸;野口隆史;米山敦夫 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G11C16/12 | 分类号: | G11C16/12 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 集成电路 | ||
本发明涉及半导体装置和半导体集成电路。提供一种半导体装置,能够迅速稳定用于控制电流源的控制电压。半导体装置包括滤波器电路,该滤波器电路被设置在控制电压产生电路与电流源之间,并且去除控制电压的噪声。所述滤波器电路包括:第一电阻元件,其被设置在控制电压产生电路与输出控制电压的输出节点之间;第一电容元件,其被设置在输出节点与第一电压之间;第二电容元件,其经由第一开关元件来被耦合在输出节点与第一电压之间。当第一开关元件为非导通时,第二电容元件被耦合在第一电压与第二电压之间。当第一开关元件为导通时,第二电容元件通过输出节点来与第一电容元件耦合。
通过引用将于2015年12月18日提交的日本专利申请No.2015-247356的公开的包括说明书、附图和摘要的全部内容合并于此。
技术领域
本公开涉及半导体装置以及具有滤波器电路的半导体集成电路。
背景技术
在现有技术中,就半导体集成电路而言,对于通用存储器——例如闪速存储器——非常需要低功耗和高速性能。
通常,向闪速存储器等等提供了各种模式来满足低功耗要求。例如采用这样的方法,其中提供低功耗模式并停止电源电路。
此外,为了满足高速性能,例如需要迅速稳定从闪速存储器中包括的电源电路输出的电压。
就此而言,日本未审专利申请No.2001-319488提出一种稳定从偏置电路输出的偏置电压的方法,以保证读取系统电路的高速性能。
发明内容
另一方面,已知来自整个半导体集成电路的反馈噪声出现在从偏置电路输出的偏置电压中,并且作为针对这个问题的反制措施,采用这样的配置,其中向电源电路(例如偏置电路)提供去除噪声的滤波器电路。
但是,存在这样的问题,由于受到滤波器电路的电容分量影响,对于从电源电路输出的电压电平而言要花时间来稳定到期望的电压电平。
根据本说明书和附图的描述,其他对象和新颖性特征将变得显而易见。
根据实施例,半导体装置包括:电流源;控制电压产生电路,其输出用于控制电流源的控制电压;以及滤波器电路,其设置在控制电压产生电路与电流源之间,并去除所述控制电压的噪声。滤波器电路包括:第一电阻元件,其设置在控制电压产生电路与输出控制电压的输出节点之间;第一电容元件,其设置在输出节点与第一电压之间;第二电容元件,其与第一电容元件并联耦合在输出节点与第一电压之间;第一开关元件,其设置在第二电容元件与输出节点之间。当第一开关元件是非导通时,第二电容元件耦合在第一电压与第二电压之间。当第一开关元件导通时,第二电容元件通过输出节点与第一电容元件耦合。
根据实施例,能够迅速稳定用于控制电流源的控制电压。
附图说明
图1是基于实施例的半导体集成电路的整体配置的示意图。
图2是用于说明基于实施例的存储器模块8的配置的示意图。
图3是用于说明基于实施例的存储器模块8的模式的转变的示意图。
图4是用于说明基于实施例的存储器模块8的待机模式和读取待机模式的转变的示意图。
图5是用于说明基于实施例的数据读取的示意图。
图6是用于说明基于实施例的电源电路24的一部分配置的示意图。
图7是用于说明基于实施例的具有电荷共享的滤波器电路55的配置的示意图。
图8是用于说明比较例的电源电路的一部分配置的示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611108091.6/2.html,转载请声明来源钻瓜专利网。