[发明专利]一种全相位数字延迟锁相环装置及工作方法有效
申请号: | 201610852034.2 | 申请日: | 2016-09-26 |
公开(公告)号: | CN107872221B | 公开(公告)日: | 2021-04-27 |
发明(设计)人: | 寇楠 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H03L7/081 | 分类号: | H03L7/081 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;张天舒 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 相位 数字 延迟 锁相环 装置 工作 方法 | ||
1.一种全相位数字延迟锁相环的工作方法,其特征在于,所述方法包括:
对参考时钟信号进行延时处理,获得第一时钟信号;
对所述第一时钟信号进行延时处理,获得第二时钟信号;
利用所述第一时钟信号和所述第二时钟信号进行鉴相,并根据鉴相结果完成相位锁定,获取对应的锁定值,其中,将达到锁定状态时对应的主延时单元数作为所述锁定值输出;
根据所述锁定值和预设的任意所需相移值所对应的从延迟值,获取所需从延时单元数;
根据获取的从延时单元数对从输入时钟信号进行延时处理,获得所需相移的第三时钟信号。
2.根据权利要求1所述的方法,其特征在于,所述利用所述第一时钟信号和所述第二时钟信号进行鉴相,并根据鉴相结果完成相位锁定,获取对应的锁定值,具体包括:
利用所述第一时钟信号和所述第二时钟信号进行鉴相,并根据鉴相结果调整主延时单元的数目;
在完成主延时单元数目的调整后,重新利用调整后的主延时单元数对所述参考时钟信号进行延时处理,获取对应的第一时钟信号,并继续对获取的所述第一时钟信号进行延时处理获取对应的第二时钟信号;
判断是否达到锁定状态;以及,
当判断未达到锁定状态时,返回继续利用主延时单元数目调整后获取的第一时钟信号和第二时钟信号进行鉴相和调整主延时单元数目,直到达到锁定状态;
当判断达到锁定状态时,将对应的主延时单元数作为锁定值输出。
3.根据权利要求2所述的方法,其特征在于,所述判断是否达到锁定状态,具体包括:
当工作模式为全周期模式时,判断所述第一时钟信号和所述参考时钟信号的上升沿是否重合;
当工作模式为半周期模式时,判断所述第一时钟信号和所述参考时钟信号的下降沿是否重合。
4.根据权利要求3所述的方法,其特征在于,所述当工作模式为全周期模式时,判断所述第一时钟信号和所述参考时钟信号的上升沿是否重合,具体包括:
当所述第一时钟信号和所述参考时钟信号的上升沿重合时,判断达到锁定状态;
当所述第一时钟信号和所述参考时钟信号的上升沿没有重合时,判断没有达到锁定状态。
5.根据权利要求3所述的方法,其特征在于,所述当工作模式为半周期模式时,判断所述第一时钟信号和所述参考时钟信号的下降沿是否重合,具体包括:
当所述第一时钟信号和所述参考时钟信号的下降沿重合时,判断达到锁定状态;
当所述第一时钟信号和所述参考时钟信号的下降沿没有重合时,判断没有达到锁定状态。
6.根据权利要求1所述的方法,其特征在于,所述根据所述锁定值和预设的任意所需相移值所对应的从延迟值,获取所需从延时单元数,具体包括:
根据下式获取任意所需相移值对应的从延迟值:
其中,Ndelay为所述从延迟值,N为初始主/从延时单元总数,θ为任意所需相移值;
当工作模式为全周期模式时,根据所述锁定值和已获取的所述从延迟值通过下式计算得出所需的从延时单元数:
Ndecoder=(Nencoder×Ndelay)/N
其中,Nencoder为所述锁定值,Ndecoder为所需的从延时单元数;
当工作模式为半周期模式时,根据所述锁定值和已获取的所述从延迟值通过下式计算得出所需的从延时单元数:
Ndecoder=(Nencoder×Ndelay×2)/N。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610852034.2/1.html,转载请声明来源钻瓜专利网。