[发明专利]一种上电复位、掉电复位电路在审
申请号: | 201510081501.1 | 申请日: | 2015-02-15 |
公开(公告)号: | CN104601152A | 公开(公告)日: | 2015-05-06 |
发明(设计)人: | 张亮 | 申请(专利权)人: | 珠海市一微半导体有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22 |
代理公司: | 无 | 代理人: | 无 |
地址: | 519000 广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 复位 掉电 电路 | ||
技术领域
发明涉及集成电路设计领域,具体涉及一种上电复位、掉电复位电路。
背景技术
上电复位电路(POR)、掉电复位电路(BOR)是集成电路设计的基础模块电路。上电复位电路用于在芯片电源上电过程中给出复位信号或者启动信号,以保证芯片在正确的初始态下开始工作。掉电复位电路用于在芯片电源掉电过程中给出复位信号,使芯片恢复到初始态,直到电源彻底掉电;
目前集成电路中采用的上电复位电路,基本上是基于RC延迟进行设计的。如图1所示,为最基本的基于RC延迟上电复位电路。电源(VDD)与地(VSS)之间串联RC滤波电路(由R0、C0组成),滤波电路的输出接反相器INV0,反相器输出即上电复位输出信号Reset_N(低电平有效)。该电路存在两方面缺点:一、电源电压缓慢上升,上电复位电路跳变电压严重向下偏移,导致复位功能失效(其输入输出波形图如图2所示)。二、电源快速掉电再次上电时,由于电容上的电荷无法通过反相偏置二极管快速泻放,可能导致再次上电时不能正确产生复位信号。其它基于图1所做的优化电路,均或多或少存在以上两方面的问题,从而影响系统的可靠性。
发明内容
针对现有技术中存在的复位不可靠问题,本发明提供一种新的设计方案,该方案摒弃了传统基于RC延迟的设计思想,同时集成了掉电复位功能和翻转点快速脱离功能。该方案电路结构简单,面积小,可靠性好;
为实现上述目的,本发明采用如下技术方案:
一种上电复位、掉电复位电路,包括电阻比例分压电路、单级放大器电路、电平整形电路及阈值调整电路,所述电阻比例分压电路由多个电阻串联于电源、地之间,用于侦测取样电源电压,所述单级放大器电路输入端连接电阻比例分压电路的分压参考节点,用于放大参考节点电压与设定阈值之间差值,所述电平整形电路输入端连接单级放大器输出端,用于单级放大器输出信号整形,并送出复位信号,所述阈值调整电路跨接在电阻比例分压电路与单级放大器电路输出之间,用于上电复位、掉电复位时的阈值调整;
本发明的有益效果在于:
不论电源上电速度快或慢,亦或电源多次重复上电,均保证正确输出复位信号,可靠性好。在不增加芯片面积情况下集成了掉电复位功能,集成度高。上电阈值、掉电阈值可调,方便灵活。
附图介绍
图1为现有技术最基本的基于RC延迟上电复位电路原理图;
图2为现有技术在电源缓慢上升情况下的输入输出波形图;
图3为本发明提出的集成上电复位、掉电复位实施例一的电路原理图;
图4为本实施例一在电源缓慢上升和下降情况下的输入输出波形图;
图5为本实施例一在电源重复上电、掉电情况下的输入输出波形图;
图6为本发明提出的集成上电复位、掉电复位实施例二的电路原理图;
图7为本发明提出的集成上电复位、掉电复位实施例三的电路原理图。
具体实施方式
为使本发明所阐述的技术方案及有益效果更加清晰明白,下面结合附图及具体实施例,对本发明做进一步说明。应当理解,此处所描述的实施例仅用来解释本发明,并不用于限定本发明;
实施例一:
图3示出了本发明集成上电复位、掉电复位实施例一的电路原理图。所述上电复位、掉电复位电路100,是以多个电阻串联连接组成电阻比例分压电路以及用电阻作为单级放大器的上拉负载;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市一微半导体有限公司;,未经珠海市一微半导体有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510081501.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于3只MOS管设计的反相器和滤波电路
- 下一篇:通断电检测复位电路