[发明专利]RFLDMOS中栅场板的制作方法有效

专利信息
申请号: 201310484710.1 申请日: 2013-10-16
公开(公告)号: CN104576339A 公开(公告)日: 2015-04-29
发明(设计)人: 遇寒;李昊;周正良 申请(专利权)人: 上海华虹宏力半导体制造有限公司
主分类号: H01L21/28 分类号: H01L21/28
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 丁纪铁
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: rfldmos 中栅场板 制作方法
【说明书】:

技术领域

发明涉及一种半导体集成电路制造工艺方法,特别是涉及一种射频横向扩散金属氧化物半导体(RFLDMOS)中栅场板的制作方法。

背景技术

如图1所示,是为现有RFLDMOS的结构示意图,现有RFLDMOS器件包括P型重掺杂的硅衬底101,在所述硅衬底101上形成有P型外延层102,P型外延层102为轻掺杂。在所述P型外延层102上形成有场氧隔离结构(未示出),场氧隔离结构能为局部场氧隔离或浅沟槽场氧隔离,场氧隔离结构隔离出有源区,RFLDMOS形成于有源区中。在所述P型外延层102中形成有P阱103,N型漂移区106,在所述P型外延层102的表面形成有栅氧化层108和多晶硅栅109,多晶硅栅109覆盖所述P阱103且被所述多晶硅栅109覆盖的所述P阱103的表面用于形成沟道。源区104形成于所述P阱103中,所述源区104和所述多晶硅栅109的第一侧自对准,漏区107形成于所述N型漂移区106中,所述漏区107和所述多晶硅栅109的第二侧相隔一段距离,所述源区104和所述漏区107都由N+区组成;在所述P阱103中还形成有由P+区组成的P阱引出区105,所述P阱引出区105用于引出所述P阱103。在所述漏区107的上方形成有用于引出所述漏区107的多晶硅层110,在所述P阱引出区105、所述源区104、所述多晶硅栅109和所述多晶硅层110的表面上都形成有金属硅化物112。层间膜111形成于整个硅衬底101的正面,在所述层间膜111中形成有接触孔,所述接触孔和所述P阱引出区105、所述源区104表面的金属硅化物112接触引出源极,所述接触孔和所述多晶硅栅109表面的金属硅化物112接触引出栅极,所述接触孔和所述多晶硅层110表面的金属硅化物112接触引出漏极。

图1所示的现有RFLDMOS中并不具备栅场板。在RFLDMOS工艺流程中,能通过多种手段提升器件性能。其中一种工艺方法是通过制作栅场板来提高器件击穿电压,改善热载流子效应,并使器件可靠性表现更好。现有工艺中如果需要在RFLDMOS器件中制作栅场板,一般是通过双栅氧化(Dual Gate OX)工艺来实现,即通过两层栅氧化层的生长的方法,来在多晶硅栅109底部形成具有不同厚度的且具有台阶差的栅氧化层。其中较厚的栅氧化层顶部的所述多晶硅栅109就能实现栅场板的功能。但是双栅氧化工艺不仅步骤多,成本高。而且对刻蚀和光刻精度要求高,工艺较难掌握。

发明内容

本发明所要解决的技术问题是提供一种RFLDMOS中栅场板的制作方法,不仅能节省工艺成本,且工艺相对简单、工艺过程更容易控制。

为解决上述技术问题,本发明提供的RFLDMOS中栅场板的制作方法包括如下步骤:

步骤一、在一P型硅衬底上形成P型外延层。

步骤二、在所述P型外延层上形成隔离氧化层,所述隔离氧化层在所述P型外延层中隔离出有源区,RFLDMOS器件形成于所述有源区中。

步骤三、采用第一次热氧化工艺在所述P型外延层表面生长一层栅氧化层。

步骤四、在所述栅氧化层表面淀积第一层多晶硅,并通过离子注入工艺对所述第一层多晶硅进行掺杂;采用光刻刻蚀工艺对所述第一层多晶硅进行刻蚀并由刻蚀后的所述第一层多晶硅作为RFLDMOS器件的多晶硅栅。

步骤五、采用外延生长工艺在形成有所述多晶硅栅的所述硅衬底正面生长第二层多晶硅,所述第二层多晶硅覆盖在所述多晶硅栅的顶部表面、侧面以及所述多晶硅栅外部的栅氧化层和所述隔离氧化层表面;令所述多晶硅栅的两侧面底部和所述栅氧化层相交的区域处为第一位置,由于第一位置处的所述多晶硅栅和所述栅氧化层相交,所述第一位置处的所述第二层多晶硅的质量要比所述第一位置外的质量差、在所述第一位置处的所述第二层多晶硅中的间隙要比所述第一位置外的间隙多。

步骤六、采用第二次热氧化工艺对所述第二层多晶硅进行热氧化并将所述第二层多晶硅完全转化成二氧化硅;在所述第二次热氧化工艺中,由于所述第一位置处的所述第二层多晶硅的质量较差、间隙较多,氧原子更容易穿过所述第一位置处的所述第二层多晶硅并实现对所述第一位置处的所述多晶硅栅底部的氧化,对所述第一位置处的所述多晶硅栅底部的氧化会在所述第一位置处形成一楔形氧化层,从所述多晶硅栅的侧面到所述多晶硅栅的中心位置方向上所述楔形氧化层的厚度逐渐减小到0,在所述楔形氧化层顶部正上方的所述多晶硅栅同时作为栅场板。

步骤七、形成所述LDMOS的P阱,N型漂移区,N+区组成的源区和漏区,P+区组成的P阱引出区。

进一步的改进是,步骤三中形成的所述栅氧化层的厚度为

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司;,未经上海华虹宏力半导体制造有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310484710.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top