[发明专利]用于生成形成图形数据的帧的图形值的装置和方法有效
申请号: | 201210555381.0 | 申请日: | 2012-12-19 |
公开(公告)号: | CN103226805B | 公开(公告)日: | 2018-01-19 |
发明(设计)人: | 桑迪普·卡卡拉普第;卓恩·尼斯塔德 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06T1/60 | 分类号: | G06T1/60 |
代理公司: | 北京东方亿思知识产权代理有限责任公司11258 | 代理人: | 李晓冬 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 图形 处理 装置 中的 中间 存储 | ||
1.一种用于从多个图元生成形成图形数据的帧的图形值的装置,所述装置包括:
划分电路,被配置为将帧划分为多个图块,所述多个图块的每一个包括相邻像素位置的阵列;
合并电路,被配置将将要为所述多个图块中的给定图块生成的针对像素位置的输出值所取决于的那些图元识别为针对所述给定图块的重叠图元;以及
图块处理电路,被配置为对于所述给定图块的一些或所有重叠图元,针对与给定图元重叠的一些或每个像素位置执行一系列可编程指令,所述图块处理电路包括存储所述输出值的图块缓冲器和存储与所述输出值分离的中间值的逐像素通用数据存储区;其中
所述图块处理电路被配置为在基元重叠的像素位置上执行所述可编程指令,以执行对所述逐像素通用数据存储区的写入访问和读取访问以生成所述输出值,所述逐像素通用数据存储区用于在渲染所述给定图块的过程中存储所述中间值。
2.根据权利要求1所述的装置,其中所述图块处理电路被配置为在用于生成所述输出值之后,丢弃存储在所述逐像素通用数据存储区内的所述中间值。
3.根据权利要求1所述的装置,其中所述逐像素通用数据存储区是下列之一:
所述图块缓冲器的未使用部分;以及
存储在缓存存储器内的主存储器的一部分。
4.根据权利要求1所述的装置,其中所述逐像素通用数据存储区被配置为对于所述给定图块的每个像素位置单独存储多个中间值。
5.根据权利要求4所述的装置,其中所述逐像素通用数据存储区被配置为将用于不同像素的所述多个中间值以交织排列的方式存储在所述逐像素通用数据存储区的各存储位置中。
6.根据权利要求1所述的装置,其中所述图块处理电路是图形处理单元的一部分。
7.根据权利要求1所述的装置,其中所述逐像素通用数据存储区被配置为将所述中间值存储为存储器堆栈。
8.根据权利要求1所述的装置,其中所述图块处理电路被配置为如果对所述逐像素通用数据存储区内的、先前未针对所述给定图块被写入的位置执行读取,则返回默认值。
9.根据权利要求8所述的装置,其中所述默认值是清除颜色值。
10.根据权利要求1所述的装置,其中所述图块处理电路被配置为以绘制调用顺序执行对所述逐像素通用数据存储区的访问。
11.根据权利要求1所述的装置,其中,通过在所述多个图块的每一个的像素数目方面来减小图块大小,所述图块缓冲器内的容量被释放以用作逐像素通用数据存储区。
12.根据权利要求1所述的装置,其中,针对每个像素产生多个输出数据组,所述输出数据组中的至少一些被存储在所述逐像素通用数据存储区中,所述逐像素通用数据存储区对应于主存储器内的存储器地址空间。
13.根据权利要求1所述的装置,其中,所述图块处理电路被配置为响应于所述可编程指令,使用存储在逐像素通用缓冲存储区中的逐像素计数器,来执行对所述逐像素通用数据存储区的附加访问。
14.根据权利要求1所述的装置,其中,所述逐像素通用数据存储区被配置为存储来自每个像素位置内的每个样本位置的多组中间值。
15.根据权利要求1所述的装置,其中所述逐像素通用数据存储区具有下列大小之一:
当分配所述逐像素通用数据存储区时被固定的静态大小;以及
根据需要增加到最大大小限制的可变大小。
16.根据权利要求1所述的装置,其中,与将数据值存储到所述逐像素通用数据存储区相比,将所述数据值存储到主存储器将消耗更多的能量。
17.根据权利要求1所述的装置,其中,仅当正被处理的基元通过该像素位置上的一个或多个片断测试时,才允许对所述逐像素通用数据存储区的所述写入访问。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210555381.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:植筋胶及其制备方法
- 下一篇:用于检查物品的设备和系统