[发明专利]一种阵列基板及其制备方法和显示装置有效
申请号: | 201210546425.3 | 申请日: | 2012-12-14 |
公开(公告)号: | CN102998859A | 公开(公告)日: | 2013-03-27 |
发明(设计)人: | 严允晟;崔贤植;徐智强;李会 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G02F1/1343 | 分类号: | G02F1/1343;G02F1/1362;H01L27/12;H01L21/77 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 黄灿;安利霞 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 及其 制备 方法 显示装置 | ||
技术领域
本发明涉及液晶显示技术领域,特别是指一种阵列基板及其制备方法和显示装置。
背景技术
如图1所示,为现有技术中阵列基板的平面图,阵列基板包括:衬底基板上的栅线10,与所述栅线10垂直排列的数据线20,栅线10和数据线20限定出像素区域,像素区域中包括并排排列的像素电极40、公共电极30以及薄膜晶体管(TFT)50;该种结构的阵列基板的像素区域的长边是数据线20,短边是栅线10;数据线40与其上方的公共电极30之间存在交叠电容C2。
如图2所示,为上述结构的阵列基板中,公共电极30与数据线20、栅线10以及像素电极40之间的电路关系示意图。
目前大尺寸TV(电视)产品及3D产品是目前电视制造领域的发展趋势。然而要想实现大尺寸产品及3D产品的顺利开发,如产品驱动频率从60Hz提高至120Hz甚至是240Hz。
然而上述结构图1所示的阵列基板,由于数据线20与公共电极30之间的交叠电容的存在,像素充电时间短,在高频率驱动时,会引起公共电极的电压受影响,从而使产品的画面产生Greenish(绿附)问题,即使使用SVC电路,也很难克服这样的问题。
发明内容
本发明要解决的技术问题是提供一种阵列基板及其制备方法和显示装置,避免数据线与公共电极之间的交叠电容,从而可以在高频率驱动下,大大降低Greenish现象。
为解决上述技术问题,本发明的实施例提供一种阵列基板,包括多条栅线、多条数据线、每两条彼此相邻的栅线和每两条彼此相邻的数据线限定出像素区域,其中所述像素区域设有公共电极,像素电极和薄膜晶体管;所述公共电极包括:独立进行供电的第一公共电极和所述第二公共电极,所述第一公共电极在所述数据线所在层的投影覆盖所述数据线,所述第二公共电极在所述像素电极所在层的投影落在所述像素电极上。
其中,所述第一公共电极通过外围电路中的公共电极供电电路连接,并通过所述公共电极供电电路供电;
所述第二公共电极通过公共电极线供电。
其中,所述第二公共电极位于所述像素电极的上方且与所述数据线不交叠,且所述第二公共电极为狭缝结构,所述像素电极为板状。
其中,所述第二公共电极位于所述像素电极的下方且与所述数据线不交叠,且所述第二公共电极为板状,所述像素电极为狭缝结构。
其中,所述公共电极线与所述第二公共电极处于不同层时,所述第二公共电极通过过孔与所述公共电极线连接;
所述公共电极线与所述第二公共电极处于同一层时,所述第二公共电极与所述公共电极线直接连接。
其中,所述栅线与所述数据线垂直交叠,所述像素区域为长方形,所述栅线构成所述像素区域的短边,所述数据线构成所述像素区域的长边。
其中,所述栅线与所述数据线垂直交叠的位置具有薄膜晶体管,所述数据线通过所述薄膜晶体管与所述像素电极连接。
本发明的实施例还提供一种阵列基板的制备方法,包括形成包括数据线、像素电极图形的步骤,还包括:
形成包括第一公共电极和第二公共电极的图形,所述第一公共电极和所述第二公共电极独立进行供电,所述第一公共电极在所述数据线所在层的投影覆盖所述数据线,所述第二公共电极在所述像素电极所在层的投影落在所述像素电极上。
其中,在形成所述第一公共电极的图形时,所述第一公共电极与外围电路中的公共电极供电电路连接。
其中,上述方法还包括:
形成公共电极线的图形的步骤;
在形成所述第二公共电极的图形时,所述第二公共电极与所述公共电极线连接。
本发明的实施例还提供一种显示装置,包括如上所述阵列基板。
本发明的上述技术方案的有益效果如下:
上述方案中,通过形成独立进行供电的第一公共电极和与所述第二公共电极,所述第一公共电极在所述数据线所在层的投影覆盖所述数据线,所述第二公共电极在所述像素电极所在层的投影落在所述像素电极上;由于数据线被第一公共电极屏蔽,从而可以避免数据线与第二公共电极的交叠电容的产生,从而可以在高频率驱动下,大大降低Greenish现象的发生。
附图说明
图1为现有技术中阵列基板的平面示意图;
图2为图1所示的阵列基板的公共电极与数据线、栅线以及像素电极之间的电路关系示意图;
图3为本发明的阵列基板的平面示意图;
图4-图7为本发明的阵列基板的制作过程示意图;
图8为本发明的阵列基板的剖面示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210546425.3/2.html,转载请声明来源钻瓜专利网。