[发明专利]一种智能功率模块的制备工艺有效
申请号: | 201210522087.X | 申请日: | 2012-12-07 |
公开(公告)号: | CN103000536A | 公开(公告)日: | 2013-03-27 |
发明(设计)人: | 崔卫兵;王新;龚浩;程海 | 申请(专利权)人: | 天水华天微电子股份有限公司 |
主分类号: | H01L21/50 | 分类号: | H01L21/50;H01L25/00;H01L23/31 |
代理公司: | 甘肃省知识产权事务中心 62100 | 代理人: | 鲜林 |
地址: | 741000 甘*** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 智能 功率 模块 制备 工艺 | ||
技术领域
本发明属于半导体器件制造技术领域,涉及一种新型智能功率模块的制备工艺。
背景技术
随着科学技术的发展,电力电子半导体器件在现代电力电子技术中占据着重要的地位,它正向高频化、大功率化、智能化和模块化方向发展。智能功率模块(IPM)是一种先进的功率开关器件,具有GTR(大功率晶体管)高电流密度、低饱和电压和耐高压的优点,以及MOSFET(场效应晶体管)高输入阻抗、高开关频率和低驱动功率的优点。而且IPM内部集成了逻辑、控制、检测和保护电路,使用起来方便,不仅减小了系统的体积以及开发时间,也大大增强了系统的可靠性,适应了当今功率器件的发展方向——模块化、复合化和功率集成电路(PIC),在电力电子领域得到了越来越广泛的应用。但是目前,市场上的IPM(智能功率模块)产品来源基本上都为进口、价格昂贵,致使市场价格持高不下,用户难以接受。国内一条半导体32/28纳米节点工艺线所需成本约是12亿美元, 22/20纳米节点工艺成本将增加至约21至30亿美元。至于芯片设计成本,则会从32纳米节点所需的5000万至9000万美元,在22纳米节点增加至1.2亿至5亿美元。在32纳米节点,芯片销售量需要达到3000至4000万颗,才能打平成本;但到了20纳米节点,该门槛会提高至6000万至1亿颗。所以在目前半导体光刻工艺模式下意味的追求高集成度,其成本是中低端产品所无法接受的。所以针对这些产品市场急需要一种低成本的智能功率模块的制造技术。近年来以中国自行开发的IPM功率智能模块基本已经渐趋成熟,但是由于整体功能是光刻在同一个芯片上,致使光刻层数达17层之多,纳米节点数直线上升,技术难度大,光刻层数(纳米节点数)和成本呈指数增长,制造成本昂贵,对一些中低端产品的来说,这样的性价比没有生存之地。
发明内容
为了克服上述现有技术中存在的问题,本发明的目的是提供一种智能功率模块的制备工艺。
为解决本发明的技术问题,采用如下技术方案:
一种智能功率模块的制备工艺,该制备工艺具体按以下步骤进行:
步骤1:晶圆减薄
晶圆减薄最终厚度为80um-110 um;
步骤2:划片
功率芯片划片过程中应用防碎片、防裂纹划片工艺软件控制技术,得到功率芯片;智能芯片利用普通划片工艺,得到智能芯片;
步骤3:上芯
在360℃±30℃下用软焊料将功率芯片粘接在引线框架上,在室温下用绝缘胶将智能芯片粘接在引线框架上,将粘接好功率芯片和智能芯片的引线框架在180℃-200℃高温下烘烤6-8小时,用于加固绝缘胶粘结力;
步骤4:压焊
将上芯后的引线框架的管脚与功率芯片和智能芯片之间先打铝线、再打铜线进行电气连接;
步骤5:塑封
将压焊好的引线框架放在注塑机上,注入塑封体,热固成型,并留有散热孔;
步骤6:电镀
将塑封后的产品的散热片和管脚进行镀锡,锡层厚度在10-30微米;
步骤7:测试/编带
常规测试,同时还需进行电性能及热性能测试,确保产品的高良率和高可靠性;然后,包装入库,制得智能功率模块。
所述步骤2中功率芯片划片中使用的刀为树脂软刀。
所述步骤5中的塑封体为环氧树脂塑封体。
所述步骤3中使用的引线框架为4排矩阵式引线框架。
一种智能功率模块的制备工艺制得的智能功率模块可以用于直插式或贴片式的智能功率模块制造行业。
目前在半导体功率器件制造中工序繁多,主要有晶圆制造和封装测试两大步骤。本发明主要在封装测试工序进行过程优化,将智能功率集成模块的功率部分及智能部分分开,由于智能功率集成模块的芯片面积主要在功率部分,所以制作的成本也主要是在功率部分。功率部分及智能部分分开后,智能部分的加工成本一样,但是功率部分的成本远低于现在集成在一起的成本。这样虽然封装成本会高一点,但是芯片的成本低很多,该发明整体的性价比更高,适应与中低端智能功率产品。探索出了新的更具性价比的智能模块制造技术,在中低端智能功率模块市场上更具竞争力。
具体实施方式
实施例1
一种智能功率模块的制备工艺,该制备工艺具体按以下步骤进行:
步骤1:晶圆减薄
功率芯片晶圆最终厚度为80um,减薄可以降低导通电阻,减少功耗;智能芯片晶圆不用减薄,它本身功耗就很低。
步骤2:划片
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天水华天微电子股份有限公司,未经天水华天微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210522087.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种阵列基板及其制作方法、显示装置
- 下一篇:超级混合电容电池及其制造方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造