专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1640483个,建议您升级VIP下载更多相关专利
  • [发明专利]一种单功率时钟钟控传输门三值绝热电路及T运算电路-CN201010165135.5有效
  • 汪鹏君;高虹 - 宁波大学
  • 2010-05-04 - 2010-09-15 - H03K19/017
  • 本发明公开了一种单功率时钟钟控传输门三值绝热电路及T运算电路,本绝热电路采用了单功率时钟技术,将多值逻辑电路的高信息密度特性和绝热电路的低功耗特性相结合,利用了开关-信号代数系统进行设计,其操作分为两级,第一级在钟控时钟的控制下通过钟控NMOS管对输入信号进行采样;第二级在单个功率时钟的工作节奏下,通过自举操作的NMOS管以及交叉存贮结构对负载充放电,并利用NMOS管栅漏并接技术使电路实现三值输入和输出,电路结构比门级电路更简单、功耗更低,当工作频率为16.7MHz,在1.4μs时间内,本三值绝热电路比DTCTGAL电路平均节省能耗约66.4%,比三值DPL电路平均节省能耗约85.1%;在本绝热电路的基础上设计T运算电路,通过T运算电路可构建任意三值逻辑电路
  • 一种功率时钟传输门三值绝热电路运算
  • [实用新型]基于FPGA的eMMC控制器-CN201320378164.9有效
  • 周杰;郝立燕;李建厂;张健 - 山东量子科学技术研究院有限公司
  • 2013-06-27 - 2013-11-27 - G11C16/10
  • 本实用新型公开了基于FPGA的eMMC控制器,包括初始化逻辑电路、主控逻辑电路、eMMC接口逻辑电路、数据处理逻辑电路和时钟控制逻辑电路;所述初始化逻辑电路与eMMC接口逻辑电路双向通信,所述主控逻辑电路分别与eMMC接口逻辑电路和数据处理逻辑电路双向通信,所述时钟控制逻辑电路分别与初始化逻辑电路、主控逻辑电路和eMMC接口逻辑电路连接;工作时,所述初始化逻辑电路与上层应用系统通信,所述主控逻辑电路与上层应用系统双向通信,所述eMMC接口逻辑电路和数据处理逻辑电路均与eMMC芯片双向通信,所述数据处理逻辑电路通过外部缓存与上层应用系统双向通信。
  • 基于fpgaemmc控制器
  • [实用新型]多开关独立控制电路-CN200920097711.X无效
  • 陈孝栋;尚志武;金泳汉 - 天津三星电子有限公司
  • 2009-07-10 - 2010-03-03 - H05B37/02
  • 本实用新型涉及一种多开关独立控制电路。它包括二相开关、非门逻辑电路、与门逻辑电路及或逻辑电路,二相开关一端接电网,另一端分别接非门逻辑电路的输入端,非门逻辑电路输入端分别接与门逻辑电路的输入端第1脚,非门逻辑电路输入端分别接与门逻辑电路输入端第2脚,非门逻辑电路输入端分别接与门逻辑电路输入端第3脚,非门逻辑电路输出端分别接与门逻辑电路输入端第1脚,非门逻辑电路输出端分别接与门逻辑电路输入端第2脚,非门逻辑电路输出端分别接与门逻辑电路输入端第3脚,与门逻辑电路的输出端分别接或逻辑电路输入端第1、2、3、4脚,或逻辑电路输出端接被控制电路电路方便用户的日常生活,实现低投入下高性能的人性化设计,解决了现实生活中特定需求。
  • 开关独立控制电路
  • [发明专利]一种单相时钟传输管绝热逻辑电路及全加器和5-2压缩器-CN201010286339.4无效
  • 胡建平;苏丽;余晓颖;邬杨波;张卫强 - 宁波大学
  • 2010-09-19 - 2011-01-19 - H03K19/08
  • 本发明公开了一种单相时钟传输管绝热逻辑电路,特点是包括逻辑赋值电路和能量恢复电路,能量恢复电路由两个pMOS管即第一pMOS管和第二pMOS管构成,第一pMOS管的源极和第二pMOS管的源极并接于功率时钟端,逻辑赋值电路由四个nMOS传输管即第五nMOS管、第六nMOS管、第七nMOS管和第八nMOS管构成,优点在于结合单相功率时钟绝热逻辑(CAL)及互补传输管逻辑(CPL)的优点,仅需一个功率时钟CLK,而辅助时钟(CX和)交替控制每一级逻辑电路,其频率是功率时钟CLK频率的一半;而在此基础上的全加器使用单相功率时钟,减小了时钟电路的复杂度,时钟电路更容易产生,电路的面积大大减小;而5-2压缩器仅由全加器构成,电路结构简单规范,5-2压缩器一次可压缩的位数更多。
  • 一种单相时钟传输绝热逻辑电路全加器压缩器
  • [发明专利]一种逻辑电路-CN201811613400.4有效
  • 施薛优;陈光毅 - 北京安酷智芯科技有限公司
  • 2018-12-27 - 2023-05-09 - H03K19/003
  • 本发明公开一种逻辑电路,涉及逻辑电路设计技术领域。所述逻辑电路至少包括行选逻辑电路和保护逻辑电路;行选逻辑电路包括M行子行选逻辑电路;通过子行选逻辑电路中包含的或门将所有的子行选逻辑电路串连,输出行选通串联电信号;其中M为自然数且M≥2;保护逻辑电路至少根据接收的行选通串联电信号确定行选逻辑电路的状态,在行选逻辑电路出现错误状态时,触发保护操作。采用本发明的技术方案,行选逻辑电路能够完成逐行扫描操作;保护逻辑电路能够在行选逻辑电路出现错误状态时,触发保护操作。
  • 一种逻辑电路
  • [发明专利]用于可调输出数控电源中的高速低耗数字脉宽调制器-CN201010604469.8无效
  • 时龙兴;王青;常昌远;徐申;孙伟锋;陆生礼 - 东南大学
  • 2010-12-24 - 2011-05-18 - H03K7/08
  • 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。
  • 用于可调输出数控电源中的高速低耗数字脉宽调制
  • [实用新型]用于可调输出数控电源中的高速低耗数字脉宽调制器-CN201020678843.4无效
  • 时龙兴;王青;常昌远;徐申;孙伟锋;陆生礼 - 东南大学
  • 2010-12-24 - 2011-08-31 - H03K7/08
  • 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。
  • 用于可调输出数控电源中的高速低耗数字脉宽调制
  • [实用新型]芯片-CN201420587779.7有效
  • 李长征 - 上海华力创通半导体有限公司
  • 2014-10-11 - 2015-02-04 - G01R31/3181
  • 本实用新型涉及一种芯片,包括固化存储电路、切换逻辑电路、以及芯片逻辑电路,所述固化存储电路连接所述切换逻辑电路,所述切换逻辑电路连接所述芯片逻辑电路,所述固化存储电路内存储有固化测试向量,所述固化测试向量匹配于所述芯片逻辑电路采用在芯片的逻辑电路上一起集成固化存储电路和切换逻辑电路,节省了传统测试方法中的外围板,节省了向量存储单元,节约成本,缩短测试时间,而且可以使得测试环境小型化。将固化存储电路和切换逻辑电路与芯片逻辑电路集成于芯片中,实现直接传送测试向量电信号至芯片逻辑电路中进行芯片测试,传送速度远高于传统方法中通过芯片管脚进入芯片逻辑电路
  • 芯片
  • [发明专利]低脉冲输出电路及应用低脉冲输出电路的设备-CN201410342199.6在审
  • 李树鹏 - 青岛歌尔声学科技有限公司
  • 2014-07-17 - 2014-11-05 - H03K19/0185
  • 本发明提供一种低脉冲输出电路及应用低脉冲输出电路的设备,包括:第一逻辑电路、电容C1、第二逻辑电路,延时电路、第三逻辑电路,所述第一逻辑电路的输入端输入电平转换信号,第一逻辑电路的输出端连接第一电源,第一逻辑电路的输出端通过电容C1连接第二逻辑电路的第一输入端,第二逻辑电路的第一输入端、第二输入端连接第二电源,第二逻辑电路的输出端通过延时电路连接第三逻辑电路的输入端,第三逻辑电路的输出端连接第三电源,第三逻辑电路的输出端作为脉冲输出端
  • 脉冲输出电路应用设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top