|
钻瓜专利网为您找到相关结果 970个,建议您 升级VIP下载更多相关专利
- [发明专利]基于晶体管的PUF设备-CN202010149641.9有效
-
J·E·D·赫维茨
-
亚德诺半导体国际无限责任公司
-
2020-03-06
-
2023-10-27
-
H03K19/003
- 本公开涉及基于晶体管的PUF设备。本公开涉及用于生成持久性随机数的PUF设备和方法。生成的数是随机的,因为每个特定的PUF设备实例都应生成与所有其他PUF设备的实例随机不同的数,并且是持久的,因为每个PUF设备的特定实例都应在可接受的误差纠正公差内重复生成相同的数。通过选择一个或多个PUF单元(每个均包括设计相同的匹配的晶体管对)并比较该对的导通特性(例如,导通阈值电压或栅‑源电压)来确定持久性随机数。每个选定的晶体管对的导通特性差异是由晶体管之间的随机制造差异引起的。这会导致PUF设备的每个不同实例之间的随机性,并且随着时间的推移应该相对稳定以提供所生成数的持久性。
- 基于晶体管puf设备
- [实用新型]信号毛刺处理电路、芯片及电子设备-CN202320111277.6有效
-
李星玮;李向阳
-
合肥市芯海电子科技有限公司
-
2023-01-17
-
2023-10-27
-
H03K19/003
- 本申请提出一种信号毛刺处理电路、芯片及电子设备,该信号毛刺处理电路包括:第一锁存器,所述第一锁存器的输入端用于接收第一使能信号,所述第一锁存器的控制端用于接收数字时钟信号,所述第一锁存器的输出端输出第二使能信号;第二锁存器,所述第二锁存器的控制端与所述第一锁存器的输出端连接,以接收所述第二使能信号,所述第二锁存器的输入端用于接收模拟时钟信号;以及逻辑单元,所述逻辑单元的输入端与所述第二锁存器的输出端连接,所述逻辑单元的输出端输出所述数字时钟信号。本申请通过对模拟时钟信号中的毛刺进行处理,以在逻辑单元的输出端输出无毛刺的数字时钟信号,以使得目标电路接收到该无毛刺的数字时钟信号后正常工作。
- 信号毛刺处理电路芯片电子设备
- [发明专利]一种提高寄生电容补偿效率的触摸检测电路-CN202310954998.8在审
-
丁晓明
-
西安中颖电子有限公司
-
2023-07-31
-
2023-10-24
-
H03K19/003
- 一种提高寄生电容补偿效率的触摸检测电路,包括:开关K1~K9、补偿电容Cj、采样电容Cs、运算放大器OP、模数转换电路、工作电压VDD和参考电压VREF;其中K1的第一端与VDD耦接,K1的第二端与K2的第一端耦接;K2的第二端接地;K3的第一端与K2的第一端耦接,K3的第二端与Cj的第一端耦接;K4的第一端与VDD耦接,K4的第二端与K5的第一端耦接;K5的第二端接地;Cj的第二端与K4的第二端耦接;K6的第一端与Cj的第一端耦接,K6的第二端接地;K7的第一端与K6的第一端耦接,K7的第二端与运算放大器的负极输入端耦接;运算放大器的正极输入端耦接VREF;运算放大器的输出端经K9耦接至模数转换电路;K8与Cs并联后耦接在运算放大器的负极输入端和输出端之间。
- 一种提高寄生电容补偿效率触摸检测电路
- [实用新型]适合并联采样差分编码器的信号转换电路-CN202223548640.5有效
-
代文钢
-
苏州艾嘉亚真空科技有限公司
-
2022-12-29
-
2023-10-20
-
H03K19/003
- 本实用新型涉及编码器技术领域,尤其涉及一种适合并联采样差分编码器的信号转换电路。其包括差分编码器、与所述差分编码器的电路并联有信号转换器,所述信号转换器的输入电路包括分流电阻、与所述分流电阻并联的第一差动线路驱动器,所述第一差动线路驱动器包括第一输入端、和第二输入端以及输出端,与所述第一差动线路驱动器输出端相连接的第二差动线路驱动器,分别串接于所述分流电阻两端的第一电阻和第二电阻,与所述第一电阻相接通的电源,与所述第二电阻相接通的地线,所述分流电阻为4.7K欧姆电阻。本实用新型的有益之处:本技术方案能够准确采样编码器信号的同时不影响机械本身的功能,在可以稳定工作前提下起到避免信号源过载的作用。
- 适合并联采样编码器信号转换电路
|