|
钻瓜专利网为您找到相关结果 1607个,建议您 升级VIP下载更多相关专利
- [发明专利]驱动器电路和电子设备-CN202310974980.4在审
-
唐重林
-
牛芯半导体(深圳)有限公司
-
2023-08-03
-
2023-10-27
-
H03K19/0185
- 本申请提出一种驱动器电路和电子设备,该驱动器电路包括第一预驱动器、第一主驱动电路和幅度增强电路。其中,第一预驱动器的第一端用于接入串行信号,第一预驱动器的第二端与第一主驱动电路的第一端连接。第一主驱动电路的第二端用于连接外部的信号线,以输出幅度增强后的差分信号,第一主驱动电路的第三端与幅度增强电路的第一端连接,幅度增强电路的第二端与第一预驱动器的第二端连接。本申请通过幅度增强电路响应于第一预驱动器的驱动向第一主驱动电路传输第一电流,使得第一主驱动电路能够通过第一电流增强差分信号的输出幅度并驱动处理后的差分信号至外部的信号线,从而能够增强驱动能力。
- 驱动器电路电子设备
- [实用新型]电平转换电路、芯片及电子设备-CN202321221413.3有效
-
叶学锋;刘帅锋
-
合肥市芯海电子科技有限公司
-
2023-05-17
-
2023-10-27
-
H03K19/0185
- 本申请公开了一种电平转换电路、芯片及电子设备,该电平转换电路包括开关模块、上拉模块和迟滞比较模块;开关模块设置有用于接收输入信号的第一端,输入信号位于独立于第二电源域的第一电源域;开关模块与上拉模块连接于第一节点,以根据输入信号调节第一节点的节点电平信号,节点电平信号与输入信号反相;迟滞比较模块连接于第一节点,以根据节点电平信号输出位于第二电源域的输出信号,输出信号与节点电平信号反相。本申请的电平转换电路结构简单,能够将位于第一电源域的输入信号转换为位于第二电源域的输出信号,在确保电路面积小和功耗较低的情况下,实现了信号的电平转换,提高了电平转换电路的可靠性,扩展了电平转换电路的应用场景。
- 电平转换电路芯片电子设备
- [发明专利]缓冲器电路及半导体结构-CN202310301145.4在审
-
游皓翔;杨任航
-
联发科技股份有限公司
-
2023-03-24
-
2023-10-20
-
H03K19/0185
- 本发明公开一种缓冲器电路,包括:第一反相器;第二反相器;第一开关;以及第二开关,第一电压提供给该第一电压源端子,并且第二电压提供给该第二电压源端子,响应于该输入信号从第二电平切换到第一电平,该第一开关导通以将该输出节点预充电至该第一电压,并且响应于该输入信号从该第一电平转变为该第二电平,该第二开关导通以将该输出节点预放电至该第二电压。本发明提供的缓冲器电路可以根据输入信号的电压电平对输出信号进行预充电或预放电;因此,即使缓冲器电路的输出节点耦接重负载,输出信号仍可快速地达到预定电压电平以响应输入信号的电压电平的切换,从而实现缓冲器电路的高速运行。
- 缓冲器电路半导体结构
- [发明专利]一种宽电压范围的电平移位电路-CN202310851726.5在审
-
周仁杰
-
高拓讯达(北京)微电子股份有限公司
-
2023-07-12
-
2023-10-10
-
H03K19/0185
- 本申请提供了一种宽电压范围的电平移位电路,涉及集成电路技术领域,该电平移位电路包括低压反相器、差分输入模块、电压钳位模块、锁存器及高压反相器;低压反相器对第一低压信号相位取反获得第二低压信号;低压反相器输出端与差分输入模块输入端连接,差分输入模块对低压信号相位取反获得中低压信号;差分输入模块输出端与电压钳位模块输入端连接,电压钳位模块将中低压信号转化为高压信号,差分输入模块输出端与高压反相器输入端连接,将中低压信号输入高压反相器;电压钳位模块输出端与锁存器输入端连接;锁存器输出端与高压反相器输入端连接。通过采用上述宽电压范围的电平移位电路,解决了电平移位电路中低压电源电压范围受限的问题。
- 一种电压范围电平移位电路
- [发明专利]产生双极时钟信号的电平移位器电路-CN201811346179.0有效
-
B·P·达什;R·巴拉辛加姆;D·特里福诺夫
-
德州仪器公司
-
2018-11-13
-
2023-10-03
-
H03K19/0185
- 本公开涉及产生双极时钟信号的电平移位器电路。在一些实例中,电平移位器电路(110)包括:第一晶体管对(237),其在第一输入节点(203)处级联;第二晶体管对(239),其在第二输入节点(207)处级联,其中所述第一和第二晶体管对在第一节点(213)、第二节点(211)、第三节点(215)和第四节点(217)处耦合;第三晶体管对(219),其在所述第一节点和所述第三节点处耦合到所述第一晶体管对,其中所述第三晶体管对被配置成产生第一双极时钟信号;第四晶体管对(229),其在所述第二节点和所述第四节点处耦合到所述第二晶体管对,其中所述第四晶体管对被配置成产生第二双极时钟信号;以及时钟产生电路(240),其耦合到所述第一节点、所述第二节点、所述第三节点和所述第四节点。
- 产生时钟信号电平移位电路
- [发明专利]一种高速离线驱动器中的电平转换器-CN201811611201.X有效
-
杜伟
-
深圳讯达微电子科技有限公司
-
2018-12-27
-
2023-10-03
-
H03K19/0185
- 本发明涉及一种高速离线驱动器中的电平转换器,包括电平转换模块,还包括偏置模块、辅助模块一和辅助模块二;偏置模块用于向辅助模块一和辅助模块二提供弱打开电流;辅助模块一连接在外部电源与电平转换模块的PMOS管p1和NMOS管n1管之间,外部电源VEXT向电平转换模块的输出节点充电,使输出信号ls_out_c瞬间升高;辅助模块二连接在外部电源与电平转换模块的PMOS管p2和NMOS管n2管之间,外部电源VEXT向电平转换模块的输出节点充电,使得输出信号ls_out_t瞬间升高。本发明解决了现有的电平转换器存在输出信号上升沿延时慢,而且不可调节的技术问题,通过补偿充电的方式,可以大幅度减小上升沿延时。
- 一种高速离线驱动器中的电平转换器
- [发明专利]一种接口电路-CN201710505724.5有效
-
孔亮;庄志青;职春星
-
灿芯半导体(上海)股份有限公司
-
2017-06-28
-
2023-10-03
-
H03K19/0185
- 本发明提供一种接口电路,其包括:第一输出逻辑单元;第一输出驱动组合,其包括多个并联的第一输出驱动晶体管以及分别与各个第一输出驱动晶体管串联的多个第一电阻;第二输出逻辑单元;第二输出驱动组合,其包括多个并联的第二输出驱动晶体管及分别与各个第一输出驱动晶体管串联的多个第一电阻。在短自校准模式下,在输出数据为0时,将校验值输入所述第一输出逻辑单元,第一输出逻辑单元利用新的校验值更新原来的校验值,在输出数据为1时,将所述校验值输入所述第二输出逻辑单元,第二输出逻辑单元利用新的校验值更新原来的校验值。这样,可以让系统在不需停止读写的情况下完成短自校准。
- 一种接口电路
|