专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果225969个,建议您升级VIP下载更多相关专利
  • [发明专利]固定频率时钟源的时钟频率调制的方法-CN201310752913.4在审
  • 汤姆·J·韦伯 - 辉达公司
  • 2013-12-31 - 2014-08-06 - G06F1/04
  • 本发明公开了固定频率时钟源的时钟频率调制的方法。提供了包括用于更新经调制时钟设备的相位的经调制时钟设备。在一个示例中,更新设备包括更新相位多路复用,其耦连到输出时钟发生器的输出相位多路复用并且配置为接收输入时钟信号和输入时钟信号的一个或多个相位;输出相位分数计数器,其耦连到更新相位多路复用并配置为接收更新时钟信号以及生成输出相位;以及更新相位设备,其耦连到输出相位分数计数器以及更新相位多路复用。输出相位分数计数器进一步配置为发送输出相位到输出相位多路复用和更新相位设备。更新相位设备配置为生成更新相位以及发送更新相位到更新相位多路复用
  • 固定频率时钟调制方法
  • [发明专利]脉冲宽度减小的脉冲宽度调制器-CN202111373445.0在审
  • P·古普塔;A·古普塔 - 意法半导体国际有限公司
  • 2021-11-19 - 2022-05-20 - H03K7/08
  • 脉冲宽度调制器包括接收多个数据延迟信号的多路复用。每个数据延迟信号基于数据信号和相应的时钟相位信号。多路复用包括第一多路复用级和第二多路复用级。第一多路复用级接收所有数据延迟信号并且具有相对大的延迟。第二多路复用级从第一多路复用级接收并输出信号,并且具有相对小的延迟。第二多路复用级输出脉冲宽度调制信号,该脉冲宽度调制信号可以具有对应于两个相邻时钟相位信号之间的偏移的脉冲宽度。
  • 脉冲宽度减小调制器
  • [发明专利]双向移位寄存器-CN200610007116.3有效
  • 曾名骏;郭鸿儒;黄建翔 - 奇晶光电股份有限公司;奇美电子股份有限公司
  • 2006-02-09 - 2007-08-15 - G11C19/38
  • 双向移位寄存器包含一前级多路复用、一前级全振幅移位寄存器、一后级多路复用、以及一后级全振幅移位寄存器,该前级多路复用、该前级全振幅移位寄存器、该后级多路复用、以及该后级全振幅移位寄存器内所包含的晶体管皆属同一型态该前级多路复用及该后级多路复用是用来依据一正向时钟、一反向时钟、一正向控制信号、以及一反向控制信号,选择性地输出信号,而该前级全振幅移位寄存器及该后级全振幅移位寄存器是分别用来寄存该前级多路复用及该后级多路复用输出的信号
  • 双向移位寄存器
  • [发明专利]时钟切换装置、服务器及时钟切换方法-CN202211583712.1在审
  • 刘慧;魏东 - 苏州浪潮智能科技有限公司
  • 2022-12-09 - 2023-05-16 - H04L5/22
  • 本发明提供一种时钟切换装置、服务器及时钟切换方法,所述时钟切换装置包括:基板管理控制器、时钟多路复用和PCIe交换器,其中:基板管理控制器用于在两个或两个以上的时钟信号中确定目标时钟信号,并输出第一控制指令至时钟多路复用,以及输出第二控制指令至交换器,第一控制指令用于指示时钟多路复用输出目标时钟信号,第二控制指令用于指示交换器加载目标时钟信号对应的PCIe固件,时钟多路复用用于接收两个或两个以上的时钟信号,并输出目标时钟信号通过控制时钟多路复用输出目标时钟信号并控制交换器加载目标时钟信号对应的PCIe固件,能够自动切换时钟源并自动调整交换器所加载的固件,实现提高调试效率。
  • 时钟切换装置服务器方法
  • [发明专利]用于自适应时钟设计的系统和方法-CN201780020943.2有效
  • P·贾殷;V·邦萨尔;M·梅赫罗特拉;K·A·柏曼 - 高通股份有限公司
  • 2017-04-12 - 2021-12-03 - G06F1/08
  • 一方面包含:通过耦合到多路复用时钟模块,将第一时钟信号输出到所述多路复用,所述第一时钟信号由时钟模块的时钟延迟组件产生;通过所述时钟模块,接收来自锁相回路PLL的第二时钟信号,其中所述PLL将第三时钟信号输出到耦合到PLL和多路复用的处理器;通过所述多路复用,基于检测到电力供应器上的电压的下降,选择第一时钟信号来输出到所述处理器;通过多路复用,基于检测到电力供应器上的电压的下降已过去,选择第三时钟信号来输出到所述处理器,其中时钟模块和处理器耦合到电力供应器。
  • 用于自适应时钟设计系统方法
  • [发明专利]一种高频时钟调相电路及其实现方法-CN202110841150.5有效
  • 蒋平 - 浙江芯昇电子技术有限公司
  • 2021-07-26 - 2021-10-29 - H03K5/15
  • 本发明涉及一种高频时钟调相电路及其实现方法,高频时钟调相电路包括:N个高频时钟调相模块,N为大于或等于2的整数,N个高频时钟调相模块的每一者包含:M个高频时钟调相单元,M为大于或等于2的整数,M个高频时钟调相单元的每一者具有一个多路复用及一个D触发器,所有D触发器的时钟输入端连接源时钟,所有多路复用的选择端连接寄存器信号控制端,所有多路复用的输出端连接所属的高频时钟调相单元的D触发器的数据输入端,所有D触发器的输出端连接下一个多路复用的第二输入端,个别多路复用的第一输入端连接寄存器。本发明能以逻辑简单的器件排列设计输出满足高频要求的精准可配时钟相位。
  • 一种高频时钟调相电路及其实现方法
  • [发明专利]无干扰时钟信号多路复用电路和其操作方法-CN200780021724.2有效
  • 马丁·圣劳伦特;张彦 - 高通股份有限公司
  • 2007-06-13 - 2009-06-24 - H04L7/02
  • 在从驱动时钟多路复用的第一时钟输入切换到驱动所述时钟多路复用的第二时钟输入中,发生降低的干扰。所述时钟多路复用接收第一时钟输入且提供时钟输出,且响应于所述第一时钟输出中的低相位输入电平而确定所述时钟输出中的低相位输出电平。在有限时间周期内,不考虑所述第一时钟输入信号的相位电平来强加低相位输出电平。所述时钟多路复用接收第二时钟输入且确定所述第二时钟输入信号中的低相位输入电平。在所述第二时钟输入信号中的所述低相位输入电平期间,发生切换到响应于所述第二时钟输入提供所述时钟输出。接着,所述时钟多路复用的输出跟随所述第二时钟信号的所述相位电平。
  • 干扰时钟信号多路复用电路操作方法
  • [发明专利]眼宽量测装置及方法-CN202110374488.4在审
  • 林哲毅;林永正 - 联咏科技股份有限公司
  • 2021-04-07 - 2022-02-22 - H03L7/085
  • 本发明公开了一种眼宽量测装置及量测眼宽的方法,用于一时钟数据恢复电路。所述眼宽量测装置包括一延迟电路、一第一多路复用及一校正电路。该延迟电路包括一输入端及一输出端。该第一多路复用耦接于该延迟电路,其包括一第一输入端、一第二输入端及一输出端。该第一多路复用的该第一输入端耦接于该眼宽量测装置的一时钟输入端,该第一多路复用的该第二输入端耦接于该延迟电路的该输出端,该第一多路复用的该输出端耦接于该延迟电路的该输入端。该校正电路耦接于该延迟电路,可用来从该延迟电路接收一振荡时钟,并接收一参考时钟,以藉由该参考时钟对该振荡时钟进行校正。
  • 眼宽量测装置方法
  • [发明专利]可重配置时钟控制装置和系统-CN201780007217.7有效
  • M·曼苏里;A·马丁;J·A·麦考尔 - 英特尔公司
  • 2017-01-17 - 2023-07-07 - G11C11/4076
  • 描述了一种装置,其包括:比较器,该比较器用于通过将由时钟控制电路提供的时钟信号来计时,其中该时钟控制电路包括:多路复用,该多路复用被耦合至压控延迟线并且可操作用于将时钟控制电路配置为环形振荡器,其中压控延迟线形成环形振荡器的至少一个延迟区段;以及选择逻辑,该选择逻辑被耦合至多路复用,该选择逻辑用于接收指示输入时钟的到达的信号,以及用于根据指示来控制多路复用。还描述了一种装置,其包括:数据路径,该数据路径用于接收输入数据;以及时钟路径,该时钟路径用于接收输入时钟,并且用于在输入时钟不存在时向数据路径提供预处理时钟
  • 配置时钟控制装置系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top