专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2101819个,建议您升级VIP下载更多相关专利
  • [发明专利]时钟转换装置-CN98114801.8无效
  • 矶田丰 - 富士通株式会社
  • 1998-06-11 - 1999-04-28 - H03K5/00
  • 一种时钟转换装置,其中时钟转换次序根据一个表示输入时钟选择信号的清除时钟信号的变化保持在转换/保持电路中,一个参考时钟信号根据基于转换次序的转换之前和之后的输入时钟源信号(3个信号中的2个信号)生成在参考时钟发生器中,一个时钟选择信号通过使清除信号与参考时钟信号同步生成在同步电路中,以及在生成时钟选择信号的时刻,时钟转换电路中执行时钟转换。
  • 时钟转换装置
  • [实用新型]一种时钟同步电路及终端-CN201720506556.7有效
  • 翁小江 - 珠海市魅族科技有限公司
  • 2017-05-08 - 2018-01-26 - H04J3/06
  • 本实用新型公开了一种时钟同步电路及终端,用以解决现有方案中对温度补偿晶体振荡器依赖性高、成本较高、占用PCB面积较大以及不利于电路集成的问题。所述时钟同步电路,包括电源组件、与所述电源组件相连接的热敏电阻晶体以及与所述电源组件相连接的多个待同步组件;其中,所述电源组件用于向所述热敏电阻晶体供电,在向所述热敏电阻晶体供电之后,接收所述热敏电阻晶体发送的用于时钟同步的参考时钟信号,并将所述参考时钟信号分别发送至多个待同步组件;所述热敏电阻晶体,用于在接收到所述电源组件的供电后,向所述电源组件发送用于时钟同步的参考时钟信号。
  • 一种时钟同步电路终端
  • [发明专利]遥测扩容方法及板间同步采集电路-CN202211383587.X在审
  • 邓如彬;张勤;张高洪;陈瑞森;尹伟;邓发均 - 成都交大光芒科技股份有限公司
  • 2022-11-07 - 2023-03-14 - H03M1/12
  • 本发明属于时钟同步技术领域,涉及遥测扩容方法及板间同步采集电路,该板间同步采集电路包括:第一电路板与至少一组第二电路板;第一电路板包括第一模数转换电路、控制器芯片、时钟芯片与第一时钟缓冲器;第二电路板包括第二模数转换电路与第二时钟缓冲器;控制器芯片的第一串行通信接口工作在主模式对第一模数转换电路的寄存器进行配置和数据读取操作,对第二模数转换电路的寄存器进行配置操作,控制器芯片的第二串行通信接口工作在从模式对第二模数转换电路进行数据读取操作本发明实现遥测扩容与扩容后电路板之间时钟反馈路径同步,避免因传输路径出现信号时延导致SP I总线的时钟信号与数据输入信号不同步导致数据读取出错的问题。
  • 遥测扩容方法同步采集电路
  • [发明专利]基于FPGA的高速ADC同步采集系统-CN201510263659.0在审
  • 秦艳召 - 熊猫电子集团有限公司;南京熊猫汉达科技有限公司
  • 2015-05-21 - 2015-10-14 - H03M1/12
  • 本发明基于FPGA的高速ADC同步采集系统,包括基于FPGA的信号处理平台和高速ADC同步采集子板,所述高速ADC同步采集子板上用于ADC采集的时钟信号、控制信号和ADC采集的数据传输至基于FPGA的信号处理平台上,通过基于FPGA的信号处理平台进行后续信号处理;所述高速ADC同步采集子板包括超低抖动同步时钟产生电路、电源模块、多个高速ADC采集电路、每个高速ADC采集电路前端均连接宽频信号调理电路;利用多通道ADC同步技术对不同通道之间的ADC进行同步采样;利用超低抖动同步时钟产生电路产生满足高速ADC信噪比和同步性要求的多路低抖动时钟;采用两级交流耦合的宽频信号调理电路,使高速ADC采集电路满足输入频率从10kHz
  • 基于fpga高速adc同步采集系统
  • [发明专利]半导体存储器件-CN02118862.9有效
  • 松崎康郎;富田浩由;田口真男 - 富士通株式会社
  • 2002-04-29 - 2003-04-16 - H01L27/10
  • 命令接收器电路时钟信号的上升沿或下降沿相同步地接收命令信号。数据输入/输出电路与响应命令信号的接收时序而设置的时钟信号的边缘相同步地开始读取数据的输出和写入数据的输入。由于与时钟信号的两个边缘相同步地接收命令信号,因此当接收速率与现有技术中相同时,可以使时钟周期减半。结果,在安装有半导体存储器件的系统中,可以使系统时钟的频率减半,以减小在系统中的时钟同步电路的功耗,而不减少用于半导体存储器件的数据输入/输出速率。
  • 半导体存储器件
  • [发明专利]应用于EEPROM的灵敏放大器-CN200910107026.5无效
  • 王振华;武岳山;孔令荣;熊立志 - 深圳市远望谷信息技术股份有限公司
  • 2009-04-29 - 2009-09-30 - G11C16/26
  • 本发明的应用于EEPROM的灵敏放大器,使能控制电路连接负载控制电路和判决电路,判决电路的输入端连接有同步时钟预充电路同步时钟预充电路由第三PMOS管构成,其栅极接同步时钟信号,源极接电源,漏极连接使能控制电路与判决电路之间的位线和判决电路的输入端本发明与现有技术相比,判决电路的输入端连接同步时钟预充电路,通过由同步时钟相位控制的预充电路产生一条预充路径,对位线进行预充,使该灵敏放大器电路具有更快的读取速度,本发明通过增加使能模式,可根据应用需要将整个灵敏放大器关闭
  • 应用于eeprom灵敏放大器
  • [发明专利]时钟同步电路以及方法-CN201980094534.6有效
  • 白玉晶 - 华为技术有限公司
  • 2019-03-26 - 2023-07-14 - H03K19/00
  • 本申请实施例公开了一种跨时钟同步电路,本申请跨时钟同步电路包括时钟域通道电路、写地址产生电路、读地址产生电路和数据缓存电路,写地址产生电路用于根据写使能信号得到写地址,写地址用于控制数据缓存电路接收输入数据,输入数据处于写时钟域;时钟域通道电路用于对写使能信号进行采样以得到多个采样结果,并根据时钟相位差从多个采样结果中选择一个采样结果作为读使能信号,时钟相位差为处于写时钟域的写时钟信号和处于读时钟域的读时钟信号的相位差;读地址产生电路用于根据读使能信号得到读地址,读地址用于控制数据缓存电路产生输出数据,输出数据处于读时钟域;数据缓存电路用于根据写地址和读地址,将输入数据缓存并产生输出数据。
  • 时钟同步电路以及方法
  • [发明专利]电荷泵电路-CN200910005717.4有效
  • 铃木隆信;谷田进 - 株式会社瑞萨科技
  • 2009-02-03 - 2009-09-30 - H02M3/07
  • 提供一种电荷泵电路,该电荷泵电路可以防止出现在从去使能状态改变成使能状态时与操作时钟频率独立的频率分量的EMI噪声。该电荷泵电路包括检测信号同步电路,该检测信号同步电路输出通过将从电平检测电路输出的检测信号与从振荡器电路输出的时钟信号同步而生成的同步检测信号。使用该同步检测信号作为泵使能信号,而响应于该同步检测信号和从振荡器电路输出的时钟信号对泵电路体中的第一泵电容和第二泵电容进行充电和放电。
  • 电荷电路
  • [发明专利]半导体存储部件-CN02122137.5无效
  • 藤森康彦 - 日本电气株式会社;株式会社日立制作所
  • 2002-05-31 - 2003-01-08 - G11C11/34
  • 一种半导体存储部件,包括时钟第一级电路,输入时钟信号CLK和CLKB输出电路,根据BDD信号BDDO输出存储单元中存储的数据,BDDO信号由外部输入信号和外部时钟信号同步产生;延时调整电路,根据经过延时的BDD信号BDDO校正时钟信号CLK和数据之间由CLK第一级电路和输出电路之间的延时引起的输出相移,并包括在时钟信号CLK和数据之间同步的复制电路以及延时电路;以及控制电路,单独控制这些延时电路的操作/
  • 半导体存储部件

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top