专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果103709个,建议您升级VIP下载更多相关专利
  • [发明专利]音频特效叠加方法、装置及其终端-CN201811550880.4有效
  • 李青 - 广州市百果园信息技术有限公司
  • 2018-12-18 - 2022-07-05 - G10L21/007
  • 本发明涉及音频处理技术领域,本发明提供一种音频特效叠加方法包括步骤:获取需要叠加的多路音频特效;确定各路音频特效在音频时间轴上的叠加位置,根据所述叠加位置对各路音频特效分别设置相应的特效权重值;根据各路音频特效对应的特效权重值,将多路所述音频特效进行叠加。本发明还提供一种音频特效叠加装置及其终端。本发明的音频特效叠加方法、装置及其终端,能够有效提升叠加后的音频特效的清晰度和解析力,叠加效果更好,能够更有效地传递信息或者更具有表现力。
  • 音频特效叠加方法装置及其终端
  • [发明专利]视频处理方法、装置和系统-CN202010049645.X有效
  • 张彦杰;周晶晶 - 西安诺瓦星云科技股份有限公司
  • 2020-01-16 - 2023-03-14 - H04N5/268
  • 本申请涉及一种视频处理方法、视频处理装置和视频处理系统;所述视频处理方法包括:接收输入的多个视频源;由第一叠加模块对所述多个视频源中第一部分视频源进行叠加处理,得到第一叠加处理结果;由第二叠加模块将所述第一叠加处理结果与所述多个视频源中第二部分视频源进行叠加处理,得到目标叠加处理结果;输出所述目标叠加处理结果。本申请解决了在现有技术中FPGA进行视频源叠加并实现级联功能时需要消耗的内部资源过多的问题。
  • 视频处理方法装置系统
  • [发明专利]图像叠加方法和装置、电子设备-CN202211374615.1在审
  • 谢辉;章耀 - 西安维度视界科技有限公司
  • 2022-11-04 - 2023-03-14 - H04N5/445
  • 本发明涉及图像处理技术领域,具体涉及一种图像叠加方法和装置、电子设备,本发明的图像叠加方法可以将上层图像以半透明的方式,叠加到下层图像上,从而获得叠加后的图像。本发明的图像叠加方法为了获得更接近使用者第一视角的画面,还原HUD虚实融合的特性,通过本发明的图像叠加方法,叠加时上层图像中亮度高的地方让其叠加时透明度降低,上层图像中暗的地方让其叠加时透明度升高,这样即能保证上层图像亮度高的像素点显示的清晰度,又能保证上层图像亮度低的像素点对底层图像遮挡较小,可以更好地模拟出第一视角使用HUD时,HUD画面叠加到真实物理实景上的视觉效果,保证了叠加后视频的虚实融合效果。
  • 图像叠加方法装置电子设备
  • [发明专利]一种视频图像叠加与遮挡的装置和方法-CN201010279587.6有效
  • 原顺 - 珠海全志科技有限公司
  • 2010-09-13 - 2011-01-12 - H04N7/18
  • 本发明公开一种视频图像叠加与遮挡的装置和方法,该装置包括控制器,用于生成各个图像区域所需要叠加和遮挡的信息与内容数据,并将各区域的信息与数据进行组织,写入存储器中,并将起始地址通知发送给叠加器;存储器,用于存储所述控制器已经组织得到的图像区域所需要叠加和遮挡的信息与内容数据;区域信息解析器,用于根据叠加器的指令启动,从存储器中读取需要叠加和遮挡的信息与内容数据,解析得到叠加和遮挡的信息,然后将这些信息和内容数据一起传递给叠加器;叠加器,用于根据区域信息解析器传送过来的叠加和遮挡的信息与内容数据一起,对图像区域进行叠加和遮挡。
  • 一种视频图像叠加遮挡装置方法
  • [发明专利]一种基于FPGA的视频叠加方法、装置、设备和介质-CN202111556169.1有效
  • 戴朝龙 - 威创集团股份有限公司
  • 2021-12-17 - 2023-10-10 - H04N5/14
  • 本发明公开了一种基于FPGA的视频叠加方法、装置、设备和介质,方法包括:通过FPGA响应外部CPU或MCU输入的视频叠加参数,采集多个待叠加视频数据;根据视频叠加参数对各待叠加视频数据进行像素提取,以获取到各待叠加视频数据分别对应的有效像素数据;将各有效像素数据写入至DDR;当接收到视频输出同步信号时,从DDR读取各有效像素数据并按照视频叠加参数进行叠加,生成目标叠加视频数据并输出。从而解决现有的视频叠加方案需要缓存全部视频至DDR,占用的DDR带宽较多,硬件成本较高的技术问题,通过对待叠加视频数据进行有效像素数据的提取,以减少缓存至DDR的视频数据量,进而减少DDR占用带宽和硬件成本
  • 一种基于fpga视频叠加方法装置设备介质
  • [发明专利]常闭式制动器的叠加制动推动装置-CN200710192659.1无效
  • 谢兴云 - 谢兴云
  • 2007-12-19 - 2009-06-24 - F16D65/22
  • 常闭式制动器的叠加制动推动装置。包括推动器(1),推动器的推杆(7)外端用于与制动部分中的驱动臂(8)铰轴式连接而作用于制动部分(9),设有可使制动部分实现叠加制动的叠加制动机构,该叠加制动机构通过相应的构件作用于制动部分(9)中的制动臂(10);叠加制动机构可为叠加制动机构(11a)、或叠加制动机构(11b)、或叠加制动机构(11c)等多种结构。单独操作推动器(1)可实施常闭制动的打开和恢复常闭制动,根据需要,可再单独操作叠加制动机构实现叠加制动;打开和恢复常闭制动的工作过程可单独应用于制动频繁的工况,而使常闭制动和叠加制动均处制动状态的工作过程
  • 常闭式制动器叠加制动推动装置
  • [发明专利]全数字叠加图文信息于标准模拟视频信号的可复用电路-CN200510029591.6无效
  • 张金艺;李娇;任小军;陈文威;张希;曹星;周俊 - 上海大学
  • 2005-09-13 - 2006-03-01 - H04N5/278
  • 本发明涉及一种全数字叠加图文信息于标准模拟视频信号的可复用电路。它包含有视频同步信号处理单元、内部叠加位置控制单元、叠加位置控制选择单元、内部时序控制单元、地址码生成单元、自激振荡单元和叠加信息处理单元。本发明能实时完成在标准模拟视频信号中叠加最多128个16×16点阵符号信息(如字符或图标等),字符叠加行数和每行叠加字符数均可选;并可确定叠加图文信息在屏幕上的显示位置。本发明电路结构简单、复用性强,适用于各种使用IP(Intellectual Property)核复用技术设计构建的叠加图文信息于标准模拟视频信号用集成电路;同时,由于采用16×16点阵为基本叠加单位,特别适合中文字符的叠加
  • 数字叠加图文信息标准模拟视频信号用电

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top