[发明专利]一种特殊的鉴频器及实现方法在审

专利信息
申请号: 202010271097.5 申请日: 2020-04-08
公开(公告)号: CN111262581A 公开(公告)日: 2020-06-09
发明(设计)人: 崔建国;宁永香;崔建峰;崔燚;李光序 申请(专利权)人: 崔建国
主分类号: H03L7/113 分类号: H03L7/113
代理公司: 暂无信息 代理人: 暂无信息
地址: 045000 *** 国省代码: 山西;14
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种特殊的鉴频器技术,其包括随机信号输入电路、随机信号端二极管泵电路、基准电容放电电路、基准电容电路、基准电压形成电路、基准电容充电电路、压控振荡器端二极管泵电路、压控振荡器信号输入电路、压控振荡器电路;随机信号f1端泵电路为基准电容C1提供放电通道、压控振荡器f2端泵电路为基准电容C1提供充电条件。以上两种“泵电路”同时作用,最终的结果是:基准电容C1同时经由充电、放电所充得的电平,是由f1、f2两个输入信号频率相比较后产生的结果,这个电平就是本频率比较器准备向外电路提供的基准电平,外电路指压控振荡器本身,该基准电压将控制压控振荡器,使其振荡频率紧密跟随随机输入信号频率。
搜索关键词: 一种 特殊 鉴频器 实现 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于崔建国,未经崔建国许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202010271097.5/,转载请声明来源钻瓜专利网。

同类专利
  • 频率产生电路-201810139065.2
  • 孙建平;覃志华 - 海能达通信股份有限公司
  • 2018-02-09 - 2023-09-05 - H03L7/113
  • 本发明公开了一种频率产生电路,该频率产生电路包括:鉴相器、第一选通电路、第二选通电路、第一谐振电路、放大器、压控振荡器以及反馈电路;第一选通电路和第二选通电路用于在第二电源输出第一电平时,分别控制第一选通电路和第二选通电路的第二输入端与固定端连通,以预置压控振荡器的电压;第一选通电路和第二选通电路用于在第二电源输出第二电平时,分别控制第一选通电路和第二选通电路第一输入端与固定端连通,以调节压控振荡器输出的频率。该频率产生电路缩短了频率锁定的时间,实现了快速锁定并输出频率的功能。
  • 一种具有快速启动特性的锁相环-202310610695.4
  • 陆兆俊;涂波;徐玉婷;杨煜 - 无锡中微亿芯有限公司
  • 2023-05-26 - 2023-08-22 - H03L7/113
  • 本申请公开了一种具有快速启动特性的锁相环,涉及锁相环技术领域,该锁相环中设置启动控制电路对环路滤波器的输出电压VCTRL进行调节,使得VCTRL随着电源电压的建立在缓慢充电抬升,当电源网络稳定下来,VCTRL电压即已经被抬升至VDD,在锁相环复位结束启动进入正常工作状态前,通过电荷共享效应,就可以让VCTRL电压变为理想的预设电压值,因此在锁相环启动后,短暂时间的环路反馈就能让锁相环进入锁定状态,在不增大带宽的情况下就能缩短VCTRL电压的调整时间,从而缩短锁相环从启动到锁定的时间,使得锁相环具有快速启动特性,有利于提高芯片的运行效率以及完成低功耗设计。
  • 时数转换器-202010521716.1
  • 周永奇;王晓光 - 上海兆芯集成电路股份有限公司
  • 2020-06-10 - 2023-08-04 - H03L7/113
  • 一种时数转换器,包括鉴频鉴相器,第一转换模块,门控环形振荡器以及计数模块。鉴频鉴相器依据第一时钟信号,第二时钟信号输出第一检测信号、第二检测信号。第一转换模块接收第一检测信号以及第二检测信号,以产生并输出第一控制信号以及第二控制信号。门控环形振荡器,接收并根据所述第一控制信号与所述第二控制信号的脉宽差输出多个时钟信号。计数模块,对多个时钟信号进行计数,以产生第一时钟信号及所述第二时钟信号的相位差。
  • 一种时钟数据恢复电路、串行接口电路-201911157133.9
  • 王晓飞 - 合肥大唐存储科技有限公司
  • 2019-11-22 - 2023-07-11 - H03L7/113
  • 一种时钟数据恢复电路、串行接口电路,该时钟数据恢复电路包括:鉴相器、充电泵、第一恢复子电路和第二恢复子电路,所述鉴相器接收外部信号和来自所述第一恢复子电路的恢复时钟信号生成相位差信号和数据信号,所述充电泵根据所述相位差信号生成电压差信号,所述第一恢复子电路根据所述电压差信号生成所述恢复时钟信号,所述第二恢复子电路根据所述电压差信号调整所述数据信号的相位,输出恢复后的数据信号;其中,所述鉴相器、所述充电泵和所述第一恢复子电路构成的第一支路,所述鉴相器、所述充电泵和第二恢复子电路构成的第二支路其中之一基于延迟锁相环实现,另一基于锁相环实现。本申请提供的方案,降低了误码位的产生。
  • 一种能够实现快速锁定的锁相环-202210212759.0
  • 索浦桓;易凯;李晨 - 成都通量科技有限公司
  • 2022-03-04 - 2022-06-10 - H03L7/113
  • 本发明公开一种能够实现快速锁定的锁相环,包括波形展宽鉴频鉴相器、数字辅助鉴相器、电荷泵、滤波器、VCO和分频器;本发明通过展宽UP或者DN的脉冲宽度实现了更大的增益,同时由于提出了一种新的锁定方式,在传统大小带宽的基础上加入了新的判别:相位误差是否超过π,在相位误差是否超过π时的滤波器结构不同,在增大电流实现更大带宽的时候不用考虑环路稳定性,从而在原来的基础上实现更大的电流,上限更高,增益更大,同时由于提前进入相位追踪阶段,对电容的充电速度加快,建立时间加快,另外,切换带宽的同时切换电阻可以实现阻尼系数保持不变,不会影响环路稳定性,鲁棒性更好,在保证带宽小,性能好的情况下实现快速锁定。
  • 自适应相位对准电路、调试方法及陀螺仪测控电路-202010734231.0
  • 陈华;钟燕清;孟真;阎跃鹏 - 中国科学院微电子研究所
  • 2020-07-27 - 2022-02-01 - H03L7/113
  • 一种自适应相位对准电路,包括:数控移相器,用于调节第一信号的相位,锁相环,用于对移相后的第一信号进行锁相滤波,从第一信号中获取第二信号,鉴相器,用于比较第二信号与第三信号的相位,得到第二信号和第三信号的相位差,第二信号与第三信号之间存在特定的相位对准关系,信号转换模块,用于将相位差转换为数字量,加法器,用于计算第一信号的相位调节控制量,基于相位调节使数控移相器将第一信号的相位调节到与第三信号对准。基于此电路,本公开还提供了一种陀螺仪测控电路,通过自适应相位对准电路将陀螺仪的正交误差与其载波信号进行90度相位对准,以便于相干解调器准确提取科氏位移,进一步可利用科氏位移计算陀螺仪的角速度。
  • 用于锁相环的启动电路及锁相环-201611001283.7
  • 谭雅雯;陈先敏;王伟印 - 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司
  • 2016-11-14 - 2021-04-02 - H03L7/113
  • 一种用于锁相环的启动电路及锁相环,所述锁相环包括环路滤波器和压控振荡器;其中,所述环路滤波器包括第一电阻单元、第一电容单元和第二电容单元,所述压控振荡器的输入端耦接所述环路滤波器的输出端,适于根据所述环路滤波器的输出信号产生时钟信号;所述启动电路包括:频率检测电路,适于检测所述时钟信号的频率;控制电路,适于当所述时钟信号的频率小于锁相环的目标频率时,控制所述第一电阻单元被短接,当所述时钟信号的频率大于等于所述锁相环的目标频率时,解除对所述第一电阻单元的控制。本发明方案的启动电路可以使得锁相环达到快速锁定。
  • 电荷泵、鉴频鉴相器、锁相环、电子装置以及设备-202010850990.3
  • 杨建伟;周文婷;安发志 - 加特兰微电子科技(上海)有限公司
  • 2020-08-21 - 2020-11-17 - H03L7/113
  • 本申请实施例公开了一种电荷泵、鉴频鉴相器、锁相环、电子装置以及设备,在上升沿时间阶段中的至少部分时间段内,调频连续波信号对应的充电电流大于调频连续波信号对应的放电电流,以使得该时间段的调频连续波信号的频率快速上升,在下降沿时间阶段中的至少部分时间段内,调频连续波信号对应的充电电流小于调频连续波信号对应的放电电流,以使得该时间段的调频连续波信号的频率快速下降,也就是说,本申请所提供的锁相环工作时,信号无用时间段无论是包括上升沿时间阶段,还是包括下降沿时间阶段,均可提高信号无用时间段内调频连续波信号频率的变化率,以缩短调频连续波信号稳定时间,提高调频连续波信号的稳定速度,提高调频连续波信号的质量。
  • 一种鉴频器-202020501115.X
  • 崔建国;宁永香;崔建峰;崔燚;李光序 - 山西工程技术学院;崔建国
  • 2020-04-08 - 2020-10-09 - H03L7/113
  • 本实用新型公开了一种鉴频器技术,其包括随机信号输入电路、随机信号端二极管泵电路、基准电容放电电路、基准电容电路、基准电压形成电路、基准电容充电电路、压控振荡器端二极管泵电路、压控振荡器信号输入电路、压控振荡器电路;随机信号f1端泵电路为基准电容C1提供放电通道、压控振荡器f2端泵电路为基准电容C1提供充电条件。以上两种“泵电路”同时作用的结果是由f1、f2两个输入信号频率相比较后产生的结果,两种频率比较产生的电容C1电平就是本频率比较器准备向外电路提供的基准电平,外电路就指压控振荡器本身,该基准电压将控制压控振荡器,使其振荡频率紧密跟随随机输入信号频率。
  • 一种特殊的鉴频器及实现方法-202010271097.5
  • 崔建国;宁永香;崔建峰;崔燚;李光序 - 崔建国
  • 2020-04-08 - 2020-06-09 - H03L7/113
  • 本发明公开了一种特殊的鉴频器技术,其包括随机信号输入电路、随机信号端二极管泵电路、基准电容放电电路、基准电容电路、基准电压形成电路、基准电容充电电路、压控振荡器端二极管泵电路、压控振荡器信号输入电路、压控振荡器电路;随机信号f1端泵电路为基准电容C1提供放电通道、压控振荡器f2端泵电路为基准电容C1提供充电条件。以上两种“泵电路”同时作用,最终的结果是:基准电容C1同时经由充电、放电所充得的电平,是由f1、f2两个输入信号频率相比较后产生的结果,这个电平就是本频率比较器准备向外电路提供的基准电平,外电路指压控振荡器本身,该基准电压将控制压控振荡器,使其振荡频率紧密跟随随机输入信号频率。
  • 锁频环辅助锁相环快速锁定方法-201910094579.5
  • 杨伦;莫明威 - 西南电子技术研究所(中国电子科技集团公司第十研究所)
  • 2019-01-31 - 2019-06-14 - H03L7/113
  • 本发明公开的一种锁频环辅助锁相环快速锁定的方法,旨在提供一种能够提高动态性能,具有更高的相位测量精度的锁定方法。本发明通过下述技术方案实现:载波频率信号经下变频后,利用码环锁定同步后送过来的PN码进行解扩,送入锁相环中的I、Q支路,经C/A码发生器后再进行积分滤波‑清除后送入锁相环路鉴相器进行鉴相,锁相环的相位误差由锁频环的频率误差积分得到,然后通过三阶环路滤波器输出精确地载波相位偏差被送入锁相环路NCO调整NCO输出新的正弦表和余弦表,使信号能快速锁定。然后下变频得到完全零中频信号;然后将零中频信号送入位环进行位同步,再进行译码、帧同步和解调。锁相环路利用锁频环路锁定后的载波频率值,能够快速锁定,输出精确的相位测量值。
  • 一种避免锁相环大跨度失锁的方法-201410562377.6
  • 储艳飞;刘敬坤;马春溪 - 中国电子科技集团公司第四十一研究所
  • 2014-10-21 - 2017-12-01 - H03L7/113
  • 本发明公开了一种避免锁相环大跨度失锁的方法,使锁相环阶梯性跳频到所要求的频率,不改变环路参数,只改变锁相环状态。先设定锁相环要求锁定的频率值Freq(n)、及锁相环的最大频率跨度Δωmax,判断锁相环初始频率Freq(i)与终止频率值Freq(n)的差值,借助设定中间频率Freq(i+1)划分跳频间隔,进行频率替换,直到满足|Freq(n)‑Freq(i)|<Δωmax。本发明采用软件人为缩小锁相环的跳频间隔,让锁相环分步的跳频到所要求的频率上去,避免了硬件调试的盲目性和不确定性,节约调试时间,提高调试的效率。
  • 一种X波段移频锁相跳频合成器-201420520834.0
  • 毛飞;夏丹;汪炜;倪文飞;孙伟;王腾飞 - 安徽四创电子股份有限公司
  • 2014-09-12 - 2015-02-25 - H03L7/113
  • 本实用新型涉及一种X波段移频锁相跳频合成器,包括数字控制电路和射频电路,二者共用一个80MHz晶振,所述射频电路包括鉴相单元,数字控制电路输出分频比控制信号至鉴相单元,鉴相单元、环路滤波器、压控振荡器、混频器和低通滤波器组成锁相环路,压控振荡器的输出频率为9260~9360MHz。本实用新型在于锁相环路中插入了混频器和低通滤波器,替代了原高速前置固定分频器,组成了下变频型单环数字锁相式频率合成器电路,由于混频器的加入,大大降低了环内分频器的工作频率,既提高了频率合成器的输出频率,又降低了输出信号的相位噪声。
  • 一种航空无线通信鉴频器及其鉴频方法-201410406550.3
  • 邹星;罗宇;靳超;李金喜;方正;丁勇飞 - 中国航空无线电电子研究所
  • 2014-08-18 - 2014-12-03 - H03L7/113
  • 本发明公开了一种航空无线通信鉴频器,扫频鉴频模块、FFT鉴频模块及鉴频控制模块,所述扫频鉴频模块用于对准复基带信号进行扫频鉴频处理,获得扫频鉴频状态与扫频鉴频频率信息;所述FFT鉴频模块用于对准复基带信号进行FFT鉴频处理,获得FFT鉴频状态与FFT鉴频频率信息;所述鉴频控制模块用于分析扫频鉴频模块和FFT鉴频模块输出的内容,输出粗频偏信息给数字下变频器用作准复基带信号提取,输出精频偏信息给二次变频器用作准复基带信号的残余频偏补偿,完成系统频偏鉴别与补偿。本发明在面对无线通信设备恶劣的信道环境下,能满足其对鉴频功能的苛刻要求。
  • 相位频率检测器-201310039472.3
  • 薛育理;詹景宏 - 联发科技股份有限公司
  • 2013-01-31 - 2013-08-21 - H03L7/113
  • 本发明提供一种相位频率检测器,包含至少一个第一触发器及至少一个第二触发器,用以分别提供因应第一时钟信号的上升及第二时钟信号的下降信号;第一及第二延迟元件,耦接于该至少一个第一及第二触发器,其中该第一延迟元件提供多个延迟的上升脉冲,该第二延迟元件提供多个延迟的下降脉冲;第一及第二门,用以分别接收该多个延迟的上升及下降脉冲,并输出至其他电路以提供增加的增益。本发明提供具有良好性能的减少锁定时间的解决方案,对于相位锁定回路,通过采用一个或多个触发器、延迟元件及先进的电路技术的各种电路设置,藉由增加相位频率检测器及充电泵增益来为锁相环电路提供满意的性能且无需大量的封装面积。
  • 分数倍锁相环及其操作方法-201210383614.3
  • 高宗恺;梁哲夫;米迦勒·阿士伯恩 - 联发科技(新加坡)私人有限公司
  • 2012-10-11 - 2013-05-22 - H03L7/113
  • 一种分数倍锁相环包括:鉴频鉴相器模块,用于接收一第一频率和来自一反馈路径的一第二频率;相位粗调模块,用于接收一粗调相位分量和来自于该反馈路径中的一除频器模块的一输出信号,并根据该粗调相位分量和输出信号执行一相位粗调操作;相位微调模块,用于执行相位微调操作,通过接收一微调相位分量以及该相位粗调结果以产生该第二频率,该相位微调模块消除在相位粗调期间出现的大部分或全部的量化噪声,以降低该除频器模块的净相位噪声;以及分段模块,用于接收一控制信号,并根据该控制信号产生用于提供至该相位微调模块和该相位粗调模块的该粗调相位分量和该微调相位分量。
  • 扩频时钟信号检测系统及方法-201110315441.7
  • 张子澈;李磊 - 四川和芯微电子股份有限公司
  • 2011-10-18 - 2012-02-22 - H03L7/113
  • 一种扩频时钟信号检测系统,包括一用于降低所述高速串行数据传输系统中EMI辐射的扩频时钟电路、一与所述扩频时钟电路相连用于接收所述扩频时钟信号的锁相环电路、一与所述锁相环电路相连的模数转换电路及一与所述模数转换电路相连的数字处理电路,所述锁相环电路根据所述扩频时钟信号产生一控制电压,所述模数转换电路通过采样方式对所述控制电压进行模数转换,所述数字处理电路对所述模数转换电路输出的信号进行处理,并根据所述模数转换电路输出的信号判断所述高速串行数据传输系统中是否存在所述扩频时钟信号。本发明还提供一种扩频时钟信号检测方法。本发明结构简单,且使用方便。
  • 一种用于抑制VCO电压纹波的锁相环电路-201110146596.2
  • 梁筱;韩雁;杨伟伟 - 浙江大学
  • 2011-06-01 - 2011-12-21 - H03L7/113
  • 本发明公开了一种用于抑制VCO电压纹波的锁相环电路,包括鉴频鉴相器、电荷泵、自动频带选择器、环路滤波器、压控振荡器、分频器和第一传输门。本发明通过采用传输门作为模式切换开关,减小了由于传统MOS管在锁相环不同工作模式切换时所引起的VCO控制电压纹波,减小了电荷注入和时钟馈通,从而达到抑制VCO电压纹波的目的;同时本发明将传输门嵌入到三阶环路滤波器中,既起到锁相环不同工作模式切换的作用,又利用了传输门的导通电阻作为三阶环路滤波器的电阻,有效地滤除了噪声,从而大大减小了由于噪声而导致的VCO电压纹波。
  • 一种锁相环芯片-201010114263.7
  • 孙宇;李洛宇;彭锦军;王海明;何初冬;王艳东 - 深圳市国微电子股份有限公司
  • 2010-02-11 - 2010-12-15 - H03L7/113
  • 本发明适用于基本电子电路领域,提供了一种抗辐照的锁相环芯片,在所述锁相环芯片的衬底上附着有一绝缘层,所述绝缘层上布设有锁相环图案层;所述锁相环图案层上包括依次连接的鉴频鉴相器、电荷泵、低通滤波器、压控振荡器,所述电荷泵为电压控制型电荷泵。本发明在锁相环与衬底上形成一绝缘层以提高锁相环产品的抗辐照总剂量性能,该绝缘层还可在一定程度上抵消衬底耦合的噪声。同时锁相环中的电荷泵采用电压控制型电荷泵结构,从失锁到恢复锁定的时间短,利于从辐照引起的单粒子效应失锁中恢复。
  • 一种锁相环-201020002530.7
  • 赵温阳 - 赵温阳
  • 2010-01-22 - 2010-12-08 - H03L7/113
  • 本实用新型涉及电子技术领域中的锁相环,一种锁相环,锁相环设置有频率检测器,频率检测器有检测输入端和检测结果输出端,锁相环通过连接频率检测器构成频率自适应的参考源输入端。频率检测器能自动对输入的参考源频率进行测量,并且可根据频率检测结果发送相应的控制信号,使锁相环的鉴相器完成鉴相,进而实现锁相。用户在使用时,无需考虑参考源的频率的差别问题,锁相环的参考源频率输入端能自动适应多种参考源频率,比现有的锁相环使用方便。
  • 使用纯数字鉴相器的分数N频率合成器和调制器-200510008583.3
  • 张小频 - 张小频
  • 2005-02-23 - 2006-08-30 - H03L7/113
  • 本发明提供的分数N频率合成器使用一阶Δ-∑鉴频器作为输出频率误差检测器。特点是检测误差信号是根据比较由一阶Δ-∑鉴频器输出比特序列反映的其相位状态与一个用数字方法构成的对所需分数频率实施一阶Δ-∑量化的数字模块的相位状态而得出的。这种比较消除了原有的混在一阶Δ-∑鉴频器输出比特序列中的大量量化噪声,从而使这种分数N频率合成器有很好的杂波抑制性能。由于减少了模拟电路部分和大量使用数字信号处理技术,有可能得到较好的噪声性能并适宜于在集成电路中应用。数字信号处理技术的灵活性还提供了动态切换环路带宽以提高入锁速度和用数字方式加入窄带和宽带调制的可能性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top