[发明专利]一种频率源的封装方法及频率源有效

专利信息
申请号: 201910770103.9 申请日: 2019-08-20
公开(公告)号: CN110460330B 公开(公告)日: 2021-03-16
发明(设计)人: 邓小峰;孙敏 申请(专利权)人: 四川九洲电器集团有限责任公司
主分类号: H03L7/16 分类号: H03L7/16
代理公司: 北京新知远方知识产权代理事务所(普通合伙) 11397 代理人: 马军芳;张艳
地址: 621000 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请实施例中提供了一种频率源的封装方法及频率源,采用三维堆叠方式实现频率源的封装,使得频率源的体积和重量得到了极大减小,在原有组件体积基础上可减小80%。
搜索关键词: 一种 频率 封装 方法
【主权项】:
1.一种频率源的封装工艺,其特征在于,包括:/n将放大器芯片、功分器芯片、分频器芯片共晶焊接并立体金丝键合至下层基板上;/n将所述下层基板底部与腔体烧结,并将环路滤波器烧结到所述下层基板上;/n将至少两个焊球高度相同且彼此分散地焊接至所述下层基板上;/n将输入电源和输入绝缘子与所述腔体侧面镀金孔进行烧结,并焊接至所述下层基板;/n将锁相环芯片、压控振荡器、温补晶振、和电阻电容器件回流焊到上层基板,再将滤波器芯片粘接且金丝键合至所述上层基板;/n将所述上层基板对齐放置于所述下层基板的焊球上,并将所述焊球与所述上层基板焊接相连;/n将三线控制输入及RF输出与镀金孔烧结,并焊接至所述上层基板;/n对所述下层基板和所述上层基板进行对位堆叠使所述上层基板和所述下层基板电气互连。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川九洲电器集团有限责任公司,未经四川九洲电器集团有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910770103.9/,转载请声明来源钻瓜专利网。

同类专利
  • 一种基于超导材料的5G通信频率源-201910718407.0
  • 赵世巍;杨虹;杨岚清 - 重庆嘉旦微电子有限公司
  • 2019-08-05 - 2023-10-24 - H03L7/16
  • 本发明涉及一种基于超导材料的5G通信频率源,属于微波电路设计领域,包括两路相同的第一振荡器模块与第二振荡器模块,所述第一振荡器模块与第二振荡器模块之间串联连接有介质谐振器模块;两路振荡器模块输出端通过超导材料的功分器模块合成后成为总输出,所述介质谐振器模块具有180°相移,使两路振荡器产生的基波信号之间具有180°的相位差。本发明利用高温超导结构实现功分器模块设计,输出振荡器模块产生信号的二次谐波,抑制基波与高次谐波信号,改善相位噪声。该发明加工简单,不仅灵活可调,而且结构简单易于集成。
  • 延迟锁相环时钟线路及半导体存储器-201711027331.4
  • 请求不公布姓名 - 长鑫存储技术有限公司
  • 2017-10-27 - 2023-10-20 - H03L7/16
  • 本发明公开了延迟锁相环时钟线路,包括:延迟锁相环,其能够相应于外部系统产生时钟信号;时钟线路控制系统,接收从所述延迟锁相环传输的时钟信号;高位数据端口部分,接收从所述时钟线路控制系统传输的时钟信号,并且用于与外部系统交换处于高位的数据位宽信号;以及低位数据端口部分,接收从所述时钟线路控制系统传输的时钟信号,并且用于与外部系统交换处于低位的数据位宽信号,其中,从所述延迟锁相环到所述高位数据端口部分的时钟信号线路的最长路径长度与从所述延迟锁相环到所述低位数据端口部分的时钟信号线路的最长路径长度不同。本发明还公开了半导体存储器。本发明通过数据位宽信号来控制时钟线路的流向从而选择最优的时钟线路。
  • 基于泰勒多项式逼近的直接数字频率合成器及其方法-202310938687.2
  • 姚剑锋;袁凤江;张顺;王自鑫;牟炳叡 - 佛山市蓝箭电子股份有限公司
  • 2023-07-28 - 2023-09-29 - H03L7/16
  • 本发明提供了一种基于泰勒多项式逼近的直接数字频率合成器及其方法,包括相位累加模块、相位截取器、基于泰勒多项式逼近的相幅转换模块,相位累加模块的输出端与相位截取器的输入端连接,相位截取器的输出端与基于泰勒多项式逼近的相幅转换模块的输入端连接;相位累加模块、相位截取器、基于泰勒多项式逼近的相幅转换模块还分别与系统时钟连接,相位累加模块由依序连接的加法器与寄存器组成,基于泰勒多项式逼近的相幅转换模块由依序连接的π/4乘法器、对数转换器、多项式生成模块、加减法器和区间选择模块组成。本发明有效地解决了直接数字频率合成器的输出杂散问题,大幅度降低了直接数字频率合成器的功耗,并使其获得了更好的动态性能。
  • 一种低噪声直接数字式频率合成系统-202321144275.3
  • 董树兵;陈波;白岩 - 深圳市夏光时间技术有限公司
  • 2023-05-12 - 2023-09-22 - H03L7/16
  • 本实用新型公开了一种低噪声直接数字式频率合成系统,包括锁相环模块PLL、直接数字式频率合成模块DDS、滤波模块、输出连接器和中央处理单元;其中,所述锁相环模块PLL的时钟信号输出端与所述直接数字式频率合成模块DDS的时钟信号输入端连接,所述直接数字式频率合成模块DDS和所述锁相环模块PLL的控制信号输入端分别与所述中央处理单元各自对应的控制信号输出端连接。通过采用锁相环模块PLL为直接数字式频率合成模块DDS提供低噪声、稳定的高频率时钟参考信号,使得量化过程中产生的噪声低,从而改善频率合成系统的输出时钟信号杂散指标,提高了输出时钟信号的噪声指标。
  • 一种基于幅相实时校正技术的超低相位噪声频率源装置-202310381821.3
  • 高峰;魏良桂;柴俊;丁鼎;邓明杰 - 中国船舶集团有限公司第七二三研究所
  • 2023-04-11 - 2023-09-19 - H03L7/16
  • 本发明提供了一种基于幅相实时校正技术的超低相位噪声频率源装置。主要包括一个多路输出基准参考信号模块、若干同频异步频率源模块、若干射频幅相调节模块、一个幅相实时测量模块和一个信号合成模块。通过幅相实时校正模块实现对多个同频异步频率源信号的幅度、相位进行实时校正,使其幅度相位始终保持一致;通过信号合成模块对该多个同频异步频率源信号进行矢量信号合成,因信号同频且幅相一致使合成后的信号功率得到增加,因噪声异步使合成后的噪声功率未得到增加。本发明输出的合成信号的相位噪声能够优于理论值,满足电子设备对射频信号超低相位噪声的需求。
  • 减轻注入牵引效应的方法及相关的信号系统-201811074687.8
  • 萧介勋;沈士琦;王琦学;陈信宏 - 联发科技股份有限公司
  • 2018-09-14 - 2023-08-29 - H03L7/16
  • 本发明提供了一种能够减轻振荡器的注入牵引效应的方法及相关的信号系统,该振荡器在控制信号的控制下产生输出时钟。该方法包括:通过回路滤波器对偏差信号进行滤波,以形成滤波信号;通过自我注入锁定(SIL)控制器形成辅助信号,该辅助信号跟踪偏差信号或跟踪参考时钟与起因于该输出时钟的输出信号之间的相位差;以及,通过对该滤波信号和该辅助信号求和来形成该控制信号。
  • 一种提高跳频时间的频率源合成电路-202310919903.9
  • 曾永贵 - 成都世源频控技术股份有限公司
  • 2023-07-26 - 2023-08-25 - H03L7/16
  • 本发明公开了一种提高跳频时间的频率源合成电路,包括鉴相器,与鉴相器相连的参考时钟,与鉴相器的输出端CPo相连的环路滤波器,与环路滤波器相连用于提供回环频率的锁相环,自由端与锁相环中输出端的切换连接的单刀三掷射频开关,与单刀三掷射频开关的固定端相连的功分器,控制端分别与单刀三掷射频开关的自由端及鉴相器的控制输入端相连的控制电路,受控制电路控制的模拟开关电路,以及与模拟开关电路相连的LDO电路;其中,所述LDO电路连接外部的供电电源。本发明在基本不改变频率源体积的情况下,有效的提高了频率源跳频时间,能够获得宽频带、跳频时间快、体积小、低杂散的频率源。
  • 一种通用宽带混频电路及设计方法及布局方法-202310590910.9
  • 李夏琴 - 中国电子科技集团公司第十研究所
  • 2023-05-24 - 2023-08-04 - H03L7/16
  • 本发明公开了一种通用宽带混频电路及设计方法及布局方法,属于宽带信号侦察领域,包括:混频链路和本振电路;本振电路一、二本振上的开关组实现一、二本振的内外本振选择,从而实现测向时模块共本振和侦察时独立本振工作的通用使用;采用SIP技术,以LTCC多层板为载体,内部集成电阻和电容进行三维封装;通过合理的结构布局,LTCC基板表层开设双腔,混频链路布置在正面,本振电路布置在背面,从而提高模块的信号隔离,降低干扰。本发明具有通用、稳定、可靠的优点。
  • 一种用于DDS的ROM压缩方法及应用-202310400100.2
  • 桂良启;兰佳雯;佘维华;胡锦波;郎量;黄全亮 - 华中科技大学
  • 2023-04-14 - 2023-08-04 - H03L7/16
  • 本发明公开了一种用于DDS的ROM压缩方法及应用,属于频率合成技术领域;采用双ROM表对正弦波信号进行压缩存储;其中,第一ROM表以相位量化值作为寻址地址,幅度量化值作为存储数据,实现相幅转换;第二ROM表以幅度量化值作为寻址地址,相位量化值作为存储数据,实现幅相转换;通过引入标志位实现的双ROM表压缩存储减少了传统无相位截断ROM表中存储的零值,可减少所占用的ROM资源。除此之外,本发明采用多个相位步进对正弦波信号(0,π/2)的相位区间进行非均匀分割,得到多个子相位区间,以使得每个子相位区间仅包括一个临界相位点,能够进一步压缩第一ROM表的深度,在没有增加太大电路复杂度的前提下,对ROM表进行了无损压缩,进一步减小了所需ROM的容量。
  • 一种高动态高线性源电路-202310577723.7
  • 郑秀华;舒伟 - 英诺微(成都)电子有限公司;成都远望探测技术有限公司
  • 2023-05-22 - 2023-08-04 - H03L7/16
  • 本发明公开了一种高动态高线性源电路,包括参考源电路、第一级混频电路、第二级混频电路以及末级放大输出单元;参考源电路的信号输出与第一级混频电路和第二级混频电路连接,提供参考信号,第一级混频电路将参考信号分为两路,一路经放大滤波后与另一路信号进行混频输出至第二级混频电路;第二级混频电路将接收的混频信号与接收的参考源电路输出的参考信号进行混频输出至末级输出单元。通过两级混频将低频信号混频到需要的频段,再通过两级滤波放大衰减,最后末级放大输出,解决了现有频率源电路体积大质量中的问题。
  • 一种低噪声低功耗点频源的合成系统-201611051365.2
  • 鲁长来;毛飞;王立 - 安徽四创电子股份有限公司
  • 2016-11-24 - 2023-07-11 - H03L7/16
  • 本发明属于微波低噪声频率合成器技术领域,特别涉及一种低噪声低功耗点频源的合成系统。本发明包括接口匹配电路、取样鉴相电路、环路滤波电路、电调介质振荡电路、隔离器输出电路、电压积分比较电路以及辅助振荡三角波电路,接口匹配电路的输出端、电调介质振荡电路的输出端均连接取样鉴相电路的输入端,所述取样鉴相电路的输出端连接环路滤波电路的输入端,所述环路滤波电路的输出端连接电调介质振荡电路的输入端、电压积分比较电路的输入端,所述电调介质振荡电路的输出端连接隔离器输出电路的输入端,所述辅助振荡三角波电路的一个输出端连接环路滤波电路的输入端。本发明能够产生低噪声低功耗8GHz点频源,且结构简单、性能稳定。
  • 一种具有外时频自主识别能力的内外时频自动切换装置-202310328703.6
  • 戎强;解剑;韩华;王正勇;戴群雄;霍海强;王崇阳;崔广利;尹继凯;魏海涛 - 中国电子科技集团公司第五十四研究所
  • 2023-03-30 - 2023-07-07 - H03L7/16
  • 本发明提出了一种具有外时频自主识别能力的内外时频自动切换装置,属于时频信号检测与切换技术领域。本发明包括铷原子钟、内时频分路模块、外时频分路模块、外时频检测模块、内外时频切换模块等5部分;其中,铷原子钟输出内时频信号,内时频分路模块实现对内时频信号的分路,外时频分路模块实现对外时频信号的分路,外时频检测模块实现外时频信号的有无和信号可用性的自主识别,内外时频切换模块实现内外时频的自动切换。该装置自动化程度高、切换速度快、信号的连续性好,且无需工作人员介入,极大的提供了时间频率设备的可用性,可有效满足大型电子信息系统在子系统联调、分系统集成、系统联试、系统试运行、系统运行等环节的时频信号切换保障需求。
  • 一种射频功率合成电路及方法-202310376804.0
  • 沈鹏飞;李长青;李晓鸥 - 东西分析(永清)仪器有限公司
  • 2023-04-10 - 2023-06-30 - H03L7/16
  • 本申请涉及一种射频功率合成电路及方法,属于电子电路技术领域,其包括主放大模块将第一输入信号以第一增益进行放大,生成基准射频信号;从放大模块将第二输入信号以第二增益进行放大,生成第一射频信号;相位跟踪模块接收基准射频信号以及第一射频信号,对第二输入信号的相位进行调节,生成第二射频信号;幅度跟踪模块接收基准射频信号以及第二射频信号,根据基准射频信号和第二射频信号之间的幅度差,对第二射频信号的幅度进行调制,生成第三射频信号,并将第三射频信号作为第二输入信号输入至从放大模块功率合成模块,将基准射频信号以及第一射频信号进行合成,得到合成射频信号。本申请具有提高射频功率合成的安全性的效果。
  • 一种自动同步任意波形发生器输出通道的电路及方法-201911101245.2
  • 罗阳;朱卫国;李旭;李茂林 - 中电科思仪科技股份有限公司
  • 2019-11-12 - 2023-06-23 - H03L7/16
  • 本公开提供了一种自动同步任意波形发生器输出通道的电路及方法,两个输出通道分别通过继电器选通接入到各自通道的输出端或者比较器的正负输入端,所述比较器的输出端连接到D触发器的时钟输入端;D触发器的D端连接固定高电平,D触发器的Q端输出连接至控制模块的输入口,所述控制模块分别与输出通道连接,用于根据D触发器的Q端的输出电平确定两个输出通道的相位差,根据相位差进行初始相位调整以实现输出通道自动同步;本公开能够完成高精度的通道间延时精密自校准功能,采用多次平均的方式,能够将校准精度大幅提高到ps级,并且在保证各任意波形发生器同步校准精度的同时,大幅提高了校准效率。
  • 一种基于温度变化差驾驭压控晶振的时间保持方法-202010319688.5
  • 樊多盛;刘娅;李孝辉;肖波 - 中国科学院国家授时中心
  • 2020-04-22 - 2023-05-26 - H03L7/16
  • 本发明提供了一种基于温度变化差驾驭压控晶振的时间保持方法,在晶振正常运行跟踪参考源时,采集晶振周围的环境温度,通过累积求平均产生温度基准;将断开参考源后晶振周围环境温度与基准温度作差,计算出晶振周围的温度偏差;将温度偏差转换为晶振的压控电压,消除保持时刻的晶振频偏。本发明根据温度偏差与压控晶振的控制量之间的关系对晶振进行驾驭,使晶振短期稳定性好的能力不出现明显下降,同时提高其输出时间信号的保持能力。
  • 一种基于开关电容的频率综合器-202310266131.3
  • 请求不公布姓名 - 上海灵动微电子股份有限公司
  • 2023-03-20 - 2023-05-05 - H03L7/16
  • 本发明属于单片机技术领域,本发明提供了一种基于开关电容的频率综合器,包括:第一开关电容电路、第二开关电容电路、放大器、压控振荡器;所述第一开关电容电路与电源、所述放大器的同相端连接;所述第二开关电容电路与所述电源、所述放大器的反相端连接;所述放大器与所述压控振荡器连接;其中,通过控制所述第二开关电容电路中电容的数量,使得频率综合器合成产生输入时钟频率任意整数倍频的输出时钟。通过选取不同的开关电容数量,可以让本频率综合器合成产生输入时钟频率任意整数倍频的输出时钟。
  • 二倍频装置及方法-201910646143.2
  • 李安明;林嘉亮;涂祐豪;陈育祥 - 瑞昱半导体股份有限公司
  • 2019-07-17 - 2023-05-02 - H03L7/16
  • 一种二倍频装置及方法,所述二倍频装置包含:二倍频产生电路及工作周期调整电路。二倍频产生电路包含:多工器、可变延迟电路及除二电路。多工器根据选择信号选择互为反相的第一及第二时钟信号其中之一输出,以产生二倍频时钟信号。可变延迟电路将二倍频时钟信号延迟预设时间。除二电路对二倍频时钟信号进行除频产生选择信号。工作周期调整电路包含:平均电压产生电路及比较电路。平均电压产生电路产生二倍频时钟信号的平均电压值。比较电路根据平均电压值以及参考电压的比较结果产生控制信号,以控制延迟时间,进一步控制二倍频时钟信号的工作周期。
  • 一种多通道频率可切换模数转换模块-202223183617.0
  • 张采臣 - 成都中科亿信科技有限公司
  • 2022-11-29 - 2023-04-07 - H03L7/16
  • 本实用新型公开了一种多通道频率可切换模数转换模块,包括晶振、数字锁相环、2功分器、锁相环PLL、放大器A、放大器B、功分网络A、功分网络B、射频开关A、射频开关B、射频开关C和时钟分配器,所述数字锁相环和晶振组成内部参考和输入参考相参电路,所述功分器的信号输入端连接外部输入参考信号,本实用新型提供一种体积小、成本低、调试难度小、控制精度和可靠性高的宽带低杂散低相噪的L波段频率合成器。其合成信号通过分频器后可以输出多种点频信号通过开关滤波组后进行信号的切换,信号经过下一级低频时钟分配器进行转换后输出LVPECL电平。
  • 一种S波段快速跳频源-202223219988.X
  • 张采臣 - 成都中科亿信科技有限公司
  • 2022-12-02 - 2023-04-07 - H03L7/16
  • 本实用新型公开了一种S波段快速跳频源,包括功分器、波段频率合成器A、波段频率合成器B、波段频率合成器C、直接数字波段频率合成器、带通滤波器A、混频器A、放大器A、倍频器、带通滤波器B、混频器B、带通滤波器C、放大器B,所述功分器的信号输入端连接外部输入参考信号,本实用新型提供一种体积小、成本低、调试难度小、控制精度和可靠性高的低杂散低相噪的S波段频率合成器和直接数字合成器通过混频、倍频的模式达到快速跳频,其集成度高、结构简单、性能可靠,能够为不同系统提供本振源。
  • 用于无线电力系统的高精度自适应数字频率合成器-202180043282.1
  • 阿隆·切尔韦拉 - 卡普科技有限公司
  • 2021-06-17 - 2023-04-04 - H03L7/16
  • 一种用于无线电力系统的高分辨率自适应数字频率合成器集成电路(IC)包括:数控可调环形振荡器,基于延迟线单元(DL)的链,该数控可调谐环形振荡器适于生成内部高分辨率参考时钟信号;调谐器单元,其用于接收补偿/目标信号作为输入并且执行产生被提供给环形振荡器的辅助调谐信号的算术运算,以用于使得该环形振荡器能够生成高分辨率输出时段/频率;计数器‑比较器单元,其向所述链引入附加延迟,该计数器‑比较器单元与环形振荡器结合操作并且对所述链的延迟重复多少次进行计数,以用于提供超精调信号,以调谐数控环形振荡器的频率分辨率;以及自适应分数N抖动模块,其用于通过对由环形振荡器的单个延迟线单元提供的分辨率进行平均来增强数控环形振荡器的频率分辨率。
  • 一种信号源模块-202222687738.2
  • 李凯;申和平;张海兵;靳湧涛;明先军 - 武汉普惠海洋光电技术有限公司;北京神州普惠科技股份有限公司
  • 2022-10-12 - 2023-03-21 - H03L7/16
  • 本实用新型提供一种信号源模块,属于光通信技术领域,包括:时钟单元分别向多个频率合成单元提供时钟源;主控单元的输出端分别与多个频率合成单元的输入端相连接,多个频率合成单元的输出端分别与多个信号放大单元的输入端相连接;主控单元接收控制输入指令后分别向多个频率合成单元提供频率合成单元输出信号;多个频率合成单元根据频率合成单元输出信号,向多个信号放大单元提供调节信号,调节信号包括调节的信号频率、信号相位和信号幅值;多个信号放大单元将调节信号进行滤波放大后,生成输出信号。本实用新型提出的信号源模块,不仅具有尺寸小、支持多通道和功耗低的特点,还支持灵活调整输出信号的频率、相位以及幅值。
  • 一种频率综合器封装-202222963074.8
  • 彭松;王智;吴永涛;尚伦星;徐杰 - 南京誉葆科技股份有限公司
  • 2022-11-08 - 2023-03-17 - H03L7/16
  • 本实用新型公开一种频率综合器封装,包括外壳、设置于外壳内部的数字波形产生单元、电源及控制单元、晶振时钟信号产生单元、Ka波段发射信号产生单元、内部本振信号产生单元、Ka波段本振信号产生单元和采样时钟信号产生单元;所述外壳为通过螺栓可打开的方形壳体,所述晶振时钟信号产生单元分别和数字波形产生单元、内部本振信号产生单元、Ka波段本振信号产生单元、采样时钟信号产生单元连接,所述电源及控制单元为其他各单元供电。本实用新型采用模块化设计,各模块电路可以独立测试,便于故障定位;将功耗较大的热源尽可能进行分散布局,加强与壳体间的热传送过程,增强散热;各模块均可替换,同时该封装便于拆卸和安装,便于维修。
  • 输出相位可控的频率合成器设计方法-202211282881.1
  • 叶翔;陆珺;王琪 - 中国航空工业集团公司雷华电子技术研究所
  • 2022-10-19 - 2023-03-14 - H03L7/16
  • 本发明提供一种输出相位可控的频率合成器设计方法,包括以下步骤:步骤一、上电后,FPGA从FLASH完成本地程序的加载以及相位补偿参数的获取;步骤二、FPGA将来自控制总线的输出信号频率信息转换为DAC控制数据传送给DAC芯片,同时对传送给FPGA的数据相位信息进行实时跟踪;步骤三、DAC在时钟驱动下根据写入数据完成基带信号产生;步骤四、倍频器将DAC输出基带信号进行倍频处理,提高输出信号的频率至外部设置值;步骤五、滤波器完成对输出信号的滤波,抑制前级链路设定频率分量,提高最终输出信噪比;步骤六、当控制总线上输出信号频率信息变化时,FPGA判断是否需要实现相位控制。
  • 一种频率合成器电路-202222393328.7
  • 梁军;覃周;黄东生 - 广州海格通信集团股份有限公司
  • 2022-09-05 - 2023-03-14 - H03L7/16
  • 本实用新型涉及一种频率合成器电路,包括鉴频鉴相器、第一低通滤波器和压控振荡器,所述鉴频鉴相器和压控振荡器集成在频率合成器芯片中;所述频率合成器芯片中的鉴频鉴相器的参考时钟信号输入端连接参考时钟,所述频率合成器芯片中的鉴频鉴相器输出端连接至所述第一低通滤波器的输入端,所述频率合成器芯片中的压控振荡器输入端连接至所述第一低通滤波器的输出端,所述频率合成器芯片中的压控振荡器输出端输出频率信号。本实用新型使用单个锁相环芯片设计一个频率合成器芯片,将鉴频鉴相器和压控振荡器集成在一个芯片上,实现快速锁定、低相噪和低杂散的功能要求,同时起到简化电路和降低成本的效果。
  • 一种频率综合器-202222716846.8
  • 郑梦远;尚伦星;朱承昆;朱杨龙;吴永涛 - 南京誉葆科技股份有限公司
  • 2022-10-14 - 2023-02-14 - H03L7/16
  • 本实用新型公开一种频率综合器,包括合成单元、变频单元1、变频单元2、频综单元和电源及控制单元;所述合成单元通过合路器合成后输出发射信号;所述变频单元1、所述变频单元2,对频综单元输入的信号进行混频、开关、放大,输出整机所需的本振1信号、本振2信号;所述频综单元提供变频单元需要的本振源,为系统提供时钟信号;所述电源及控制单元为上述各单元供电;按照信号处理分机指令实现时序控制、频率配置。本实用新型通过采用特殊成熟工艺设计的小型化低加速度灵敏度晶体,保证高强度振动量级下的稳定工作;将一本振信号混频至较低频率后反馈给鉴相器,混频所用的本振信号通过直接频率合成产生,以保证其低相位噪声、低杂散、高隔离。
  • 一种时钟信号提纯优化装置-202222817548.8
  • 高超;李华;刘畅;赵鑫宝 - 成都同相科技有限公司
  • 2022-10-25 - 2023-02-10 - H03L7/16
  • 本实用新型公开了一种时钟信号提纯优化装置,包括频差或相差测量单元、信号处理单元和高稳晶振单元,所述频差或相差测量单元、信号处理单元和高稳晶振单元依次连接,所述高稳晶振单元的输出端还与频差或相差测量单元的输出端相连接。本实用新型由于信号处理过程的环路带宽、增益幅度、控制方式和滤波方式均可以灵活配置,因此可以实现常规模拟锁相环不方便实现的窄带锁相功能,对输入信号的相噪优化区间可以灵活选择和配置,且本实用新型结构较为简单,功耗低,频率跟踪精度高。
  • 一种基于DDS技术的捷变频高纯信号发生器-202222253836.5
  • 邹飞;王依卿;山浩祥;陈旭峰 - 浙江嘉科电子有限公司
  • 2022-08-25 - 2023-01-13 - H03L7/16
  • 本实用新型涉及一种基于DDS技术的捷变频高纯信号发生器。它解决了现有无法充分解决谐波信号干扰等技术问题。包括具有内腔的外壳体,外壳体具有前面板和后面板,在外壳体内设有电源模块以及与电源模块相连的通信模块,通信模块通过设置在外壳体内的时钟模块输出信号至前面板和/或后面板上,在外壳体内还设有若干与时钟模块以及电源模块相连的DDS模块,DDS模块分别通过射频调理模块与设置在前面板或后面板上的射频输出接口相连。优点在于:该信号发生器工作可灵活配置各类信号,信号稳定性大幅度提升,并通过高矩形系数分波段滤波器的设计,提高了谐波抑制效果,使主机具有较好的抗干扰效果。同时模块均位于屏蔽结构内,可满足在不同环境下使用。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top