[发明专利]频率发生装置和频率发生方法有效

专利信息
申请号: 201711439758.5 申请日: 2017-12-26
公开(公告)号: CN108092663B 公开(公告)日: 2022-01-21
发明(设计)人: 杨光;李志成 申请(专利权)人: 海能达通信股份有限公司
主分类号: H03L7/099 分类号: H03L7/099;H03L7/18
代理公司: 深圳市威世博知识产权代理事务所(普通合伙) 44280 代理人: 李庆波
地址: 518057 广东省深圳市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种该频率发生装置包括:基频发生电路,用于产生基准频率;频率合成电路,与基频发生电路连接,用于根据基准频率和频率合成电路的配置参数产生相应的合成频率;频率提取电路,与频率合成电路连接,用于从合成频率中提取高阶镜像频率;锁相环电路,与频率提取电路连接,用于根据高阶镜像频率和锁相环电路的配置参数输出相应的输出频率。本发明还公开了一种频率发生方法。通过上述方式,本发明能够在实现快速跳频和高频率分辨率的情况下降低相位噪声和杂散。
搜索关键词: 频率 发生 装置 方法
【主权项】:
1.一种频率发生装置,其特征在于,所述频率发生装置包括:基频发生电路,用于产生基准频率;频率合成电路,与所述基频发生电路连接,用于根据所述基准频率和所述频率合成电路的配置参数产生相应的合成频率;频率提取电路,与所述频率合成电路连接,用于从所述合成频率中提取高阶镜像频率;锁相环电路,与所述频率提取电路连接,用于根据所述高阶镜像频率和所述锁相环电路的配置参数输出相应的输出频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海能达通信股份有限公司,未经海能达通信股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711439758.5/,转载请声明来源钻瓜专利网。

同类专利
  • 振荡器的频率控制方法及装置、设备、存储介质-202211400752.8
  • 方毅 - 中移(杭州)信息技术有限公司;中国移动通信集团有限公司
  • 2022-11-09 - 2023-10-27 - H03L7/099
  • 本申请提供了振荡器的频率控制方法及装置、设备、存储介质;其中,所述方法包括:确定振荡器输出的第一信号的第一频率;至少根据所述第一频率,确定刺激所述第一信号的第二信号的第一周期;其中,所述第一周期是基于相位重置理论确定的能够使所述振荡器稳定振荡的周期;根据所述第二信号和所述第一周期,对所述第一信号进行刺激,得到第三信号;其中,所述第三信号的第二频率与所述第一频率不同;如此,根据振荡器的振荡性质确定第一周期,从而使得根据第二信号和第一周期刺激振荡器的输出信号来控制振荡器的输出频率的频率控制方法更加具有普适性。
  • 一种功率大动态小步进微型信号源-202321276501.3
  • 卓普;王卫涛;赵婧 - 西安豹斐电子科技有限公司
  • 2023-05-24 - 2023-10-27 - H03L7/099
  • 本实用新型公开了一种功率大动态小步进微型信号源,属于微型频率源设计技术领域,该微型信号源包括锁相环电路、功率小步进调整电路和功率大动态调整电路,其中:锁相环电路接收晶振的参考信号、并产生电路所需频率;功率小步进调整电路包括单片机、数模转换器和压控衰减器;功率大动态调整电路包括两个单刀四掷开关,两个单刀四掷开关将压控衰减器的输出信号分成了四个信号通道。与现有技术相比,该微型信号源通过引入模拟压控衰减器实现功率小步进性能、并通过通道开关切换选择实现功率大动态特性,该方案具有体积小、重量轻、使用轻便的特点,实现了‑70~20dBm功率大动态和极小功率步进的技术性能。
  • 用于时钟相位生成的方法和装置-201780042589.3
  • J·南宫;M·瑞泽;P·乌帕德亚雅;V·曼塞纳;C·赫恩;M·埃里特 - 赛灵思公司
  • 2017-05-31 - 2023-10-24 - H03L7/099
  • 本申请公开了一种用于时钟相位生成的方法、非暂时性计算机可读介质以及电路。电路(100)包括注入锁定振荡器(102)、环路控制器(116)和相位内插器(108)。注入锁定振荡器(102)包括用于接收注入时钟信号(112)的输入和用于转发一组固定时钟相位的输出。环路控制器(116)包括用于接收固定时钟相位的相位分离误差的输入和用于转发从相位分离误差导出的供电电压的输出。供电电压将注入锁定振荡器(102)的自由运行频率匹配至注入时钟信号(112)的频率。相位内插器(108)包括用于直接从注入锁定振荡器(102)接收该组固定时钟相位的输入、用于从环路控制器(116)接收供电电压的输入以及用于转发任意时钟相位的输出。
  • 数字控制振荡器及时间数字转换器-201711107144.7
  • 赖荣钦 - 长鑫存储技术有限公司
  • 2017-11-10 - 2023-10-20 - H03L7/099
  • 本发明的一个方面提供一种数字控制振荡器,通过在延迟电路的负载线上连接一个或多个负载块单元并使负载块在控制代码的控制下影响延迟电路的负载容量,进而影响数字控制振荡器的延迟时间或分辨率。本发明的数字控制振荡器的负载块单元包括至少一个第一与非门,所述第一与非门的负载引脚连接所述延迟电路的负载线,所述第一与非门的控制引脚输入控制代码来控制延迟时间。通过本发明的数字控制振荡器,能够通过控制代码灵活地改变控制控制振荡器的延迟时间。本发明的另一方面提供一种时间数字转换器。
  • 一种锁相环电路-202110428576.8
  • 李凡阳;黄高文 - 福州大学
  • 2021-04-21 - 2023-10-20 - H03L7/099
  • 本发明涉及一种锁相环电路。包括饱和鉴频鉴相器、电荷泵、电流控制振荡器、反相器链、采样保持电路、电压控振荡器、分频器。饱和鉴频鉴相器与电荷泵连接,将输入信号和反馈信号的相位差转换成脉冲电流。锁相环内部包含的伪锁相环将电流脉冲转换成脉宽调制信号。提取脉宽调制信号,将其转换成直流电压信号,该信号进而调制压控振荡器。本发明在减小杂散水平的同时,还实现了快速锁定的功能。
  • 一种振荡器电路、频率产生单元及微处理芯片-202320414620.4
  • 陈景阔 - 成都极海科技有限公司
  • 2023-03-07 - 2023-10-20 - H03L7/099
  • 本申请实施例提供一种振荡器电路、频率产生单元及微处理芯片,振荡器电路包括:时钟信号电路、传输门电路、电荷泵电路和压控振荡器,所述时钟信号电路与所述传输门电路电连接,所述传输门电路与所述电荷泵电路电连接,所述电荷泵电路与所述压控振荡器电连接;所述时钟信号电路用于通过所述传输门电路发送电荷泵控制信号至所述电荷泵电路,所述电荷泵控制信号用于控制所述电荷泵电路的充放电,进而控制所述压控振荡器的工作。本申请可以保持锁相环环路带宽为一常数,将带内和带外噪声降到最低。
  • 电压下降检测和频率恢复-202310180900.8
  • P·莫萨利坎蒂;V·J·格罗斯尼克尔;N·A·库尔德 - 英特尔公司
  • 2023-02-28 - 2023-10-17 - H03L7/099
  • 单个下降检测器和异步频率恢复电路可用于在检测到电压下降时来异步地减慢频率,并且通过逐渐改变电子振荡器缓冲器电容来同步地退出下降事件,直到频率已经完全恢复。单个下降检测器和异步频率恢复电路的这种组合可以提供减少的检测和响应延迟。该解决方案还可以在频率已经从先前下降完全恢复之前发生的多个电压下降事件存在的情况下提供改进的性能。该解决方案还减少或消除了频率过冲和次级电压下降。
  • 一种低抖动宽带时钟驱动器-202210017067.0
  • 俞阳;刘雪莲;蒋颖丹;张沁枫 - 中国电子科技集团公司第五十八研究所
  • 2022-01-07 - 2023-10-17 - H03L7/099
  • 本发明公开一种低抖动宽带时钟驱动器,属于集成电路信号处理领域,包括压控振荡器模块、锁相模块、高速分频器模块、输出驱动器模块和基准模块。所述压控振荡器模块用于产生时钟频率;所述锁相模块将所述压控振荡器模块产生的时钟频率锁定在所需要的频率和相位上;所述高速分频器模块将所述压控振荡器模块的信号分频至所需要的输出信号;所述输出驱动器模块将所述高速分频器模块分频后的输出信号转换为LVPECL、LVDS、LVCMOS三种输出格式之一后驱动输出负载;本发明具有宽频率范围输出以及低输出抖动、多模式信号输出功能,可在宽频率范围输出内达到出色的时钟精度;具有出色的抖动性能,适合要求严苛的基础设施时钟驱动应用。
  • 可编程VCO、校准VCO的方法、具有可编程VCO的PLL电路以及PLL电路的设置方法-201880008998.6
  • 陈佳声;格雷戈·沙特茨贝格尔 - AMS有限公司
  • 2018-01-23 - 2023-10-10 - H03L7/099
  • PLL电路包括相位/频率检测器(302)、环路滤波器(304,306)、VCO(308)和反馈环路(320)。VCO能够与PLL电气断开,并且包括可编程调整电路(316)和流控振荡器(318)。为了校准,VCO与环路滤波器和反馈环路电气断开,恒定参考电压施加到电压输入端(IN),中心频率编程代码(L)应用于调整电路,反复调节中心频率编程代码直到获得期望的中心频率,在仍然引用调节后的代码的同时,将增益编程代码(K)应用于调整电路,并且反复调节增益编程代码,直到获得期望的增益。然后VCO连接到PLL,进而PLL准备好进行正常操作。
  • 一种快速启动的八相位锁相环-202210617885.4
  • 康晓飞;陈雷;张龙;董哲;徐静娴;李仲扬;何宏伟 - 北京时代民芯科技有限公司;北京微电子技术研究所
  • 2022-06-01 - 2023-10-03 - H03L7/099
  • 一种快速启动的八相位锁相环,包括快速启动模块、鉴频鉴相器,第一电荷泵,低通滤波器,振荡器和分频器;快速启动模块将驱动MOS管的栅压泵到目标电压附近,为振荡器提供起振电流;鉴频鉴相器对输入参考时钟CLKREF和分频器输出时钟进行鉴频鉴相,输出充放电脉冲信号到第一电荷泵;第一电荷泵根据输入的充放电脉冲信号,对滤波电容进行充电和放电;低通滤波器将滤波电容上的电压信号转换成电流信号后,输出到振荡器;振荡器输出时钟信号;分频器将振荡器输出的时钟信号进行分频后输入到鉴频鉴相器。快速启动模块能够迅速提供大电流,驱动振荡器起振,振荡器锁定后可以直接产生八相时钟,无需额外的延迟锁相环电路。
  • 一种振荡器电路和频率调节方法-202310757540.3
  • 张翀;王翠平 - 长江先进存储产业创新中心有限责任公司
  • 2023-06-25 - 2023-09-29 - H03L7/099
  • 本申请公开了一种振荡器电路和频率调节方法,该振荡器电路包括反相延时模块和N个同相延时模块,同相延时模块包括第一延时单元、第二延时单元和控制单元;其中:反相延时模块、第一延时单元和第二延时单元,均用于对接收的信号进行反相处理和延时处理后输出;在第i个同相延时模块中,控制单元用于根据第i个输入振荡信号对第i个连接切换信号进行锁存处理,得到第i个闭环控制信号;在第i个闭环控制信号处于使能状态时,将第一延时单元与第二延时单元连接,以使反相延时模块、前i个同相延时模块中的第一延时单元和第二延时单元串联成环路振荡器,从而不会造成振荡信号错误以及振荡频率异常,实现灵活调节环路振荡器的振荡频率。
  • DPLL电路及其操作方法和用于频率锁定的方法-202310289940.6
  • 阿夫里·哈鲁什 - 赛普拉斯半导体公司
  • 2023-03-23 - 2023-09-26 - H03L7/099
  • 公开了一种数字锁相环(DPLL)电路及其操作方法和用于频率锁定的方法。该DPLL电路包括:用于基于参考时钟与反馈时钟之间的相位误差生成多位码的时间数字转换器(TDC)、耦接至TDC的数字环路滤波器(DLF)、耦接至DLF并且用于生成可转换为反馈时钟的输出信号的数控振荡器(DCO)电路、以及耦接至DCO电路的输入端的逻辑部件。逻辑部件用于:响应于检测到DPLL电路的通电,触发开关以将DLF与DCO电路解耦;根据参考时钟确定目标频率;测量反馈时钟的频率;以及基于每次迭代期间的频率而向DCO电路的输入端迭代地生成数字位集合,该数字位集合使该频率逐次地向目标频率会聚。
  • 数控振荡器电路、数字锁相环电路及其操作方法-202310302888.3
  • 阿夫里·哈鲁什 - 赛普拉斯半导体公司
  • 2023-03-23 - 2023-09-26 - H03L7/099
  • 公开了一种数控振荡器电路、数字锁相环电路及操作数字锁相环电路的方法。数控振荡器DCO电路包括数模转换器DAC,该DAC用于基于从数字锁相环DPLL的时间数字转换器TDC接收的多位码的最高有效位来生成第一电流。DCO电路还包括Σ‑Δ调制器SDM,该SDM用于基于DPLL的反馈时钟的第一频率将多位码的最低有效位调制成数字位集。数字位集用于使DAC生成第二电流。DCO电路还包括耦接至DAC的环形振荡器,环形振荡器用于生成交流AC输出信号,该AC输出信号具有对应于第一电流与第二电流的组合的第二频率。
  • 一种晶体振荡器系统、晶体振荡器频率校准装置及方法-201710849972.1
  • 刘惠民 - 珠海泰芯半导体有限公司
  • 2017-09-19 - 2023-09-26 - H03L7/099
  • 本发明公开了一种晶体振荡器系统、晶体振荡器频率校准装置及方法。所述具有频率自校准功能的晶体振荡器系统包括晶体振荡器、晶体振荡器驱动模块、外接电容、控制模块、电容匹配模块以及负载电容测量模块;外接电容一端与晶体振荡器连接,另一端接地;电容匹配模块与外接电容连接,提供一个并联电容给外接电容,外接电容与并联电容一起构成负载电容;负载电容测量模块测量负载电容,并将负载电容测量结果发送给控制模块;控制模块与电容匹配模块连接,根据负载电容测量结果调整电容匹配模块输出的并联电容数值,使负载电容与给定的目标值相等。本发明可以将晶体振荡器的振荡频率一次校准到位。
  • 一种应用于USB从设备时钟系统的自校正算法-201910483845.3
  • 郭斌 - 长沙景美集成电路设计有限公司
  • 2019-06-05 - 2023-09-22 - H03L7/099
  • 本发明公开了一种应用于USB从设备时钟系统的自校正算法,旨在为USB从设备快速提供精确的时钟信号。该算法主要利用USB通信中连续SOF(Start Of Frame,起始帧)之间固定1ms包间隔的时间标度和振荡器的线性频率特性进行实现。首先,通过线性调节振荡器频率实现从设备正确识别SOF,同时产生最优的一级粗调控制码(Ctrl_Coarse_First);其次,在二级粗调阶段,基于每次粗调结果逐步修调目标校正频率(F_aim),获得二级粗调控制码(Ctrl_Coarse_Sec);最后,基于每次微调结果逐步修调目标校正频率(F_aim),获得满足频率精度要求的微调控制码,最终输出精确的USB时钟。本发明适用于USB接口芯片、MCU控制芯片等时钟校正实现。
  • 一种半导体器件及电子设备-201980095880.6
  • 姚亚玲;伍得阳;朱千明 - 华为技术有限公司
  • 2019-04-30 - 2023-09-22 - H03L7/099
  • 本申请提供了一种半导体器件及电子设备,该半导体器件包括一个裸芯,以及设置在所述裸芯中的振荡器和屏蔽罩;其中,所述振荡器包括谐振腔,所述谐振腔包括电感;所述屏蔽罩用于罩住所述电感。本申请提供的半导体器件通过屏蔽罩罩住电感,从而在振荡器工作时,可以对该电感的电磁辐射进行屏蔽。
  • 一种基于全数字锁相环的宽带射频信号频率检测与跟踪装置-202110025018.7
  • 吴桐;李晟屹;胡钺琳;江笑然;张有明 - 东南大学
  • 2021-01-08 - 2023-09-19 - H03L7/099
  • 本发明公开了一种基于全数字锁相环的宽带射频信号频率检测与跟踪装置,包括频率粗估计模块,基于全数字锁相环的射频信号频率精确测量与跟踪模块和频率估计算法模块。该装置有效避免了数字侦察接收机的模拟前端难以完成对宽带范围内射频无线电信号的高精度实时截获的问题,将宽范围内的信号调节为适合全数字锁相环的输入信号,实现对射频信号频率的快速检测与跟踪。本发明结构具有新颖性和通用性,用于无线通信/雷达/电子对抗领域对宽带范围内射频信号的快速检测与跟踪。
  • 稳定环形振荡器的启动行为-201811533050.0
  • 拉斯洛·哈尔斯 - 波音公司
  • 2018-12-14 - 2023-09-19 - H03L7/099
  • 提供了一种用于在计算机系统中提供安全性的系统,稳定环形振荡器的启动行为。该系统包括环形振荡器,该环形振荡器包括在环形配置中连接的多个逻辑门。该系统还包括逻辑电路,该逻辑电路通过环使能信号和被提供给多个逻辑门中的至少一个受控逻辑门的时钟输入的时钟信号启动环形振荡器。时钟信号控制该至少一个受控逻辑门,并且从而使环形振荡器与时钟信号同步。时钟信号在预定的预热持续时间内被提供给时钟输入,并且此后,逻辑电路在没有时钟信号的情况下重新启动并操作环形振荡器。
  • 具有宽频率覆盖的PLL-201911220652.5
  • A·阿加;高翔;N·徐 - 默升科技集团有限公司
  • 2019-12-03 - 2023-09-15 - H03L7/099
  • 公开了具有宽频率覆盖的PLL。一个PLL实施例包括相位频率检测器、电荷泵与环路滤波器、压控振荡器、分频器与后分频器、1.5分频框以及复用器。压控振荡器生成具有在预先确定的频率范围内变化的频率的信号。当压控振荡器的频率范围覆盖小于2时,1.5分频框将压控振荡器的输出信号的频率除以1.5以同步具有无孔的、连续变化的频率的时钟信号。
  • 应用于全数字锁相环的三段式时间放大时间数字转换器及转换方法-202310655860.8
  • 欧熙;吴金;万成功;郑丽霞;常昌远;孙伟锋 - 东南大学
  • 2023-06-05 - 2023-09-12 - H03L7/099
  • 本发明公开了一种应用于全数字锁相环的时间数字转换器及转换方法,首先采用高段延时链CTDC用于扩展输入量化范围,高段剩余时间误差通过一种Pulsetrain数字时间放大器进行放大,该时间放大器线性放大范围宽,增益稳定性好,无需校准,确保了TDC整体良好的线性度。利用中段门控延时链MTDC的寄存特性,将Pulsetrain数字时间放大器和传统边沿触发的高精度游标链TDC结合,实现高精度分辨率。其中门控延时链MTDC可缓冲高段剩余时间误差庞大时间量的压力,提取中段剩余误差时间后送入低段TDC实现精细量化。在精度一致的条件下,实现了更宽的量化范围,且无需对时间放大器进行校准。
  • 利用注入锁定环形振荡器产生正交本振信号的电路-201611218857.6
  • 谢婷婷;田磊;李娟;倪文海;徐文华 - 上海迦美信芯通讯技术有限公司;杭州迦美信芯通讯技术有限公司
  • 2016-12-26 - 2023-09-12 - H03L7/099
  • 本发明涉及一种利用注入锁定环形振荡器产生正交本振信号的电路,通过分频器接收压控振荡器输出的信号进行奇数分频,输出非交叠信号PH1P和PH4P,ILRO模块包含通过多级差分放大器级联反馈构成的环形振荡器,每一级差分放大器各自包含一对差分输入管、尾电流镜管和电阻电容负载;其中,第一级差分放大器还包含BIAS注入模块,其设置的第一高通滤波器接收信号PH1P和PH4P作为向第一级尾电流镜管输入的注入信号,经所述ILRO模块的环形振荡器生成与注入信号相应的正交本振信号。本发明由于采用注入锁定环形振荡器,对VCO奇数分频后的信号实现了I/Q正交,避免了现有技术对VCO的频率更高的要求,还可以加入相位补偿电路,提高相位匹配。
  • 防止锁相环扫频时频率跳变的方法、装置及毫米波雷达-202310659025.1
  • 邓伟;闫昂霄;贾海昆;池保勇 - 清华大学
  • 2023-06-05 - 2023-09-08 - H03L7/099
  • 本发明提供一种防止锁相环扫频时频率跳变的方法、装置及毫米波雷达,涉及射频、毫米波集成电路技术领域,包括:在每个周期内,持续监测数字锁相环对每个频段的扫频过程;每当扫频到一个频段的边界时,对控制字施加偏移量,并基于施加偏移量后的控制字,开始下一相邻频段的扫频。本发明对每一个控制字施加偏移量后,在数控振荡器DCO扫频时跨过每个频段之间的重叠频率。从而补偿因数控振荡器DCO的电容阵失配而导致的连续扫频时频率的跳变。支持各种扫频带宽和扫频周期,具备自适应能力,可以适用于各种频段,各种调谐特性的数控振荡器DCO,而且能够在扫频的同时追踪环境因素对电路特性的影响,从而使得最终的扫频波形具有很好的线性度。
  • 时钟调整电路和使用该时钟调整电路的高速光电收发芯片-202310999243.X
  • 王浩 - 芯潮流(珠海)科技有限公司
  • 2023-08-09 - 2023-09-08 - H03L7/099
  • 本公开的实施例提供了一种时钟调整电路和使用该时钟调整电路的高速光电收发芯片,其中时钟调整电路包括振荡器模块,其接收控制信号并且根据控制信号产生时钟振荡信号;相位检测模块,检测时钟振荡信号或者经分频的时钟振荡信号与参考时钟信号之间的相位差,生成时钟误差信号;第一单元,包括大数判决模块、积分电路和delta‑sigma电路,第一单元根据时钟误差信号输出第一调节信号;第二单元,包括自适应算法模块和第一滤波器模块,第二单元根据时钟误差信号输出第二调节信号。本公开的实施例中的时钟调整电路适用于高速业务场景,其中积分环路提高系统的调节精度,保证系统稳定跟踪目标频率,比例环路加快系统响应速度,降低系统调节时间。
  • 一种锁相环和锁相环的控制方法-202210191727.7
  • 胡家杰 - 炬芯科技股份有限公司
  • 2022-02-28 - 2023-09-05 - H03L7/099
  • 本公开涉及一种锁相环和锁相环的控制方法,锁相环包括:鉴相器、电荷泵、环路滤波器、压控振荡器、频率电流转换电路、分频器以及第一充放电电路;第一充放电电路,用于根据接收到的预充电控制信号CKCHARGE进行充放电处理,以调整环路滤波器输出的目标电压VC;鉴相器,用于根据分频器输出的反馈信号CKBAK输出误差信号;电荷泵,用于根据误差信号和频率电流转换电路输出的参考电流IREF调整环路滤波器输出的目标电压VC;压控振荡器,用于根据目标电压VC调整输出频率;频率电流转换电路,用于根据输出频率输出参考电流IREF;分频器用于根据输出频率进行分频处理,并向鉴相器输出反馈信号CKBAK。本公开的锁相环可以根据压控振荡器的输出频率实现自适应恒定带宽。
  • 差分信号转单端信号电路、锁相环和SERDES电路-201911116906.9
  • 何金国 - 湖南国科微电子股份有限公司
  • 2019-11-15 - 2023-09-05 - H03L7/099
  • 本申请涉及一种差分信号转单端信号电路、锁相环和SERDES电路,当第一差分信号的电压大于第二差分信号的电压,且均大于差分信号输入电路的阈值电压,即当差分信号的逻辑为“1”时,第一开关管将会处于截止状态,对应的电流镜电路与第一差分信号输入端同一侧的半边电路将不会有电流流过。在输入电源电压的钳位作用下,电流镜电路中与第二差分信号输入端同一侧的半边电路流经的电流大于差分信号输入电路中第二差分信号输入端对应的电流,最终使得输出到外部电路的电压被拉高。通过上述电路,不仅能够实现差分信号转单端信号功能,还能保证在输入差分信号的稳定逻辑状态下,具有较低的静态功耗。
  • 小型化宽带小步进跳频锁相源-202320301883.4
  • 李军;李冠钦;刘敬之 - 成都宏科微波通信有限公司
  • 2023-02-23 - 2023-09-01 - H03L7/099
  • 本实用新型涉及小型化宽带小步进跳频锁相源,包括主环与辅环,所述辅环包括依次连接的第一锁相环,第一环路滤波器与第一压控振荡器,所述主环包括第二锁相环,第二环路滤波器,第二压控振荡器,混频器,放大器a,放大器b与低通滤波器,所述第二锁相环,第二环路滤波器及第二压控振荡器依次连接,低通滤波器输入端与混频器连接,输出端与放大器a输入端连接,放大器a输出端与第二锁相环连接,第二压控振荡器副端通过放大器b与混频器连接,第一压控振荡器输出端与混频器连接。本申请设计的频率覆盖更广,跳频步进小,有效抑制小数杂散和整数边界杂散会对本振输出信号造成的影响;降低小型化后信号互相串扰,提高信号输出质量。
  • 补偿电流失配的电荷泵电路及锁相环-202321140120.2
  • 邹任飞;吴劲;丁颜玉;段志奎 - 广东曜芯科技有限公司
  • 2023-05-12 - 2023-09-01 - H03L7/099
  • 本实用新型涉及微电子技术领域,提供一种补偿电流失配的电荷泵电路及锁相环。补偿电流失配的电荷泵电路包括电流镜偏置支路、第一反馈偏置支路、第二反馈偏置支路、第一充放电支路和第二充放电支路。采用基于复制反馈偏置的电流镜偏置支路,第一反馈偏置支路、第二反馈偏置支路实现双补偿,相比传统电荷泵结构,增加压控电压与偏置电路间的负反馈通路,能够减少鉴相死区过程所带来的电流失配,减小电流纹波,保持控制电压的稳定性,从而降低锁相环的参考杂散,提高输出频率的精度。
  • 一种压控振荡器频率校准电路的校准方法-202110284838.8
  • 谢翔宇;侯照临;张文锋;金广华;陈昌锐;刘武广 - 中国电子科技集团公司第二十九研究所
  • 2021-03-17 - 2023-08-29 - H03L7/099
  • 本发明涉及一种压控振荡器频率校准电路和校准方法,压控振荡器频率校准电路包括控制单元、多段式压控振荡器、环路滤波器以及鉴相器;其校准方法为:步骤S1:将多段式压控振荡器不同频段中未校准的最高频率和最低频率写入控制单元;步骤S2:对该频段的最高频率进行校准,并记录在控制单元中;步骤S3:在对该频段的最高频率进行校准后,对该频段的最低频率进行校准,并记录在控制单元中;步骤S4:直至完成多段式压控振荡器所有频段的最高频率和最低频率校准,校准结束。本发明能够保证不同批次间多段式压控振荡器、全温(高温、低温、常温)状态下同批次多段式压控振荡器频率分段均能完全覆盖宽带频率范围。
  • 频率源系统及电子系统-202320389388.3
  • 杜东桥 - 广州中雷电科科技有限公司
  • 2023-03-03 - 2023-08-29 - H03L7/099
  • 本实用新型提供一种频率源系统及电子系统,该频率源系统包括印刷电路板,所述印刷电路板上设有与外接电源电连接的电源转换模块、锁相环模块和内置控制器,所述电源转换模块包括第一电源接口和第二电源接口,所述第一电源接口的输出端与所述锁相环模块电连接,所述第二电源接口的输出端与所述内置控制器电连接,所述锁相环模块与所述内置控制器通信连接。实施本实用新型,实现频率源系统集成化,减小体积,减少开发周期,提高工作效率,降低成本。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top