[发明专利]一种APUF电路结构有效
申请号: | 201910360101.2 | 申请日: | 2019-04-30 |
公开(公告)号: | CN110048858B | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 李冰;文静;刘勇;董乾;张林;沈克强;王刚;赵霞 | 申请(专利权)人: | 东南大学 |
主分类号: | H04L9/32 | 分类号: | H04L9/32 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 熊玉玮 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种APUF电路结构,涉及信息安全技术领域。APUF电路包括:信号延时抵消模块、上延时模块、下延时模块、上仲裁选择模块、下仲裁选择模块及最终仲裁器。上、下延时模块采用类DAPUF电路,分别由4条信号链路组成,其中任意两条信号链路经仲裁选择模块后获取最快和最慢的延时链路。将上延时模块的最快延时链路和下延时模块的最慢延时链路,或上延时模块的最慢延时链路和下延时模块的最快延时链路,经过最终仲裁后获得最终响应输出。每条信号链路中,上升沿信号传输路径由激励信号决定。APUF电路结构,减少资源消耗量,提高APUF电路结构的唯一性、随机性和可靠性。 | ||
搜索关键词: | 一种 apuf 电路 结构 | ||
【主权项】:
1.一种高性能APUF电路结构,其特征在于:所述高性能的APUF电路结构,包括:信号延时抵消模块、上延时模块、下延时模块、上仲裁选择模块、下仲裁选择模块以及最终仲裁器,其中,所述信号延时抵消模块由3个LUT组成,所述上延时模块和所述下延时模块均采用类DAPUF电路,上延时模块包含第一信号链路(A)、第二信号链路(B)、第三信号链路(C)和第四信号链路(D)这4条并行的信号链路,下延时模块包含第五信号链路(E)、第六信号链路(F)、第七信号链路(G)和第八信号链路(H)这4条并行的信号链路;信号延时抵消模块平均等长地向每条信号链路输入上升沿信号,上仲裁选择模块接收第一信号链路(A)、第二信号链路(B)、第三信号链路(C)和第四信号链路(D)的输出信号;下仲裁选择模块接收第五信号链路(E)、第六信号链路(F)、第七信号链路(G)和第八信号链路(H)的输出信号,上仲裁选择模块对上延时模块中任意两条信号链路的输出信号进行比较后输出上延时模块的最快信号路径和最慢信号路径,下仲裁选择模块对下延时模块中任意两条信号链路的输出信号进行比较后输出下延时模块的最快信号路径和最慢信号路径,上仲裁选择模块和下仲裁选择模块输出的信号路径都通向所述最终仲裁器,最终仲裁器对上仲裁选择模块和下仲裁选择模块输出信号路径差异最大的两者进行最终仲裁。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910360101.2/,转载请声明来源钻瓜专利网。