[发明专利]分段预量化旁路逐次逼近模数转换器在审

专利信息
申请号: 201611190693.0 申请日: 2016-12-21
公开(公告)号: CN108233925A 公开(公告)日: 2018-06-29
发明(设计)人: 胡科峰;黄子建;汪肖阳;周雄;李强 申请(专利权)人: 电子科技大学
主分类号: H03M1/00 分类号: H03M1/00;H03M1/12;H03M1/46
代理公司: 暂无信息 代理人: 暂无信息
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明展示了一种逐次逼近模数转换器的架构及相应方法。本发明的一个实施方式提供了一种逐次逼近模数转换器,包含:逐次逼近逻辑模块,在逐次逼近模数转换器的逐次逼近过程中存储由比较器输出的不同周期的数字码字并产生不同周期的数字控制信号;数模转换模块,在采样阶段利用该模块对模数转换器的模拟输入信号进行采样,并由逐次逼近逻辑模块产生的数字控制信号进行控制;以及比较器,接收从数模转换模块传送来的模拟输出,并产生比较器输出的数字码字给逐次逼近逻辑模块,以产生数字控制信号,其中逐次逼近模数转换器的采样得到的模拟输入信号的数字表达在转换过程中被逼近。本发明的逐次逼近模数转换器及相应方法能够适用于高速低功耗应用。
搜索关键词: 逐次逼近模数转换器 逐次逼近逻辑模块 数字控制信号 模拟输入信号 数模转换模块 比较器输出 数字码字 采样 转换器 低功耗应用 采样阶段 数字表达 逐次逼近 转换过程 比较器 对模 旁路 分段 逼近 传送 存储 架构 量化 输出 展示
【主权项】:
1.一种逐次逼近模数转换器,包含:逐次逼近逻辑模块,在所述的逐次逼近模数转换器的转换过程中对产生的数字码字进行存储,并根据存储的数字码字产生相应的数字控制信号;数模转换模块,包含至少一组电容,在采样阶段利用所述至少一组电容对所述逐次逼近模数转换器的模拟输入信号进行采样,并根据所述逐次逼近逻辑模块产生的数字控制信号控制所述至少一组电容,其中每组电容包含p个电容值递减的电容Cp到C1,一个单位电容C0及一个冗余电容Cq,以及p与q是整数;以及比较器,接收从所述数模转换模块传送来的模拟输出,并产生所述比较器输出的数字码字给所述逐次逼近逻辑模块,以产生所述数字控制信号,其中所述逐次逼近模数转换器的采样得到的模拟输入信号的数字表达在所述转换过程中被逼近。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611190693.0/,转载请声明来源钻瓜专利网。

同类专利
  • 一种数字输入和模拟输入复用电路-201920417106.X
  • 彭胜军;杨伯群;谭瑞明 - 江西安百川电气有限公司
  • 2019-03-29 - 2019-09-24 - H03M1/00
  • 本实用新型公开了一种数字输入和模拟输入复用电路,包括信号调理电路、跟随电路、数字选择电路和模拟选择电路;本实用新型的有益效果在于,本实用新型的数字输入和模拟输入复用电路能够接收多种输入信号,仅需通过软件调整模拟选择开关AI1 sel、AI2 sel和数字选择开关V/D sel的电平高低就能实现数字信号(PNP模式、NPN模式)和模拟信号(0~10V电压和0~20mA电流)输入线路的更改,具有接线简单方便且节约成本的优点。
  • 一种功耗自动调节时域比较器-201910412273.X
  • 谢良波;聂伟;杨小龙;王勇;何维;周牧;田增山 - 重庆邮电大学
  • 2019-05-17 - 2019-09-20 - H03M1/00
  • 本发明公开了一种功耗自动调节时域比较器,具体包括:比较控制信号、第一输入信号、第二输入信号、电平输出端、计数值输出端、第一与非门、第二与非门、正向输入缓冲器链、反相输入缓冲器链和计数器。本发明的时域比较器电路,不仅可以比较两个输入信号的相对大小,同时可提供两个输入信号的绝对大小信息;同时,该比较器电路的功耗可随两个输入信号的相对差值大小自动调节。
  • 一种存算一体芯片中数模转换电路与模数转换电路复用装置-201920246765.1
  • 王绍迪 - 北京知存科技有限公司
  • 2019-02-26 - 2019-09-13 - H03M1/00
  • 本实用新型提供一种存算一体芯片中数模转换电路与模数转换电路复用装置,包括数模转换电路(DAC)模块、模拟向量‑矩阵乘法运算电路(AMAC)模块、模数转换电路(ADC)模块、第一多对一多路复用器(M1‑MUX)模块、第二多对一多路复用器模块、第一一对多多路复用器(1M‑MUX)模块、第二一对多多路复用器模块与开关晶体管模块。在AMAC输入端,每个DAC对应多个输入端口,通过第一M1‑MUX模块与第一1M‑MUX模块以时间复用的方式进行共享;在AMAC输出端,每个ADC对应多个输出端口,通过第二M1‑MUX模块与第二1M‑MUX模块以时间复用的方式进行共享;减小DAC与ADC的数量,减小芯片面积。
  • 智能站信号转换装置-201821991515.2
  • 陈剑;张洁华;朱向军;李世倩;徐峰;俸仲文 - 国网江苏省电力公司技能培训中心;北京殷图仿真技术有限公司
  • 2018-11-29 - 2019-08-20 - H03M1/00
  • 本实用新型公开了一种智能站信号转换装置,包括箱体、多个第一风扇、第二风扇、基板,所述箱体为长方体结构,所述箱体内部沿长度方向依次设有第一滤网、第二滤网,所述第一滤网、第二滤网将所述箱体依次分为第一排气空间、装置空间、第二排气空间,所述第一滤网、第二滤网之间水平设有均匀布满第一通孔的隔板,所述隔板固定连接在所述箱体的内壁上,箱体与所述第一滤网相对的一侧面上设有多个进气孔,所述箱体对应第二排气空间且内沿所述箱体长度方向的一侧面上设有排气孔。本实用新型能够有效降低信号转换装置中产生的热量。
  • 数据转换器以及相关模数转换器、数模转换器及芯片-201980000254.4
  • 黄思衡;王文祺 - 深圳市汇顶科技股份有限公司
  • 2019-02-25 - 2019-07-09 - H03M1/00
  • 本申请公开了一种数据转换器(112)。所述数据转换器包括输入端(98)、数模转换器(116)以及映射单元(114)。所述输入端用来接收输入信号。所述数模转换器包括多个数模转换器单元用来产生输出信号。所述映射单元,耦接于所述输入端以及所述数模转换器之间,用来使所述多个数模转换器单元依据所述多个数模转换器单元的特定电气特性来在所述多个数模转换器单元被选通的一相对顺序上等效地排列以进行数字模拟转换。本申请另提供模数转换器、数模转换器及相关芯片。
  • 一种多通道数据转换盒-201822277153.7
  • 文丹;刘伟;沈颖 - 深圳锐顶全媒体动力科技有限公司
  • 2018-12-29 - 2019-07-02 - H03M1/00
  • 本实用新型公开了一种多通道数据转换盒,包括信号输入接口、信号输出接口、盒体、显示器、调节旋钮、模拟线输入接口、电源接头、USB接口、数据转化接口和模拟线输出接口,该实用新型通过使用四进四出的A/D,D/A转换,集成了线路与MIC的两种模式快速切换,8路音频信号只需要一根网线即可完成,节约了线缆成本,提高了声音的还原度,通过采用POE+、DC12V双电源供电方式,方便多种电源连接方式,通过设置有模拟线输入接口和模拟线输出接口,实现数字信号与模拟信号的互转,通过固定杆和夹持板配合,在挤压弹簧的作用下,将插接在信号输入接口和信号输出接口的信号线夹持固定在固定杆和夹持板之间,可以将信号线稳定固定,保证信号稳定传输。
  • 模数转换器的控制方法-201910095572.5
  • 曾华林 - 芯海科技(深圳)股份有限公司
  • 2019-01-31 - 2019-05-28 - H03M1/00
  • 本申请提供了一种模数转换器的控制方法,所述方法应用于逐次逼近模数转换器,所述方法包括如下步骤:如所述模数转换器处于采样阶段,所述动态使能模块动态发送RDAC_EN控制SW3关断,发送COMP_EN控制比较器不工作;采样结束后,就进入转换阶段,控制开关SW1以及SW2关断,控制开关SW3闭合,发送使能控制信号VCM_EN控制VCM电路不工作。本申请提供的技术方案具有功耗低的优点。
  • 一种逐次逼近型模数转换器结构及其低功耗开关方法-201610724082.3
  • 吴建辉;黄俊;陈超;黄成;李红 - 东南大学
  • 2016-08-25 - 2019-03-19 - H03M1/00
  • 本发明公开了一种逐次逼近型模数转换器结构及其低功耗开关方法,相比于传统的全底板采样技术,最高位电容底板采样技术仅需一对栅压自举采样开关,提高了逐次逼近型模数转换器精度的同时,节省了开关面积及其功耗。采用本发明提供的开关方法,在开关切换过程中,前两位的产生不消耗能量,另外,仅使用共模电压作为基准电压,大大减小了开关切换过程中的动态能耗。本发明将冗余位电容纳入电容阵列数模转换器的转换当中,极大减小了电容总面积,进一步降低开关切换能耗。本发明适用于高精度低功耗逐次逼近型模数转换器,具有很好的经济效益。
  • 一种应用于音圈马达驱动芯片的运放失调自校准电路-201821231215.4
  • 裴栋;陈壮梁;李高林;何迟;汪兵 - 武汉韦尔半导体有限公司
  • 2018-08-01 - 2019-03-05 - H03M1/00
  • 本实用新型公开了一种应用于音圈马达驱动芯片的运放失调自校准电路,包括运放OPAMP、计数锁存器、比较器、振荡器和数模转换器校准DAC,运放OPAMP的输出端与比较器的负极输入端连接,比较器的输出端与振荡器的输入端和计数锁存器的一个输入端连接,振荡器的输出端与计数锁存器的另一个输入端连接,计数锁存器的输出端与数模转换器校准DAC的输入端连接,数模转换器校准DAC的输出端与运放OPAMP的信号反馈端连接,运放OPAMP的输入端和输出端还分别与音圈马达驱动芯片连接。能够消除或者极大的减小运放OPAMP的失调,提高了马达驱动芯片输出电流的精度,延长了系统电池的使用时间,避免了使用熔丝修调而增加芯片开发和测试成本。
  • 一种降低流水线中运算放大器功耗的系统及方法-201511021009.1
  • 李雪;赵元富;文治平;王宗民;周亮;王瑛;李媛红 - 北京时代民芯科技有限公司;北京微电子技术研究所
  • 2015-12-30 - 2019-03-01 - H03M1/00
  • 本发明涉及一种降低流水线模数转换器中运算放大器功耗的系统及方法包括:电流源管M1…Mn;两组开关单元Kb1….Kbn和K1….Kn;两个时钟信号CK1和CK2,其中CK1为保持相时钟,CK2为采样相时钟;产生偏置电压Vb1….Vbn和偏置电压V1….Vn的偏置电压供给模块VBIAS;运算放大器的主体电路OPAbody;电流源管M1…Mn,包括并联的恒流源尾管Ma1…Man和动态源管Mb1…Mbn,电流源管M1…Mn的源端直接接电源或接地;本发明可广泛地应用于任何工作在一定频率下的流水线模数转换器运算放大电路中,具有设计简单、降功耗效果明显、通用性强等优点。提供了设计简单、降功耗明显、通用性强的降低流水线中运算放大器功耗的系统及方法。
  • 多模式音频设备和监视系统-201380071850.4
  • 罗布·藤冈 - 美泰有限公司
  • 2013-11-29 - 2019-02-22 - H03M1/00
  • 多模式音频设备包括扬声器和被配置成控制由扬声器发射的声音的最大水平的声音输出控制机构。该声音输出控制机构包括控制接口,其被配置成接收从管理模式和正常模式之中对多模式音频设备的可操作模式的选择。可通信地耦合到该声音输出控制机构的访问控制机构被配置成要求认证以从管理模式切换至正常模式。可通信地耦合到该声音输出控制机构并被配置成提供可操作模式的视觉指示的模式指示器。可选地,可通信地耦合到该声音输出控制机构的监视系统被配置成捕捉与多模式音频设备的使用有关的一个或多个数据,并且生成关于与多模式音频设备的使用有关的一个或多个数据的报告。
  • 模数转换器及其自校正方法-201510963346.6
  • 陈杉;刘毅 - 豪威科技(上海)有限公司
  • 2015-12-18 - 2019-01-18 - H03M1/00
  • 本发明提供一种模数转换器及其自校正方法,其通过在比较器与比较器时钟电路中间插入一比较器延时电路来对比较器时钟电路发送给比较器的使能信号进行延时,以调整所述比较器的工作间隔,并使所述工作间隔在满足所述使能信号在一个采样周期内的数量大于等于所述模数转换器的实际转换位数的基础上达到最大值,从而增大了开关阵列电路和电容模块建立循环的裕量,从而达到了降低参考电压源缓冲器功耗的目的。
  • 可配置的时间交织模数转换器-201480010674.8
  • 罗尔夫·松德布拉德;罗伯特·哈格隆德;斯塔凡·霍尔姆布林 - 安娜卡敦设计公司
  • 2014-03-07 - 2018-12-28 - H03M1/00
  • 公开了一种用于将L个模拟输入信号转换成L个相对应的数字输出信号的时间交织模数转换器。时间交织模数转换器包括N(N大于L)个组分模数转换器的阵列,每个组分模数转换器具有模拟输入和数字输出,并且每个组分模数转换器适于对模拟输入样本进行数字化。时间交织模数转换器还包括控制器,其适于(对于按照i=1,2,…,L编索引的L个模拟输入信号中的每一个)从N个组分模数转换器的阵列中选择数目Ni个组分模数转换器(其中Ni大于或等于1,并且符合等式(I)),并且控制器使得在选择的Ni个组分模数转换器中的相应一个中对模拟输入信号的每个样本进行数字化。时间交织模数转换器还包括复用器,其适于(对于L个模拟输入信号中的每一个)对选择的Ni个组分模数转换器中的每一个的数字化样本进行复用,以产生对应于模拟输入信号的数字输出信号。
  • 模数转换器-201810030364.2
  • 金桢煜 - LS产电株式会社
  • 2018-01-12 - 2018-10-23 - H03M1/00
  • 一种A/D转换器包括:输入单元,其被配置为接收模拟输入信号;预处理单元,其被配置为基于输入信号的动态范围和对应于预定第一位数量的第一分辨率来将输入信号转换成数字预处理信号;第一转换单元,其被配置为基于对应于小于第一位数量的第二位数量的第二分辨率来将预处理信号转换成第一输出信号;以及第二转换单元,其被配置为基于对应于小于第一位数量并且不同于第二位数量的第三位数量的第三分辨率来将预处理信号转换成第二输出信号。
  • 一种适用于低功耗模数转换器的时序控制电路-201810442065.X
  • 李雷;张建波;刘寅 - 北京华大九天软件有限公司
  • 2018-05-10 - 2018-10-09 - H03M1/00
  • 一种适用于低功耗模数转换器的时序控制电路,包括,判断逻辑单元、置位控制逻辑单元、动态锁存比较器,所述判断逻辑单元,其接收所述动态锁存比较器输出的比较输出信号,判断其是否有效,并将判断结果输出到所述置位控制逻辑单元;所述置位控制逻辑单元,其根据判断逻辑单元的判断结果,从高位到低位的依次置位,将采样信号输出到SAR‑ADC的电容阵列和开关逻辑阵列;所述动态锁存比较器,其接收时钟信号,将比较输出信号输出到所述判断逻辑单元。本发明的时序控制电路,在采样的同时完成一次比较,节省开关动态功耗。同时,电容上电压切换幅度的降低,极大地降低了动态功耗的消耗。
  • 数-模转换器-201710100285.X
  • 周芳鼎;洪崇智 - 华邦电子股份有限公司
  • 2017-02-23 - 2018-08-31 - H03M1/00
  • 本发明提供一种数-模转换器,包括缓冲电路、电流开关电路以及加权电流产生电路。缓冲电路接收具备N二进制位数的数字信号与时脉信号并据以输出N个开关控制信号。电流开关电路具有N个开关而依据开关控制信号以导通或断开。加权电流产生电路具有M个电流源阵列,各电流源阵列输出K个输出电流。各电流源阵列的每一个输出电流的电流值分别由低至高以二进制加权式递增,且第m个电流源阵列的最小输出电流为第m‑1个电流源阵列的最大输出电流的2倍,N为M乘以K,且1
  • 一种逐次逼近型模数转换器-201721866809.8
  • 谢亮;曾华林;张文杰;金湘亮 - 湘潭芯力特电子科技有限公司
  • 2017-12-27 - 2018-08-28 - H03M1/00
  • 本实用新型公开了一种逐次逼近型模数转换器,包括电容阵列数模转换器、比较器、逐次逼近控制逻辑电路、切换开关、采样开关SP和采样开关SN;比较器的同相输入端通过采样开关SP连接到正输入信号Vip,比较器的反相输入端通过采样开关SN连接到负输入信号Vin,比较器输出端连接到逐次逼近控制逻辑电路,电容阵列数模转换器包括与比较器的同相输入端相接的同相端电容阵列和与比较器的反相输入端相接的反相端电容阵列,逐次逼近控制逻辑电路的输出控制端分别接到同相端电容阵列和反相端电容阵列的开关控制端。本实用新型的逐次逼近型模数转换器既减小了芯片的面积,也有效降低芯片的整体功耗,节约了制作成本,具有良好的经济效益。
  • 分段预量化旁路逐次逼近模数转换器-201611190693.0
  • 胡科峰;黄子建;汪肖阳;周雄;李强 - 电子科技大学
  • 2016-12-21 - 2018-06-29 - H03M1/00
  • 本发明展示了一种逐次逼近模数转换器的架构及相应方法。本发明的一个实施方式提供了一种逐次逼近模数转换器,包含:逐次逼近逻辑模块,在逐次逼近模数转换器的逐次逼近过程中存储由比较器输出的不同周期的数字码字并产生不同周期的数字控制信号;数模转换模块,在采样阶段利用该模块对模数转换器的模拟输入信号进行采样,并由逐次逼近逻辑模块产生的数字控制信号进行控制;以及比较器,接收从数模转换模块传送来的模拟输出,并产生比较器输出的数字码字给逐次逼近逻辑模块,以产生数字控制信号,其中逐次逼近模数转换器的采样得到的模拟输入信号的数字表达在转换过程中被逼近。本发明的逐次逼近模数转换器及相应方法能够适用于高速低功耗应用。
  • 一种可控开关电容式数模转换系统及方法-201711282298.X
  • 王凤虎 - 珠海慧联科技有限公司
  • 2017-12-07 - 2018-06-12 - H03M1/00
  • 本发明的技术方案包括一种可控开关电容式数模转换系统及方法,该系统包括至少一个可控数模转换模块以及共模电平,其特征在于:可控数模转换模块包括用于输入数字信号的输入电压源及可配置电容,用于通过控制信号控制输入电压源及可配置并联电容;共模电平与多个可控数模转换模块连接,包括运算放大器和对应并联的共模电容,用于接收、转换及发送数字信号,每个可控数模转换模块通过一组对应的开关与共模电平连接。本发明的有益效果为:节省了DAC整体的功耗、节省了芯片和外部配套元器件成本且无须增加新的器件成本。
  • 一种DAC电容阵列、SAR型模数转换器及降低功耗的方法-201780001358.8
  • 范硕 - 深圳市汇顶科技股份有限公司
  • 2017-09-23 - 2018-05-04 - H03M1/00
  • 一种DAC电容阵列、SAR型模数转换器及降低功耗的方法,属于集成电路领域,其中所述方法包括将DAC电容阵列中第一电容阵列和第二电容阵列的各电容一端分别通过对应的主路开关连接于第一参考电压,另一端通过对应的多路选择开关分别选择连接于正端和负端模拟输入信号,完成采样;通过比较所述第一电容阵列与所述第二电容阵列的输出电压确定最高位的值,根据最高位的值维持或调整所述第一电容阵列和第二电容阵列的参考电压,进一步通过比较所述第一电容阵列的与所述第二电容阵列的输出电压,确定次高位以及最低位的值,通过该方法可以降低转换功耗。
  • 低功耗低计算率的时钟失配校准方法及电路-201711294559.X
  • 邱雷 - 武汉理工大学
  • 2017-12-08 - 2018-05-01 - H03M1/00
  • 本发明公开了一种低功耗低计算率的时钟失配校准方法及电路,所述方法包括误差提取对输入的每个通道内的采样信号进行累加、求和、平均处理,得到每个通道的直流电平J(t);误差纠正将相邻两个通道的直流电平J(t)输入分数滤波器进行迭代式调节的滤波处理,直至两个通道的直流电平J(t)相等后输出。所述电路包括多通道模数转换器、时钟缓冲模块和自适应数字分数延时滤波器。本发明研究了不同长度内插滤波器与偏移误差杂散抑制比的关系,可以将偏移误差杂散抑制到‑70dB,并且,校准的频率范围包含95%的奈奎斯特带宽,具有低功耗,高性能的优点。
  • 一种DC/DC转换器直接给高速ADC供电的结构-201720834266.5
  • 刘莎莎;吴欣延 - 珠海晶通科技有限公司
  • 2017-07-11 - 2018-04-17 - H03M1/00
  • 本实用新型公开了一种使用DC/DC转换器直接给高速ADC供电结构,包含一个DC/DC转换器和模拟数字转换器(ADC),DC/DC转换器为两通道,两通道纹波相位分别为0度和180度;ADC为劈分SPLIT结构,即将单通道流水线ADC分成两条相同通道的流水线ADC。所述的供电结构为DC/DC转换器两通道分别为ADC的两通道供电,通过主动消除噪声方式抵消DC/DC转换器产生的纹波。本实用新型省去了供电效率低的低压差线形稳压器和基准电压缓冲器,提高了系统供电效率,大大减小了系统功耗,同时由于DC/DC转换器和ADC位于一个晶圆上,省去了藕电容而缩减晶圆面积,降低了成本。
  • 一种低功耗流水线模数转换器(ADC)关键单元电路-201610746791.1
  • 徐萍 - 徐萍
  • 2016-08-29 - 2018-03-13 - H03M1/00
  • 一种低功耗流水线模数转换器(ADC)关键单元电路,适用于数据转换领域。单元电路由S/H电路、全差分共享OTA电路、源的偏置电路组成。电路结构紧凑,体积小,有效的减小了系统的功耗,减少了寄生效应,改善了电路性能,且具有良好的抗干扰性和可靠性。
  • 辅助数字模拟转换器及其执行方法-201611000324.0
  • 赵渊儒;朱大舜 - 智瀚智慧财产股份有限公司
  • 2016-11-14 - 2018-03-09 - H03M1/00
  • 本发明公开了一种辅助数字模拟转换器,包括单端电容式数字模拟转换器(DAC);具有输出的跨导(GM)缓冲器,所述GM缓冲器的正输入耦接到单端电容式DAC而负输入耦接到所述GM缓冲器的输出;以及并联的电阻器和电容器,所述电阻器和所述电容器的一端耦合到所述GM缓冲器的输出而另一端接地。所述将单端电容式DAC耦接于GM缓冲器的结构为通用辅助DAC的应用提供了快速转换并且在非常紧凑的硅面积下实现非常低的功率消耗。
  • 一种逐次逼近型模数转换器-201720463794.4
  • 王浩;谢文明;陈知新;蔡思静;郑少烽 - 福建工程学院
  • 2017-04-28 - 2018-02-23 - H03M1/00
  • 本实用新型提供了一种逐次逼近型模数转换器,包括正向输入电压、负向输入电压、比较器、采样开关SP、采样开关SN、电容阵列以及逐次逼近寄存器控制逻辑电路,所述比较器输出端连接至所述逐次逼近寄存器控制逻辑电路,所述比较器的正向输入端通过采样开关SP连接至正向输入电压,所述比较器的负向输入端通过采样开关SN连接至负向输入电压;降低电容阵列开关能耗,减少电容阵列面积,降低芯片制作成本,提高经济效益。
  • 模拟至数字转换装置-201610521113.5
  • 赵介元;汪鼎豪;康文柱 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2016-07-05 - 2018-01-12 - H03M1/00
  • 一种模拟至数字转换装置,包括前端循续渐近式模拟数字转换器以及多个后端循续渐近式模拟数字转换器。前端循续渐近式模拟数字转换器配置以在不同时序分别将模拟输入信号转换为对应数字输出信号的一组高位。后端循续渐近式模拟数字转换器电性耦接于前端循续渐近式模拟数字转换器,并分别配置以接收不同时序的模拟输入信号以及对应的该组高位,以转换数字输出信号中对应该组高位的时序的一组低位。本发明的模拟至数字转换装置可在具有较小的面积及较小的功率消耗的情形下,以高速进行模拟至数字的信号转换。
  • 一种80MSPS流水线结构模数转换器电路-201610449352.4
  • 何志杰 - 何志杰
  • 2016-06-21 - 2017-12-29 - H03M1/00
  • 一种80MSPS流水线结构模数转换器电路,适用于电子领域。模数转换器电路由采样/保持电路、运放及输出缓冲器电路、高性能带隙基准核心电路、预防大锁存比较器组成。电路结构紧凑,体积小,采样精度高,且工作稳定,适应性好,提高了工作效率,功耗低。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top