[发明专利]异步逐次逼近型模数转换电路有效

专利信息
申请号: 201510051478.1 申请日: 2015-01-30
公开(公告)号: CN105991138B 公开(公告)日: 2019-07-02
发明(设计)人: 荀本鹏;刘飞;郭萌萌;唐华;杨海峰 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: H03M1/38 分类号: H03M1/38
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 潘彦君;骆苏华
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种异步逐次逼近型模数转换电路,所述异步逐次逼近型模数转换电路包括:比较电路、异或门电路、异步逐次逼近逻辑电路、非门电路、与门电路、或门电路、亚稳态检测电路以及数模转换电路。亚稳态检测电路在检测到比较器亚稳态后,停止后续比较,将当前输出作为异步逐次逼近型模数转换电路。下次采样信号的到来后,异步逐次逼近型模数转换电路正常开始下次模数转换。由于在亚稳态出现时,异步逐次逼近逻辑电路的输出和输入的模拟信号值误差已在电路精度的允许范围内,从而异步逐次逼近型模数转换电路在比较电路出现亚稳态的情形下依然可以输出可信比较结果,并且本发明实施例并未改变异步逐次逼近逻辑电路的内部结构,易于实施。
搜索关键词: 异步 逐次 逼近 型模数 转换 电路
【主权项】:
1.一种异步逐次逼近型模数转换电路,其特征在于,包括:比较电路、异或门电路、异步逐次逼近逻辑电路、非门电路、与门电路、或门电路、亚稳态检测电路以及数模转换电路;所述比较电路的第一输入端与输入模拟信号相连接,所述比较电路的第一输出端与所述异步逐次逼近逻辑电路的第一输入端以及所述异或门电路的第一输入端相连接,所述比较电路的第二输出端与所述异步逐次逼近逻辑电路第二输入端以及所述异或门电路的第二输入端相连接,所述异或门电路输出端与所述异步逐次逼近逻辑电路第三输入端相连接;所述异步逐次逼近逻辑电路控制信号输出端与所述或门电路第一输入端相连接,所述或门电路输出端与所述亚稳态检测电路输入端以及所述比较电路使能端相连接;所述亚稳态检测电路输出端与所述与门电路第一输入端相连接,时钟信号通过所述非门电路与所述与门电路第二输入端相连接,所述与门电路输出端与所述或门电路第二输入端相连接;所述数模转换电路的输入端与所述异步逐次逼近逻辑电路的输出端相连接,所述数模转换电路的输出端与所述比较电路的第二输入端相连接;所述异步逐次逼近逻辑电路的输出端与所述异步逐次逼近型模数转换电路的数字信号输出端相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510051478.1/,转载请声明来源钻瓜专利网。

同类专利
  • 使用公共输入级和多个并联比较器的模数转换器(ADC)-201910225236.8
  • R·艾坦;R·利维内;A·哈伊里;Y·克鲁普尼克;A·科恩 - 英特尔公司
  • 2019-03-22 - 2019-11-01 - H03M1/38
  • 描述了使用公共输入级和多个并联比较器的模数转换器(ADC)。提供了一种模数转换器(ADC),其中,所述ADC可以包括用于对模拟输入信号进行采样的采样保持电路系统,以及用于迭代地生成减法信号的求和块。所述减法信号可以基于所述模拟输入信号与反馈信号之间的差。所述ADC可以进一步包括用于接收所述减法信号的公共输入级,以及多个并联安排的比较和锁存电路系统,其中,所述多个并联的比较和锁存电路系统中的各个电路系统可以顺序地接收所述公共输入级的输出。
  • 一种流水线结构ADC-201910609708.X
  • 周述;刘程斌;李天望;万鹏 - 湖南国科微电子股份有限公司
  • 2019-07-08 - 2019-09-10 - H03M1/38
  • 本申请公开了一种流水线结构ADC,包括M个依次相连的逐次逼近型ADC,各个逐次逼近型ADC的信号输出端并行作为流水线结构ADC的信号输出端;各个逐次逼近型ADC中的比较器均包括预放大电路;第i个逐次逼近型ADC中的预放大电路的输出端作为第i个逐次逼近型ADC的余差放大输出端,与第i+1个逐次逼近型ADC的信号输入端连接;其中,i为小于M的自然数。本申请基于依次相连的逐次逼近型ADC构建了流水线结构ADC,并且将逐次逼近型ADC中比较器的预放大电路复用为连接在相邻两级逐次逼近型ADC之间的余差放大器,节省了大功耗硬件,降低了电路的功耗和硬件消耗,进而提高了产品经济效益。
  • 基于数字域自校正的逐次逼近模数转换器及模数转换方法-201610860432.9
  • 李冬;孟桥;黎飞;王林锋 - 东南大学
  • 2016-09-28 - 2019-09-03 - H03M1/38
  • 本发明提供一种基于数字域自校正的逐次逼近模数转换器及模数转换方法,包括CDAC、比较器、SAR控制逻辑电路、校正控制逻辑电路、存储器、加法器、时钟电路;CDAC采用差分结构,其电容阵列分别构成高M位子CDAC和低L位子CDAC,基于电容阵列复用的思想,在自校正阶段复用低L位子CDAC对高M位子CDAC电容阵列中各个电容的失配误差进行检测,并对检测出的误差值进行量化,将误差电压转换成误差码输出,输出的误差码输出到存储器中,在完成失配误差检测及量化后开始对输入模拟信号进行数字转换,输出原始码,再从存储器中调取相应位的误差码与之运算,获取经过校正后的最终输出码字,提高了SAR ADC的线性度。
  • 一种多级混合模数转换器-201880000185.2
  • 郭慧民;陈璐;温锦泉 - 香港应用科技研究院有限公司
  • 2018-01-30 - 2019-09-03 - H03M1/38
  • 本发明提供的混合模数转换器(ADC)有多级。第一级和最后级都使用逐次逼近寄存器(SAR)ADC以在连续内部周期上生成最高有效位(MSB)和最低有效位(LSB)。中间级使用一种带有多个并联比较器的闪速式ADC以生成中间二进制位,然后由数模转换器(DAC)重新转换,并从该级的输入模拟电压中减去,以生成一个差值,再由剩余放大器放大,该剩余放大器将放大电压输出到下个级。第一级还具有乘法DAC结构,以将MSB转换为一个放大电压,给到第一中间级。最后,数字纠错逻辑去除在级之间的冗余二进制位。4位初始级、4位中间级和8位最终SAR级提供了一种14位精度的混合ADC。
  • 异步逐次逼近型模数转换电路-201510051557.2
  • 荀本鹏;刘飞;郭萌萌;唐华;杨海峰 - 中芯国际集成电路制造(上海)有限公司
  • 2015-01-30 - 2019-08-27 - H03M1/38
  • 一种异步逐次逼近型模数转换电路,所述异步逐次逼近型模数转换电路包括:比较电路、异或门电路、异步逐次逼近逻辑电路、亚稳态检测电路、电容以及数模转换电路。通过亚稳态检测电路识别异步逐次逼近型模数转换电路亚稳态,并将亚稳态检测电路的输出通过所述电容连接至比较电路的输入端,使得比较电路及时脱离亚稳态,从而异步逐次逼近型模数转换电路在一个时钟周期内完成所有位的比较,提升所述模数转换电路性能。
  • 一种提高流水线型逐次逼近模数转换器线性度的方法-201610595000.X
  • 樊华;李大刚;胡达千;岑远军 - 电子科技大学
  • 2016-07-26 - 2019-08-13 - H03M1/38
  • 该发明公开了一种提高流水线型逐次逼近模数转换器线性度的方法,应用于微电子学与固体电子学领域的高性能模数转换器。其特点在于:不需要牺牲ADC采样率,不需要引入额外的运放进行噪声整形,不需要引入辅助DAC或者慢而精确的ADC,也不需要引入Dither,只需要将流水线型逐次逼近模数转换器第一级电容阵列的电容进行分组,每次转换采用不同的电容组合,即可避免电容失配在同一码字的误差进行累加,因此,与传统DAC前台校正、LMS校正算法或者“慢而精确的辅助ADC校正”来提高线性度的校正方法相比,具有不牺牲采样率、结构更简单、占用芯片面积更小、更容易在片上实现的效果。
  • 一种逐次逼近型模数转换器及时序控制方法-201610315649.1
  • 邱翠雯;李鹏;张威龙;邓廷 - 南京凌鸥创芯电子有限公司
  • 2016-05-12 - 2019-08-06 - H03M1/38
  • 本发明特别涉及一种逐次逼近型模数转换器及时序控制方法。逐次逼近型模数转换器包括第一采样电路、转换电路和用于控制第一采样电路采样时序和转换电路转换时序的控制模块。逐次逼近型模数转换器的工作过程包括信号采样阶段和信号转换阶段,通过变采样周期模式或者逆采样周期模式改变信号采样阶段的工作时序;变采样周期模式为将信号采样阶段的预期采样周期划分为多个单位采样周期;逆采样周期模式为将信号采样阶段和信号转换阶段进行重叠。本发明通过对采样时序和转换时序进行控制,提高了逐次逼近型模数转换器在信号源的内阻较大时的转换速度,当存在不同内阻的信号源时,所述逐次逼近型模数转换器可以保持较高的转换速度。
  • 一种提升线性度的逐次逼近性ADC结构-201822120446.4
  • 宋博尊;任明远;秦思雨 - 哈尔滨理工大学
  • 2018-12-18 - 2019-07-26 - H03M1/38
  • 本实用新型公开了一种提升线性度的逐次逼近性ADC结构,包括采样保持电路(103),改进的基准电路(101),DAC电路(100),改进的比较器电路(102),逻辑控制(104),通过将模拟信号电平信息采样后保持在采样电容上并输出给后端电路。之后通过电容阵列和开关阵列,完成二进制搜索算法。DAC的基准电压是一个具有温度补偿的高精度的带隙基准源。比较器利用带前置放大器的锁存比较器,能获得比较好的整体噪声失调特性,拥有远小于静态比较器的功耗。逻辑部分采用异步SAR控制逻辑电路,避免外部高速时钟,降低了时钟电路的功耗和噪声干扰。该实用新型与普通的ADC电路相比具有拥有着很大的区别,改进后的电路功耗、线性度等特性得到了很大的改良。
  • 逐步逼近式模拟数字转换器及其控制方法-201610193030.8
  • 陈杉;秦琳 - 豪威科技(上海)有限公司
  • 2016-03-30 - 2019-07-23 - H03M1/38
  • 本发明提供了一种逐步逼近式模拟数字转换器及其控制方法,所述逐步逼近式模拟数字转换器包括两个电容阵列、两组开关、一个参考电压缓冲器以及一个比较器,每组开关包括采样开关阵列、参考电压开关阵列及对地开关阵列,每个电容阵列的上极板与比较器的一个输入端连接,每个电容阵列的下极板与一组采样开关阵列连接,且比较器的两个输入端选择性与参考电压缓冲器连接,两组对地开关阵列均接地,两组参考电压开关阵列均与参考电压缓冲器连接。本发明的逐步逼近式模拟数字转换器采用下极板采样方式,使得与比较器的输入端连接的电容阵列度寄生电容和电荷注入不敏感,提高了结果的精度;结构中仅用一个参考电压缓冲器,降低了成品的功耗及面积。
  • 适用于单、双端输入的逐次逼近模数转换器-201610273712.X
  • 蔡化 - 四川和芯微电子股份有限公司
  • 2016-04-28 - 2019-07-05 - H03M1/38
  • 本发明公开了一种适用于单、双端输入的逐次逼近模数转换器其包括输入采样开关、正端电容阵列、负端电容阵列、比较器、逐次逼近控制逻辑、正端选择开关阵列、负端选择开关阵列、控制开关组及切换开关;正端电容阵列、比较器通过输入采样开关与外部正相输入信号端连接;负端电容阵列、比较器通过输入采样开关与外部负相输入信号端连接,负端电容阵列通过控制开关组及切换开关与外部负相输入信号端连接,负端选择开关阵列与逐次逼近控制逻辑的输出端、控制开关组连接,切换开关与外部正相信号输入端、控制开关组连接;且正端选择开关阵列、负端选择开关阵列分别与正基准电压端、负基准电压端连接,比较器的输出端与逐次逼近控制逻辑的输入端连接。本发明的技术方案节省了的电容面积,降低了生产成本。
  • 异步逐次逼近型模数转换电路-201510051478.1
  • 荀本鹏;刘飞;郭萌萌;唐华;杨海峰 - 中芯国际集成电路制造(上海)有限公司
  • 2015-01-30 - 2019-07-02 - H03M1/38
  • 一种异步逐次逼近型模数转换电路,所述异步逐次逼近型模数转换电路包括:比较电路、异或门电路、异步逐次逼近逻辑电路、非门电路、与门电路、或门电路、亚稳态检测电路以及数模转换电路。亚稳态检测电路在检测到比较器亚稳态后,停止后续比较,将当前输出作为异步逐次逼近型模数转换电路。下次采样信号的到来后,异步逐次逼近型模数转换电路正常开始下次模数转换。由于在亚稳态出现时,异步逐次逼近逻辑电路的输出和输入的模拟信号值误差已在电路精度的允许范围内,从而异步逐次逼近型模数转换电路在比较电路出现亚稳态的情形下依然可以输出可信比较结果,并且本发明实施例并未改变异步逐次逼近逻辑电路的内部结构,易于实施。
  • 逐次比较型模拟数字转换器以及物理量检测传感器-201510132276.X
  • 田中敦嗣;羽田秀生 - 精工爱普生株式会社
  • 2015-03-24 - 2019-06-28 - H03M1/38
  • 本发明提供逐次比较型模拟数字转换器以及物理量检测传感器。该逐次比较型模拟数字转换器即使为减小输入电量和电路面积而减小单位电容,也能够减轻单位电容的比精度的影响。逐次比较型模拟数字转换器(1)具有电荷再分配型数字模拟转换电路(10)、比较器(20)及控制电路(30)。电荷再分配型数字模拟转换电路具有:单位电容阵列(13),通过在公共输出线(12)上并联连接k个单位元件(11)而形成,该k个单位元件(11)的每一个通过串联连接开关(SW)和单位电容(C)而形成;选择器(15),基于DEM对经m根电压供给线(14A~14C)向k个单位元件中作为DEM对象的j个单位元件具有的开关的至少三个输入端子中的一个输入端子供给的电压之一进行选择。
  • 一种全差分开关电容比较器-201821768927.X
  • 邹睿;李洪芹;刘海珊;吴健珍 - 上海工程技术大学
  • 2018-10-30 - 2019-06-18 - H03M1/38
  • 本实用新型公开了一种全差分开关电容比较器,是由六只开关、两个电容和一个比较器组成,其中:在正向电压的输入端与正向电压的输出端之间依次串联有第一开关、第一电容和比较器的正输入端,在反向电压的输入端与反向电压的输出端之间依次串联有第二开关、第二电容和比较器的负输入端,并且,在第一开关与第一电容之间、第一电容与比较器的正输入端之间、第二开关与第二电容之间、第二电容与比较器的负输入端之间分别并联有一开关支路。本实用新型具有高精度、低功耗、电路结构简单、占用面积小等优点,可满足模数转换器对高速、高精度和低功耗的性能要求。
  • 混合模拟-数字转换器和混合模拟-数字转换方法-201580002577.9
  • 刘纯成 - 联发科技股份有限公司
  • 2015-08-27 - 2019-06-04 - H03M1/38
  • 一种混合模拟‑数字转换器包括多个模拟‑数字转换电路和一个合并电路。所述多个模拟‑数字转换电路分别用于为同一个模拟输入产生局部数字输出,其中,所述多个模拟‑数字转换电路包括数字斜坡模拟‑数字转换器用于在时间域执行信号量化处理。所述合并电路用于合并所述多个模拟‑数字转换电路产生的局部数字输出,以产生所述模拟输入的最终的数字输出。
  • 异步逐次逼近型模数转换电路-201510051537.5
  • 荀本鹏;刘飞;郭萌萌;唐华;杨海峰 - 中芯国际集成电路制造(上海)有限公司
  • 2015-01-30 - 2019-05-28 - H03M1/38
  • 一种异步逐次逼近型模数转换电路,所述异步逐次逼近型模数转换电路包括:比较电路、非门电路、与门电路、异或门电路、异步逐次逼近逻辑电路、亚稳态检测电路、以及数模转换电路。所述异步逐次逼近型模数转换电路通过亚稳态检测电路识别异步逐次逼近型模数转换电路亚稳态,并将亚稳态检测电路的输出反向后与比较电路输出进行与运算,将运算结果送至异步逐次逼近逻辑电路,使得异步逐次逼近逻辑电路不受比较电路亚稳态的影响,从而异步逐次逼近型模数转换电路在一个时钟周期内完成所有位的比较,提升所述模数转换电路性能。
  • 模拟数字转换装置及其初始化方法-201510149665.3
  • 丁行波;徐峰;吴明远 - 智原微电子(苏州)有限公司;智原科技股份有限公司
  • 2015-03-31 - 2019-05-24 - H03M1/38
  • 模拟数字转换装置及其初始化方法。模拟数字转换装置包括第一切换电容单元、第二切换电容单元、电路单元、第一及第二初始化开关、第三及第四电容以及逻辑缓冲器。第一及第二切换电容单元依据第一控制信号分别使各第一及第二电容耦接至第一逻辑电压、第二逻辑电压或第一或第二输入电压,并分别产生第一及第二电压。电路单元比较第一电压及第二电压来产生第一控制信号。第一及第二初始化开关分别串接在第一及第二电压与共模端点间。第三及第四电容分别接收第一及第二电压并共同耦接共模端点。逻辑缓冲器输出第一或第二逻辑电压至共模端点。
  • 一种抗抖动电路、方法及基于该电路的逐次逼近型模数转换器-201510002072.4
  • 李彪;向建军;何天长;叶飞 - 成都锐成芯微科技有限责任公司
  • 2015-01-04 - 2019-05-21 - H03M1/38
  • 本发明公开了一种抗抖动电路、方法及基于该电路的逐次逼近型模数转换器,它包括寄生电感L1、寄生电感L2、寄生电阻R1、寄生电阻R2、开关S1、电容C1、电容C2、开关S2和开关S3,寄生电感L1的输入端与信号输入端Vin连接,寄生电感L1的输出端依次通过寄生电阻R1、开关S1和电容C1与信号输出端Vout连接,寄生电感L2的输入端与信号输入端VDD连接,寄生电感L2的输出端通过寄生电阻R2与开关S2的不动端口a连接,开关S2的不动端口b通过电容C1与信号输出端Vout连接,开关S2的动端c通过电容C2与单开关S3的动端c连接,开关S3的不动端口b与地对接,开关S3的不动端口a与信号输入端VDD连接。本发明可有效降低由绑定线所引起的抖动,提高集成电路的响应速度。
  • 预充电采样保持电路和用于给采样保持电路预充电的方法-201510062809.1
  • P.博格纳 - 英飞凌科技股份有限公司
  • 2015-02-06 - 2019-04-30 - H03M1/38
  • 预充电采样保持电路和用于给采样保持电路预充电的方法。这里公开的是预充电采样保持电路的实施例。该电路具有输入端子、参考电压端子和输出端子。另外,该电路具有采样电容和取消电容,所述采样电容耦合在输入端子和参考电压端子之间并被配置用于当采样保持电路处于保持模式下时提供采样电压。还公开了预充电采样保持电路和用于操作模/数转换器中的预充电采样保持电路的方法的实施方式。
  • 基于逐次逼近寄存器的模数转换器-201480083935.9
  • 罗可欣;林晓志;彭国福;沈煜;安基仲 - 美国莱迪思半导体公司
  • 2014-10-23 - 2019-04-19 - H03M1/38
  • 提供了一种基于逐次逼近寄存器(SAR)的模数转换器(ADC),其通过在锁存时间由时钟信号锁存比较器输出之前向数模转换器(DAC)馈送比较器输出信号以开始DAC电容器稳定,来增加了被分配用于DAC电容器网络中的电容器的稳定的时间帧。SAR ADC(100)可以包括在比较器(120)的锁存时间之前从比较器(120)直接向DAC(140)提供比较器输出的窗口电路(138)。在锁存时间之后,比较器输出的锁存版本被提供给DAC电容器(144)。通过在锁存之前向DAC电容器(144)提供电容器输出,与其中DAC比较器(144)稳定在比较器(120)的锁存时间之后开始的SAR DAC(100)相比,DAC电容器(144)可以更早地稳定。
  • 一种高速转换的逐次逼近ADC电路-201610116745.3
  • 包应江 - 武汉众为信息技术有限公司
  • 2016-03-01 - 2019-04-02 - H03M1/38
  • 本发明公开了一种高速转换的逐次逼近ADC电路,包括:第一电容转换阵列、第二电容转换阵列、第一比较器、第二比较器、SAR控制逻辑、差分信号输入端、第一自举开关和第二自举开关。通过实施本发明通过5位的小电容阵列量化来绝对10位DAC电容阵列中的高5位,可以保障低功耗相对较低的基础上,提高逐次逼近ADC的转换速度。
  • 连续逼近式模拟至数字转换器与转换方法-201410629828.3
  • 黄诗雄 - 瑞昱半导体股份有限公司
  • 2014-11-10 - 2019-03-15 - H03M1/38
  • 本发明公开了连续逼近式模拟至数字转换器与转换方法。本发明揭露一种连续逼近式模拟至数字转换器,能够提高转换的准确性,包含:一连续逼近式模拟至数字转换电路,用来依据一模拟输入信号产生M个位,其中该M个位是由一最高有效位与接续于该最高有效位之后的连续M‑1个位所组成,且该M为大于1之整数;以及一多位产生电路,用来于该M个位产生后,接收该连续逼近式模拟至数字转换电路所输出之一电容数组输出信号以及一对比信号达一预定时间,再据以一次性地产生N个位,其中该N个位是由一最低有效位及先于该最低有效位之连续N‑1个位所组成,且该N为大于1之整数。
  • 控制比较器输入偏移电压的装置-201310201046.5
  • 王猛 - 恩智浦美国有限公司
  • 2013-03-11 - 2019-03-08 - H03M1/38
  • 本发明涉及一种控制比较器输入偏移电压的装置。在一个实施例中,用于去除比较器电路输入偏移电压的装置包括输入电压偏移电容器,充电和放电该电容器的控制逻辑用以提供一偏移消除电压。该偏移消除电压依赖于该比较器电路的输出来去除该比较器的输入偏移电压。由该控制逻辑控制的开关装置在该电容器和该控制逻辑之间切换信号。
  • 一种模数转换器中开关电容比较器电路-201510542441.9
  • 严伟;廖浩勤 - 西安启微迭仪半导体科技有限公司
  • 2015-08-28 - 2019-01-29 - H03M1/38
  • 本发明公开一种模数转换器中开关电容比较器电路,其特征在于:包括开关电容电路、预放大电路、锁存输出电路、失调校准电路;所述开关电容电路连接所述预放大电路的输入端,所述锁存输出电路连接所述预放大电路的输出端,所述失调校准电路与预放大连路相连接。本发明此校准技术不会在比较器的信号节点上引入任何寄生参数,可以提高比较器的响应速度,适合于高速ADC的应用场合。
  • 一种逐次逼近型模数转换器及其开关时序-201610231354.6
  • 刘术彬;王国益;刘俊 - 西安电子科技大学昆山创新研究院
  • 2016-04-14 - 2019-01-29 - H03M1/38
  • 本发明涉及一种逐次逼近型模数转换器及其开关时序。该开关时序包括采样步骤和转换周期步骤。本发明采用上极板采样和单边电容同时转换方法使MSB和MSB‑1位量化的功耗为0,同时通过将MSB电容进行拆分并在激活的电容阵列上使用回打技术,使从MSB‑2开始的开关周期可以只使用三个参考电平(Vcm、Vref和Gnd)中的两个(Vcm和Vref、Vcm和Gnd)作为参考电平来切换正在使用的电容阵列,最终提出了一种高线性度,高能效SAR‑ADC开关时序。
  • 逐次逼近型模数转换器-201510264507.2
  • 陈杉;邓黎平 - 豪威科技(上海)有限公司
  • 2015-05-21 - 2019-01-18 - H03M1/38
  • 本发明提供了一种逐次逼近型模数转换器,在比较器的运算放大器与地之间增设控制开关,当所述逐次逼近型模数转换器进行采样时,所述控制开关闭合,以使所述运算放大器处于休眠状态;当所述逐次逼近型模数转换器进行转换时,所述控制开关开启,以使所述运算放大器处于工作状态。由于控制开关的存在,可以控制运算放大器的工作状态,从而避免了在逐次逼近型模数转换器进行采样时,由于运算放大器仍处于工作状态所导致功耗的增加的问题,有效的降低了当信号源输出阻抗变大时,增加采样时间所带来SAR ADC功耗。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top