[发明专利]接收器有效

专利信息
申请号: 201410687616.0 申请日: 2014-11-07
公开(公告)号: CN104363008A 公开(公告)日: 2015-02-18
发明(设计)人: 李永胜 申请(专利权)人: 上海兆芯集成电路有限公司
主分类号: H03K5/13 分类号: H03K5/13
代理公司: 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人: 刘新宇
地址: 200120 上海市浦东新*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种接收器,包括:数据延迟电路,将数据信号作延迟,以产生延迟数据信号;维持时间最佳化电路,该维持时间最佳化电路包括校正电路和延迟控制电路,延迟控制电路用于将时脉信号延迟一延迟时间,以产生延迟时脉信号,校正电路用于根据延迟数据信号的转换边缘和延迟时脉信号的转换边缘来产生校正脉冲信号,延迟时间根据校正脉冲信号进行调整;D型触发器,具有数据端、时脉端以及输出端,数据端用于接收延迟数据信号,时脉端用于接收延迟时脉信号,输出端用于输出取样信号。本发明几乎不会受制程、电压或是温度变异的影响,其可于不同环境中提供稳定的性能,且兼得改良数据取样程序的稳定度以及确保整体系统的操作速度等双重优势。
搜索关键词: 接收器
【主权项】:
一种接收器,其特征在于,包括:一数据延迟电路,将一数据信号作延迟,以产生一延迟数据信号;一维持时间最佳化电路,包括:一延迟控制电路,将一时脉信号延迟一延迟时间,以产生一延迟时脉信号,其中该延迟时间根据一校正脉冲信号来进行调整;以及一校正电路,根据该延迟数据信号的转换边缘和该延迟时脉信号的转换边缘来产生该校正脉冲信号;以及一D型触发器,其中该D型触发器具有一数据端、一时脉端以及一输出端,该D型触发器的该数据端用于接收该延迟数据信号,该D型触发器的该时脉端用于接收该延迟时脉信号,而该D型触发器的该输出端用于输出一取样信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410687616.0/,转载请声明来源钻瓜专利网。

同类专利
  • 一种脉冲产生器-201920264103.7
  • 莫枭雄;闫胜伟 - 上海科闫系统科技有限公司
  • 2019-03-02 - 2019-10-29 - H03K5/13
  • 本实用新型公开了一种脉冲产生器,包括556双定时器、脉冲调节模块、异或门IC2C。电源依次经过电阻R4、电阻R8、电容C9接地。电阻R8与电容C9的公共节点分别连接至556双定时器的第一阈值引脚、第一触发引脚。电源依次经过电阻R5、电阻R7、电容C8接地。电阻R7与电容C8的公共节点分别连接至556双定时器的第二阈值引脚、第二触发引脚。脉冲调节模块连接至电阻R5与电阻R7的公共节点。第一输出引脚连接异或门IC2C的第一输入端;第二输出引脚连接异或门IC2C的第二输入端。通过对两个556双定时器的多级调节和脉冲信号叠加,最终输出时间间隙多样的脉冲信号;电路结构简单、成本低。
  • 一种低延时同步装置及方法-201910514768.3
  • 林金;梁福田;徐昱;孙丽华;郭成;邓辉;吴玉林;龚明;彭承志;朱晓波;潘建伟 - 中国科学技术大学
  • 2019-06-13 - 2019-09-20 - H03K5/13
  • 一种低延时同步装置及方法,装置包括:延时链(1),由一个及以上的延时单元依次连接组成,输入信号依次经延时单元进行延时;触发器单元(2),由一个及以上的触发器组成,触发器与延时单元一一对应,用于在采样信号的时钟沿到来时,对每一延时单元输出端的信号进行锁存;编码单元(3),用于将每一触发器中锁存的信号转换为编码数据;选择输出单元(4),用于根据编码数据选择相应的延时单元,并输出该延时单元输出端的信号。通过对输入信号进行一种及以上的延时,并根据输入信号与采样信号选择输出其中最优延时后的信号,使得输出信号在采样信号采样期间保持稳定。
  • 改善二次雷达脉冲信号上升和下降沿的装置及其改善方法-201610192117.3
  • 于龙;孟欢;范青;甘成才;刘磊承 - 安徽四创电子股份有限公司
  • 2016-03-28 - 2019-09-20 - H03K5/13
  • 本发明属于单脉冲二次雷达系统领域,特别涉及一种改善二次雷达脉冲信号上升和下降沿的装置及其改善方法。本发明包括PIN开关单元和功率放大器单元,所述PIN开关单元的信号输入端、控制端分别连接射频输入信号、TTL控制信号,所述PIN开关单元的信号输出端连接功率放大器单元的信号输入端,所述功率放大器单元的信号输出端输出射频输出信号。通过TTL控制信号来控制PIN开关单元的导通和截止,不仅改善了二次雷达脉冲信号的上升和下降沿,使上升沿和下降沿满足50ns~100ns的指标要求,而且本发明具备结构简单、使用方便、成本低廉的特点。
  • 多路数据合成时钟产生装置-201610547315.7
  • 丁一;刘军;万贤杰;杨卫东 - 中国电子科技集团公司第二十四研究所
  • 2016-07-12 - 2019-08-27 - H03K5/13
  • 本发明提供一种多路数据合成时钟产生装置,包括产生电路和脉宽恢复电路,产生电路用于根据全速时钟产生数据合成时钟,脉宽恢复电路用于根据全速时钟的反相时钟,对数据合成时钟中消减的脉宽进行恢复。本发明通过根据全速时钟的反相时钟,对数据合成时钟中消减的脉宽进行恢复,可以解决由于前级不理想时序造成的多路数据合成时钟脉宽削减问题,为后级动态逻辑MUX提供脉宽满足使用要求的多路数据合成时钟。
  • 一种具有猝发同步功能的信号发生器-201310666042.4
  • 丁新宇;王悦;王铁军;李维森 - 苏州普源精电科技有限公司
  • 2013-12-10 - 2019-08-02 - H03K5/13
  • 本发明提供了一种具有猝发同步功能的信号发生器,包括时钟单元、同步单元、采样单元和波形产生单元,所述的时钟单元,用于产生第一工作时钟和第二工作时钟;所述的同步单元,用于根据第一工作时钟、第二工作时钟和外部输入的触发脉冲信号,产生第一工作时钟的延迟时钟;所述的采样单元,用于根据所述的延迟时钟和触发脉冲信号,产生触发同步信号;所述的波形产生单元,用于根据所述的延迟时钟和触发同步信号,产生波形。本发明所述的信号发生器,解决了现有技术中猝发输出波形与触发脉冲信号不同步的问题,消除了由此带来的波形抖动。
  • 猝发参数可变的信号发生器和循环数可变的猝发信号发生器-201310703467.8
  • 丁新宇;王悦;王铁军;李维森 - 苏州普源精电科技有限公司
  • 2013-12-19 - 2019-06-11 - H03K5/13
  • 本发明公开了一种猝发参数可变的信号发生器,包括时钟单元、控制单元、内触发单元和波形产生单元,所述的时钟单元用于产生系统时钟,所述的控制单元用于接收外部输入的N(N>1)个不同的猝发时间间隔,所述的内触发单元用于根据所述的N个猝发时间间隔和系统时钟产生N个内触发信号;所述的波形产生单元用于根据所述的N个内触发信号产生猝发波形。为了解决现有技术中猝发时间间隔固定的技术问题,本发明所述的信号发生器可以满足用户分段猝发的需求,可以设置多个猝发时间间隔,并按照每个时间间隔分段输出猝发波形。
  • 舒曼波发生装置-201610842353.5
  • 郭静波;赵毅;陈险峰;陈俊岭;王璇;朴冠宇;胡铁华 - 广东骏丰频谱股份有限公司
  • 2016-09-21 - 2019-05-21 - H03K5/13
  • 本发明提供一种舒曼波发生装置,包括:直流斩波器、控制器、逆变电路、电感线圈以及可变电阻器;所述直流斩波器的输入端与电源连接,输出端与逆变电路的驱动端连接;所述控制器用于产生脉冲信号,并与逆变电路的逻辑控制端连接;所述逆变电路的输出端与所述电感线圈连接,以使所述电感线圈通电,从而产生舒曼波;所述可变电阻器与所述电感线圈串联设置,用于调节所述电感线圈中的电流大小,从而调整所述舒曼波的强度。本发明提供的舒曼波发生装置,结构简单,体积和重量都可以做的很小,且功耗较低,整体性能较好。
  • 一种基于同轴硅通孔的片上延迟单元电路-201811085592.6
  • 钱利波;钱科芳;叶益迭;夏银水 - 宁波大学
  • 2018-09-18 - 2019-02-22 - H03K5/13
  • 本发明公开了一种基于同轴硅通孔的片上延迟单元电路,包括若干级同轴硅通孔时延模块,每级同轴硅通孔时延模块包括前端驱动器、同轴硅通孔和后端驱动器,前端驱动器和后端驱动器分别接外部输入电源,同轴硅通孔包括自内而外依次设置的金属内芯、五氧化二钽介质层、金属外芯和二氧化硅介质层,二氧化硅介质层的外侧由硅衬底包裹,金属内芯的一端与前端驱动器相连,金属内芯的另一端与后端驱动器相连,金属外芯接地。该延迟单元电路采用同轴硅通孔作为片上延迟单元的主要时延模块,同轴硅通孔尺寸较小且抗PVT波动,同时为提高电路驱动能力,在同轴硅通孔的前后端各增加一级有源缓冲器,整个延迟单元电路尺寸紧凑、时延精确与驱动能力强。
  • 一种高线性度可调数字相位插值器-201610403630.2
  • 刘伟豪;黄鲁 - 中国科学技术大学先进技术研究院
  • 2016-06-02 - 2019-01-01 - H03K5/13
  • 本发明公开了一种高线性度可调数字相位插值器,包括四个相位插值单元,相位插值单元包括四条支路,每一条支路由一个饥饿型反相器和一个限流电阻组成,饥饿型反相器的输入端作为支路的第一端,限流电阻串联在饥饿型反相器的输出端,限流电阻远离饥饿型反相器的一端作为支路第二端;两条支路的第一端共连作为相位插值单元的一个输入端,剩余两条支路的第一端共连作为相位插值单元的另一个输入端;其中两条支路的第二端分别作为相位插值单元的两个时钟信号输出端或者空悬,剩余两个支路的第二端共连作为相位插值单元的时钟信号输出端。本发明避免了传统模拟相位插值器带来的高功耗和失配等问题。
  • 一种用于频率信号发生芯片的修调装置-201511019883.1
  • 高剑;冯建科;郭士瑞;张东;李杰;蒋常斌;于明 - 北京自动测试技术研究所
  • 2015-12-29 - 2018-11-02 - H03K5/13
  • 本发明公开了一种用于频率信号发生芯片的修调装置,包括高速计数电路、2选1电路、修调译码电路和修调控制电路;高速计数电路一方面接收来自集成电路自动测试设备的寄存器输入信号,另一方面接收来自待测试的频率信号发生芯片的频率输出信号,高速计数电路输出的计数值传递给2选1电路;2选1电路的一端连接集成电路自动测试设备,另一端连接修调译码电路;修调译码电路连接修调控制电路,修调控制电路通过修调控制通道连接待测试的频率信号发生芯片的修调管脚。利用本发明,可以实现实时频率测试和修调,可多路并行测试,满足高速低成本的量产测试要求。
  • 基于通信接口的单脉冲信号延时实验装置-201820284096.2
  • 党宗学 - 党宗学
  • 2018-02-28 - 2018-09-25 - H03K5/13
  • 基于通信接口的单脉冲信号延时实验装置由通信电路、单脉冲信号输入电路、数据锁存电路、延时电路连接构成。其中,通信电路的输出端接数据锁存电路的输入端;单脉冲信号输入电路的输出端接数据锁存电路的输入端;数据锁存电路的输出端接延时电路的输入端。基于通信接口的单脉冲信号延时实验装置具有电路简单、纯硬件电路实现、对外交互性较好的优点,可用于高校科学实验,及高速脉冲信号移相处理中。
  • 一种信息处理方法及电子设备-201510952518.X
  • 吴安;杨杰;彭朗;荣沫 - 四川九洲电器集团有限责任公司
  • 2015-12-17 - 2018-09-18 - H03K5/13
  • 本申请公开了一种信息处理方法及电子设备,所述方法包括:接收待放大的射频脉冲序列;确定与所述射频脉冲序列相对应的控制电压脉冲序列;基于所述控制电压脉冲序列,调整射频脉冲放大器的控制电压,对所述射频脉冲序列进行功率放大,以使放大后的射频脉冲序列的序列顶部不平度满足一预设条件。本申请提供上述技术方案,用于解决现有技术中存在脉冲信号在经过射频脉冲放大器放大后,输出信号的序列顶部不平度难以保证的技术问题,实现了消除序列顶部不平的技术效果。
  • 一种相位插值器及其控制方法-201610305008.8
  • 徐希;陈峰;夏洪锋;陶成;邰连梁;陈晓飞 - 龙迅半导体(合肥)股份有限公司
  • 2016-05-06 - 2018-08-10 - H03K5/13
  • 本发明提供了一种相位插值器及其控制方法,相位插值器中的权重单元包括第一开关管、第二开关管、第三开关管、第四开关管、第一电流源、第二电流源和待机负载;当权重单元处于开启状态时,第三开关管和第四开关管导通,第一电流源和第二电流源通过第一开关管和第三开关管以及第二开关管和第四开关管输出电流;当权重单元处于关闭状态时,第三开关管和第四开关管断开,第一电流源通过第一开关管和第二开关管向待机负载提供电流。当权重单元处于关闭状态时,节点A、B、C具有靠近所述权重单元开启时的电压,因此,只需将这些节点的电压从该电压建立到正常的工作电压即可,从而可以减弱权重单元的切换瞬时效应,提高相位插值器的工作性能。
  • 一种秒脉冲闸门控制装置及控制方法-201610868881.8
  • 李星 - 江汉大学
  • 2016-09-30 - 2018-04-10 - H03K5/13
  • 本发明涉及一种秒脉冲闸门控制装置和控制方法,包括VXCO模块,还包括GPS信号接收机、相位累积模块、DDS分频模块、压控修正模块和伺服模块;本发明通过引入GPS信号作为同步参考信号,在T=1秒的脉冲信号宽度内进行同步参考信号与分频信号进行相位累积计算,并通过相位差最终计得直流纠偏电压,通过将和由伺服模块测得的初始修正电压V0结合后对VCXO模块进行压控修正,提高了VCXO模块的频率输出精度。
  • 一种相位插值器-201720722496.2
  • 皮德义;刘昌 - 新港海岸(北京)科技有限公司
  • 2017-06-20 - 2018-02-06 - H03K5/13
  • 本申请提供一种相位插值器,包括第一电阻、第二电阻、6组晶体管电路和M个电流切换单元;其中,每组晶体管电路分别包括第一NMOS晶体管、第二NMOS晶体管和第三NMOS晶体管,第一NMOS晶体管的漏极与第一电阻的一端连接,第二NMOS晶体管的漏极与第二电阻的一端连接,第一NMOS晶体管的源极、第二NMOS晶体管的源极分别与第三NMOS晶体管的漏极连接;该6组晶体管电路中,3组晶体管电路中的第三NMOS晶体管的源极分别与M个电流切换单元的第一端连接,剩余3组晶体管电路中的第三NMOS晶体管的源极分别与M个电流切换单元的第二端连接。本申请提供的相位插值器提高了输出时钟信号的精度和相位可控性。
  • 一种波形控制系统-201710665841.8
  • 王陈伟 - 王陈伟
  • 2017-08-07 - 2017-12-15 - H03K5/13
  • 本发明公开了一种波形控制系统,包括密勒积分电路、施密特电路、施密特触发器和电源VCC,密勒积分电路输出端连接施密特电路,施密特电路输出端分别连接施密特触发器输入端和滤波电路输入端,施密特触发器输出端连接密勒积分电路输入端,所述电源VCC分别为密勒积分电路和施密特触发器供电,所述滤波电路输出端连接系统的输出端Vo。本发明波形控制系统采用直流电源VCC直接转换为方波信号,通过改变电源VCC大小以及电容C1的充放电频率即可改变输出端方波信号的幅值以及频率,不需要进行二次放大,稳定性高,得到的波形失真率低。
  • 用于时钟变换的QC‑BC01电路模块-201410648086.9
  • 王秀萍 - 浙江工商大学
  • 2014-11-14 - 2017-12-08 - H03K5/13
  • 本发明创造了一种把QC转换为BC01的电路,该电路由四个阈0.5的NMOS管、三个阂1.5的NMOS管、一个阈2.5的NMOS管、两个阈‑0.5的PMOS管、一个阈‑1.5的PMOS管和一个阈‑2.5的PMOS管组成;本发明的价值在于该转换电路在确保QC有用信息不丢失的前提下,将QC信号转换为易于识别和使用的BC01信号;这样一方面可以使用QC信号驱动基于BC01信号的数字电路,另一方面解决了QC与BC01间的兼容问题;另外,由于该转换电路把识别难度大的QC转换为了易识别的BC01,所以可采用该转换电路和简单的BC01识别电路来组成QC的识别电路,这样可降低QC应用电路的复杂度,进而有助于QC的推广应用。
  • 一种抗ESD的信号解调集成电路-201510103551.5
  • 曾正球;肖华;於昌虎 - 广州金升阳科技有限公司
  • 2015-03-09 - 2017-09-22 - H03K5/13
  • 一种抗ESD的信号解调集成电路,接收来自变压器副边绕组的窄脉冲信号或尖脉冲信号,将窄脉冲信号或者尖脉冲信号还原成幅值等于副边工作电压的窄脉冲数字信号,与现有技术相比,本发明可以将信号检测电路与ESD防护与电压钳位进行有效结合;同时,本发明中所述电路具备电路结构简单、功耗小,成本低的特征。
  • 一种一位实时延时器-201720056170.0
  • 罗力伟;黄杨 - 四川益丰电子科技有限公司
  • 2017-01-17 - 2017-09-19 - H03K5/13
  • 本实用新型属于电子通信技术领域,具体而言,涉及一种一位实时延时器。该延时器包括延时器本体和延时器电路,延时器本体上设有延时器电路,延时器电路中第一衰减器、延时开关、第二衰减器、放大器和第一电容依次电性连接,电流校正电路和电感串联连接后与放大器直接连接,电阻一端和电流校正电路电性连接,另一端和电感电性连接,第二电容一端和电感电性连接,另一端接地,施密特触发器和延时开关电性连接。本实用新型通过不同长度的第一微带线和第二微带线实现不同的延时时间,通过电流校正电路、第二电容和电感组成的滤波电路以实现低的延迟误差和插入损耗。
  • 在象限边界具有改进的线性度的相位插值器-201720098039.0
  • J·卓;J·南宫 - 赛灵思公司
  • 2017-01-25 - 2017-09-05 - H03K5/13
  • 一种在象限边界具有改进的线性度的相位插值器,包括数模转换器,其用于生成与相位信号相关联的偏置信号;多路复用器,其具有输入接口和输出接口,其中所述数模转换器被耦接至所述多路复用器的输入接口;第一电流源;以及第二电流源;其中所述数模转换器被配置成向所述第一电流源和所述第二电流源提供泄放电流信号,而旁路所述多路复用器。
  • 延迟电路-201210476800.1
  • 蔡惠民;叶育民 - 晨星软件研发(深圳)有限公司;晨星半导体股份有限公司
  • 2012-11-21 - 2017-07-18 - H03K5/13
  • 本发明提供一种具有不对称延迟时间的延迟电路,其可对输入信号的不同转态提供不同长度的延迟时间。其中,延迟电路包含有多个延迟模块。每一延迟模块又分别包含有多个延迟单元以及至少一逻辑门。当输入信号发生上升转态时,本发明的延迟电路可提供一较长的延迟时间,而当输入信号发生下降转态时,本发明的延迟电路可提供一较短的延迟时间。
  • 用于产生延迟列选择信号的存储装置和信号延迟电路-201310120499.5
  • 安南沙瓦;方楚昂 - 南亚科技股份有限公司
  • 2013-04-09 - 2017-07-07 - H03K5/13
  • 本发明提供一种用于产生延迟列选择信号的存储装置和信号延迟电路。本发明所提供的信号延迟电路包括输入反相器、第一反相器、电容器、第一晶体管、第二反相器和输出反相器。输入反相器接收输入信号和输出信号至第一反相器。电容器耦接至第一反相器的输出端。第一晶体管的第二端耦接至第一反相器的输出端,以及第一晶体管的第一端耦接至工作电压。第二反相器的输入端耦接至第一反相器的输出端,且第二反相器的输出端耦接至第一晶体管的控制端。输出反相器用来产生延迟输出信号。
  • 一种50Hz对称互补时基电路芯片-201621401806.2
  • 吴瑞良 - 吴瑞良
  • 2016-12-20 - 2017-06-30 - H03K5/13
  • 本实用新型公开了一种50Hz对称互补时基电路芯片,用于产生供逆变器使用的50Hz方波信号,其包括外壳以及外壳内部的半导体硅片、振荡电路和分频电路,其中外壳上设有直流电源正极端子、直流电源负极端子、晶振插接端子和输出端子,由输出端子产生50Hz方波信号;振荡电路和分频电路设置在半导体硅片上,分频电路与振荡电路连接;振荡电路包括一晶振、一电阻、一电容和两个非门,晶振的频率为3.2768MHz,晶振由外侧插入晶振插接端子,电阻的阻值为4.7k,电容的电容量为100p,振荡电路用于产生频率为3.2768MHz方波;分频电路包括16个二分频电路,每一二分频电路均包括四个非门和四个传输门,分频电路对3.2768MHz方波进行16次二分频后得到50Hz方波。
  • 一种过零信号滤波方法及装置-201710001663.9
  • 曹壬艳;李朋;谢琳琳;张青花;鞠旋;刘翔;李进涛;唐波;赵丹 - 青岛海尔空调器有限总公司
  • 2017-01-03 - 2017-06-20 - H03K5/13
  • 本发明公开了一种过零信号滤波方法及装置,所述方法包括检测是否出现上升沿/下降沿信号;若是,则连续N次检测信号的电平高低,N>1;判断检测到的信号是否均为高电平/低电平;若是,则所述上升沿/下降沿信号为过零信号的上升沿/下降沿;在过零信号周期内,在第一设定时间段T1内,检测是否再次出现上升沿/下降沿信号;若是,则该再次出现的上升沿/下降沿信号为干扰信号,滤除干扰信号。本发明的过零信号滤波方法及装置,准确判断出过零信号的起始上升沿/下降沿,有效滤除了过零信号中的干扰。
  • 用于与高幅值正弦波相对应的方波信号提取电路-201410101990.8
  • 贾其兵;魏旺全;曾潜明 - 成都引众数字设备有限公司
  • 2014-03-19 - 2017-05-24 - H03K5/13
  • 本发明涉及用于与高幅值正弦波相对应的方波信号提取电路。本发明比较器的引脚BS、引脚BAL以及引脚VCC+均连接有第一电源正极和接地电容C4,比较器引脚VCC‑连接第一电源负极和接地电容C3,比较器引脚IN+连接信号输入电路,比较器引脚IN‑串接接地电容C2,比较器引脚E0连接C2接地端,比较器引脚IN‑连接电阻R7,电阻R7一端接电容C2接地端,比较器引脚IN‑连接二极管D3和电阻R6,二极管D3阳极与引脚IN‑连接,二极管D3阴极连电阻R6,电阻R6另一端连电容C2和电阻R7公共端。本发明抗干扰性好,提取的方波信号准确度高。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top