[发明专利]避免存储器芯片周围阻抗不匹配的方法、存储系统及模板无效
申请号: | 02144439.0 | 申请日: | 2002-09-27 |
公开(公告)号: | CN1411059A | 公开(公告)日: | 2003-04-16 |
发明(设计)人: | 安保久;池田博明 | 申请(专利权)人: | 尔必达存储器株式会社 |
主分类号: | H01L23/50 | 分类号: | H01L23/50;H01L27/10 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 关兆辉,张天舒 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一个数据总线的信号线路包括在第一接线板上的第一导线和在第二接线板上的第二导线。第二接线板被安装在第一接线板上以便彼此串联连接第一和第二导线,从而建立信号线路。半导体器件与第二导线连接。在该数据总线系统中,按照第二接线板上半导体器件的附加的电容来确定第二导线的阻抗,以便协调第一接线板的阻抗和第二接线板的阻抗。 | ||
搜索关键词: | 避免 存储器 芯片 周围 阻抗 匹配 方法 存储系统 模板 | ||
【主权项】:
1.一种数据总线的信号线路的布线方法,其中:信号线路包括放置在第一接线板上的第一导线和放置在至少一个第二接线板上的第二导线;第二接线板被安装在第一接线板上以便彼此串联连接第一和第二导线,从而建立信号线路;以及至少一个半导体器件与第二导线连接,该方法包括步骤,布线一个导线,按照作为第二导线的第二接线板上半导体器件的附加容量来确定该导线的阻抗,以便协调第一接线板的阻抗与第二接线板的阻抗。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于尔必达存储器株式会社,未经尔必达存储器株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02144439.0/,转载请声明来源钻瓜专利网。
- 上一篇:成像器件及包含成像器件的电子设备
- 下一篇:液晶显示装置