[发明专利]一种多通道并行隔离A/D采集处理方法有效

专利信息
申请号: 201010121167.5 申请日: 2010-03-10
公开(公告)号: CN102192765A 公开(公告)日: 2011-09-21
发明(设计)人: 程蜀炜;韩彬;寇志强 申请(专利权)人: 连云港杰瑞电子有限公司
主分类号: G01D21/02 分类号: G01D21/02
代理公司: 南京众联专利代理有限公司 32206 代理人: 刘喜莲
地址: 222006 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 通道 并行 隔离 采集 处理 方法
【权利要求书】:

1.一种多通道并行隔离A/D采集处理方法,其特征在于,该方法的电路由输入隔离电路、信号调理电路、数字隔离器和FPGA组成,对多通道、不同类型传感器输出的模拟电压信号进行并行输入隔离采集,每个通道输入的模拟电压信号依次通过输入隔离电路、信号调理电路和数字隔离器传送至FPGA;每个通道的输入隔离电路与信号调理电路连接的一端的地电位相异,通道之间没有接地回路的互连;信号调理电路由增益调节电路和高精度的∑-ΔA/D转换器构成,模拟电压信号经输入隔离电路后送入增益调节电路,再经∑-ΔA/D转换器,转换后生成串行数字量SDO,同时输出一个串行移位时钟SCLK和转换完成标志信号READY;串行数字量SDO经数字隔离器输出,再通过FPGA进行串并转换处理,实现多通道并行隔离A/D采集处理。

2.根据权利要求1所述的采集处理方法,其特征在于,所述的FPGA的内部电路包括输入单元、输出单元、时钟分频器、驱动器、同步信号控制逻辑、移位寄存器、锁存器和存储器;外部输入时钟CLOCK经过输入单元进入时钟分频器,再经驱动器将主时钟MCLK信号传送至输出单元,同时外部输入时钟CLOCK经过同步信号控制逻辑生成控制信号CONV传送至输出单元;每个通道的串行数字量SDO、串行移位时钟SCLK和转换完成标志信号READY依次通过移位寄存器、锁存器和存储器传送至输出单元;输入单元和输出单元完成接口处理功能;时钟分频器和驱动器用来生成每个通道∑-ΔA/D转换器的主时钟MCLK,从而控制∑-ΔA/D转换器的采样率;同步信号控制逻辑输出每个通道的控制信号CONV,用来设置∑-ΔA/D转换器的采样时刻;移位寄存器和锁存器共同完成串并转换处理;存储器内放置所有通道转换后的并行数据,实现与上位机的通信。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于连云港杰瑞电子有限公司,未经连云港杰瑞电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010121167.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top