专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1489716个,建议您升级VIP下载更多相关专利
  • [发明专利]产生器以及使用其的显示装置-CN201110392670.9有效
  • 蔡易宬;沈炜智 - 群康科技(深圳)有限公司;奇美电子股份有限公司
  • 2011-11-23 - 2013-06-05 - G09G3/20
  • 一种时产生器,包括一电荷共享单元。电荷共享单元依据多个控制信号对多个输入信号执行一电荷共享操作。多个输入信号依序地被致能,且每一输入信号具有一致能期间。多个输入信号至少包括第一、第二、与第三输入信号。第二输入信号的致能期间发生于第一输入信号的致能期间与第三输入信号的致能期间之间。在第一与第二输入信号的致能期间之间,电荷共享单元使第一与第二输入信号之间电连接。在第二与第三输入信号的致能期间之间,电荷共享单元执使第二与第三输入信号之间电连接。
  • 产生器以及使用显示装置
  • [发明专利]倍频、乘频及数字脉冲产生电路、时间数字转换器-CN201710965902.2有效
  • 皮特·J·哈尔斯曼 - 新唐科技股份有限公司
  • 2017-10-17 - 2020-03-24 - G04F10/00
  • 本发明提供一种时倍频、乘频及数字脉冲产生电路、时间数字转换器。在时倍频电路中,输入信号馈送至可编程延迟区块,反输入信号馈送至另一个可编程延迟区块。这些可编程延迟区块的输出与输入信号和反时信号通过与门组合,以便在时信号的上升沿和下降沿产生时脉脉冲。这些信号使用或门组合,以提供具有输入信号频率的两倍频率的输出时信号。对于每个时周期,连续设置可编程延迟控制位于SAR电路,并将延迟电路的输出与输入信号进行比较,以确定控制位的值。本发明可用于提供具有不同需求的工作周期的时倍频器。
  • 倍频数字脉冲产生电路时间转换器
  • [发明专利]半导体存储装置及数据设定方法-CN201810071244.7有效
  • 小嶋英充 - 华邦电子股份有限公司
  • 2018-01-25 - 2021-04-16 - G11C16/10
  • 本发明提供能够正确设定输入数据的半导体存储装置及数据设定方法。该半导体存储装置包括:输入电路,将输入数据输出到数据总线上;逻辑电路,回应于与外部时信号同步的写入时信号,将数据总线上的输入数据输出到由列地址所选择的数字线;页缓冲器,回应于延迟写入时信号的内部时信号,将数字线的数据保持于由列地址所选择的列的保持电路;以及地址计数器,回应于写入时信号来产生列地址。其中回应于写入时信号,将列地址供给至逻辑电路,回应延迟的内部时信号,将列地址供给至页缓冲器。
  • 半导体存储装置数据设定方法
  • [发明专利]分频器-CN200710161515.X有效
  • 刘先佑 - 威盛电子股份有限公司
  • 2007-09-24 - 2008-02-20 - H03K21/10
  • 二触发器组分别由输入及反相输入所触发,再由分频选择器选择触发器组的其中之一输出作为分频输出信号。二闩锁器分别由输入及反相输入所触发,再由一模数选择器选择二闩锁器的其中之一输出。分频逻辑门电路接收模数逻辑门电路的输出以及反相分频输出信号,用以在(N+0.5)分频模式下,于分频输出信号的每一周期内抑制输入的半个周期,借此用以产生0.5分频效果。
  • 分频器
  • [发明专利]滤波器及时滤波方法-CN201711259596.7有效
  • 王俊程 - 新唐科技股份有限公司
  • 2017-12-04 - 2023-07-28 - H03K5/13
  • 本发明提供一种时滤波器及时滤波方法。该时滤波器包括一第一延迟电路、一第二延迟电路、一第一设定电路、一第二设定电路以及一第三设定电路。第一延迟电路反相输入,用以产生一反相时,并延迟反相时,用以产生一第一处理时。第二延迟电路延迟输入,用以产生一第二处理时。第一设定电路根据反相时及第一处理时的位准产生一重置时。第二设定电路根据输入及第二处理时的位准产生一设定时。第三设定电路根据设定时的上升边缘,设定输出时为第二位准。第三设定电路根据重置时的上升边缘,设定输出时为第一位准。本发明可避免输出时受到突波影响。
  • 滤波器及时滤波方法
  • [发明专利]宽修正电路、宽修正方法及电子设备-CN201780001259.X有效
  • 张孟文 - 深圳市汇顶科技股份有限公司
  • 2017-09-27 - 2021-03-19 - H03K5/00
  • 本申请提供一种宽修正电路、宽修正方法及电子设备,以解决现有数字时钟接收到的时钟信号的宽无法满足要求的问题。其中宽修正电路包括:延迟模块,用于依据延迟控制参数对输入钟信号进行延迟处理,得到延迟时钟信号;逻辑运算模块,用于将所述输入钟信号与所述延迟时钟信号进行逻辑运算,以对所述输入钟信号进行宽的修正,得到输出时钟信号;反馈模块,用于依据所述输出时钟信号的宽及目标宽,确定所述延迟控制参数,并将所述延迟控制参数反馈至所述延迟模块。本申请可以经过上述宽修正过程自动得到各种宽的时钟信号,从而满足各种不同情况下数字时钟对信号脉宽的要求。
  • 修正电路方法电子设备
  • [发明专利]相位校正装置及相位校正方法-CN201210439360.2有效
  • 林见儒;刘凯尹 - 瑞昱半导体股份有限公司
  • 2012-11-06 - 2014-05-21 - H03L7/18
  • 一种相位校正装置及相位校正方法,该装置包含:振荡器,产生参考时;锁相回路,依据该参考时产生输入;多相位时产生器;选择器;模拟至数字转换器;控制电路,依据转换结果产生及储存一或多个参数并控制该选择器进行选择;以及相位校正电路,于关闭及重新启动该锁相回路后,依据该控制电路的重置信号及该参考时提供一校正信号至该多相位时产生器,并依据该校正信号输出该锁相回路的输入至该多相位时产生器,该多相位时产生器再依据该校正信号及该输入重新产生频率相同但相位不同的多个输出时并将之输出至前述选择器,该控制电路则依据该一或多个参数来控制该选择器选择该多个输出时的其中之一以作为运作时
  • 相位校正装置方法
  • [发明专利]工作周期校正器-CN201410282729.2有效
  • 李永胜 - 威盛电子股份有限公司
  • 2014-06-23 - 2017-09-22 - H03K19/0944
  • 该压控延迟电路将一输入信号延迟一延迟时间,以产生一延迟时信号,其中该延迟时间根据一控制电位来进行调整。该边缘侦测器侦测该输入信号和该延迟时信号的时边缘,以对应地产生一第一时边缘信号和一第二时边缘信号。该SR锁存器根据该第一时边缘信号和该第二时边缘信号来产生一触发信号。相较于传统设计,本发明的工作周期校正器可接受更广域的输入工作周期,且不易受到制程、电压以及温度变异所造成的影响。
  • 工作周期校正
  • [发明专利]控制电路以及控制方法-CN201310032836.5在审
  • 陈力辅 - 瑞昱半导体股份有限公司
  • 2013-01-28 - 2014-08-06 - H03K17/082
  • 本发明公开了一种控制电路以及控制方法,该控制电路用来产生一第一控制信号以及一第二控制信号,其包含:一反向器,用来依据一输入来产生一反向时;一第一延迟电路,用来产生一第一延迟控制信号;一第二延迟电路,用来产生一第二延迟控制信号;一第一遮罩电路,用来依据该输入来产生一第一遮罩信号;一第二遮罩电路,用来依据该反向时来产生一第二遮罩信号;一第一逻辑判断电路,用来依据该第二遮罩信号以及该输入来产生该第一控制信号至该第一延迟电路;以及一第二逻辑判断电路,用来依据该第一遮罩信号以及该反向时来产生该第二控制信号至该第二延迟电路。
  • 控制电路以及控制方法
  • [发明专利]延迟锁相回路及时信号产生方法-CN201110043728.9有效
  • 萧乔蔚;王思婷 - 联咏科技股份有限公司
  • 2011-02-23 - 2012-08-29 - H03L7/06
  • 电压控制延迟线路依据直流电压信号产生一输出时信号,其中电压控制延迟线路将输入信号延迟一既定周期而产生输出时信号。相位频率检测回路依据输入信号与输出时信号的相位差产生直流电压信号,并由起始信号所控制。相位限制回路限制输出时信号的延迟小于一延迟时间,并产生起始信号,以使能相位频率检测回路。另外,一种时信号产生方法亦被提出。本发明提供的延迟锁相回路和时信号产生方法均可正常输出时信号,不会产生错误判断。
  • 延迟回路及时信号产生方法
  • [发明专利]同步镜延迟电路和同步镜延迟操作方法-CN201810981078.4有效
  • 何文乔 - 华邦电子股份有限公司
  • 2018-08-27 - 2021-07-09 - G11C7/22
  • 同步镜延迟电路包括延迟监视电路、向前延迟电路、第一位移电路、向后延迟电路、第二位移电路,以及时频率检验电路。时频率检验电路包含复数时频率检验单元。每一时频率检验单元会判断外部输入信号的频率是否比振荡器输出的参考时信号的频率慢,以产生一判断结果。每一时频率检验单元会将判断结果传送给第一位移电路和第二位移电路。第一位移电路和第二位移电路会根据判断结果,决定是否先延迟外部输入信号。
  • 同步延迟电路操作方法
  • [发明专利]宽时钟拓扑结构电路-CN202111275488.5在审
  • 姜晓伟;包兴刚 - 上海亿家芯集成电路设计有限公司
  • 2021-10-29 - 2022-02-08 - H03K7/08
  • 本发明涉及一种宽时钟拓扑结构电路,包括:时钟宽生成模块和时钟拓扑延时模块;时钟宽生成模块对输入钟进行n个延时子模块串行连接,每级延时子模块输出端连接到一选择器的输入端,通过选择器的m+1个控制信号选择所需的某一延时时钟,并且与原输入钟进行“与”操作生成不同宽时钟输出,并且作为时钟拓扑延时模块输入,时钟拓扑延时模块可产生多个不同延时时钟供不同锁存器使用。可以有效控制延迟率,使得到达每个输入的一定延迟,以满足脉冲宽度对于信号完整性的严苛要求。
  • 时钟拓扑结构电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top