专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果19个,建议您升级VIP下载更多相关专利
  • [发明专利]闪存储存装置、闪存控制器及数据写入方法-CN201010117087.2有效
  • 许智仁;黄意翔;吴宗霖 - 群联电子股份有限公司
  • 2010-02-12 - 2011-08-17 - G06F3/06
  • 本发明提供一种闪存储存装置、闪存控制器及数据写入方法。储存装置中的闪存包括多个实体区块,每一实体区块包括多个实体地址,上述实体地址包括至少一快速实体地址与至少一慢速实体位址地址。此方法包括将上述实体区块至少分组为数据区与备用区,设定预设区块数量并从备用区提取m个实体区块。此方法还包括接收具有写入数据与逻辑地址的写入指令,根据逻辑地址与预设区块数量决定m个实体区块所表示的暂存区的逻辑地址范围。并在判断写入数据所欲写入的所有逻辑地址在暂存区的逻辑地址范围内时,使用快速模式将写入数据写入至m个实体区块中。
  • 闪存储存装置控制器数据写入方法
  • [发明专利]具有仿真系统的闪存及其方法-CN200710080344.8无效
  • 楼仁杰;许智仁 - 群联电子股份有限公司
  • 2007-03-02 - 2008-09-03 - G06F3/06
  • 本发明公开了一种具有仿真系统的多型式闪存及其方法。所述方法包含下列步骤:a)将仿真电路数据提供给多型式闪存;b)将仿真电路数据转换成程序电路装置;c)将多型式闪存的闪存存取接口连接到第一主系统;d)将多型式闪存的大型存取接口连接到第二主系统;e)通过闪存存取接口/大型存取接口在多型式闪存的缓冲缓存器和第一主系统/第二主系统之间传送数据讯号;及f)通过程序电路装置及闪存存取接口/大型存取接口在缓冲缓存器和第一主系统/第二主系统之间传送控制讯号,因而方便地将仿真系统合并到多型式闪存。
  • 具有仿真系统闪存及其方法
  • [发明专利]广义闪存及其方法-CN200610109322.5有效
  • 楼仁杰;许智仁 - 群联电子股份有限公司
  • 2006-08-08 - 2008-02-13 - G06F3/06
  • 本发明公开了一种闪存及其方法,其具有可更容易开发多形式的闪存的广义接口。同时其广义闪存包括物理内存,用于存储数据;逻辑控制器,与物理内存连接,用于提供物理内存的识别功能并与外部系统以统一格式通信;及缓冲缓存器,与逻辑控制器连接,其中逻辑控制器及缓冲缓存器将物理内存映射到完整连续内存空间,进而更容易开发多形式的闪存。
  • 广义闪存及其方法
  • [发明专利]侦测调整电路-CN200510085973.0有效
  • 颜暐駩;许智仁 - 群联电子股份有限公司
  • 2005-07-21 - 2007-01-24 - G05F1/46
  • 本发明为一种侦测调整电路,于电压参考电路的主要电阻上设置有复数与主要电阻串联的调整电阻,而各电阻分别并联有晶体管开关,且各晶体管开关为连接于逻辑控制器,而逻辑控制器为依序连接有与晶体管开关数量相等的侦测电路及保险丝,当侦测电路接收一个低到高的电源重置信号来侦测保险丝是否烧断,进而发出“0”代表未烧断或“1”代表烧断的电压位准给逻辑控制器,逻辑控制器依据逻辑转换表转换接收到电压位准控制相对的晶体管开关,以决定各晶体管开关的导通与否,来微调电压参考电路的主要电阻值。
  • 侦测调整电路
  • [发明专利]调整器-CN200510078123.8有效
  • 颜暐駩;许智仁 - 群联电子股份有限公司
  • 2005-06-13 - 2006-12-20 - H03K17/22
  • 本发明涉及一种调整器,该调整器设置有差动放大器,而该差动放大器连接于参考电压与第一晶体管,而第一晶体管连接有回授装置,且第一晶体管与差动放大器之间连接有第二晶体管,而第二晶体管连接有电压侦测器及二极管,且二极管连接于预设的电源,而该电压侦测器会持续侦测回授装置与第一晶体管之间的输出电压,而当此电压低于预设电源的电压值时,该电压侦测器会发出一信号来致能第二晶体管,而将第一晶体管的栅-源电压(VGS)限制在一个二极管的压差,以减小第一晶体管的推动能力,减少输出电压(VOUT)突然爬升过高的现象。
  • 调整器
  • [发明专利]改善闪存于低阶格式化时的效能-CN200410054442.0有效
  • 陈庆聪;颜暐駩;许智仁;欧阳志光 - 群联电子股份有限公司
  • 2004-07-22 - 2006-01-25 - G11C16/02
  • 本发明为一种改善闪存于低阶格式化时的效能,尤指使用闪存所制成的储存装置于出厂前所执行的低阶格式化的效能改善方法,而该闪存为具有复数个实体区段,且各实体区段为具有复数个分页(Page),而当此闪存制成储存装置后并执行低阶格式化时,将闪存中每一个实体区段的第一个与最后一个分页(Page)写入相对应的逻辑区段地址,以加快闪存所制成的储存装置于出厂前所执行的低阶格式化所需的时间,让厂商可以相同的设备而得到更大的产能,使生产成本降低,进而减少消费者的消费成本。
  • 改善闪存低阶格式化效能

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top