专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3193743个,建议您升级VIP下载更多相关专利
  • [发明专利]可编程逻辑芯片时钟网络资源的测试方法-CN202110425046.8有效
  • 王方园;谭江;蒋义冠;许明亮 - 深圳市紫光同创电子有限公司
  • 2021-04-20 - 2022-09-13 - G06F11/22
  • 本发明提供了一种可编程逻辑芯片时钟网络资源的测试方法,包括:配置专用时钟输入端口为普通输入输出端口;接收自所述普通输入输出端口输入的时钟信号;配置所述时钟信号的传输路径并连接至时钟网络;其中,所述传输路径包括依次传递所述时钟信号的所述普通输入输出端口、可编程互连线、专用时钟端口输出逻辑、I O BANK、专用时钟端口输出逻辑、所述时钟网络。本发明的测试方法,通过配置专用时钟输入端口为普通输入输出端口,接收自所述普通输入输出端口输入的时钟信号并连接至时钟网络;从而可以只使用一个输入输出端口作为时钟的输入端口同时可以遍历到所有的专用时钟输入端口,减少测试激励所使用输入输出端口的数量,提高覆盖率。
  • 可编程逻辑芯片时钟网络资源测试方法
  • [发明专利]一种系统时钟的实现方法、系统和时钟功能板-CN200710166404.8有效
  • 饶龙记;洪峰;陈成;李善甫 - 华为技术有限公司
  • 2007-10-31 - 2009-05-06 - H04L7/04
  • 本发明提供了一种系统时钟的实现方法、系统和时钟功能板,其中,实现方法包括:时钟功能板通过自身的第一输出使能时钟端口输出系统时钟信号到至少一个先进夹层卡(AMC)上的第一输入时钟端口,或将该第一输出使能时钟端口设置为高阻状态,通过自身的第二输出使能时钟端口输出系统时钟信号到所述至少一个AMC上的第二输入时钟端口,或将该第二输出使能时钟端口设置为高阻状态,当两个输出使能时钟端口同时输出系统时钟时,就可以实现为AMC提供两套系统时钟,当其中一个输出使能时钟端口设置为高阻状态时,便可以实现为AMC提供一套系统时钟,从而灵活地为AMC提供一套或一套以上的系统时钟
  • 一种系统时钟实现方法功能
  • [发明专利]芯片、神经网络处理器及芯片的制造方法-CN202210113940.6在审
  • 郭飞亚 - OPPO广东移动通信有限公司
  • 2022-02-07 - 2022-05-24 - G06F1/12
  • 该芯片包括:控制模块,包括输入端口输出端口时钟网络,输入端口用于接收第一时钟信号,时钟网络用于将第一时钟信号传输至输出端口;同步模块,包括寄存器,寄存器的时钟端口输出端口连接,第一时钟信号通过输出端口传输至寄存器的时钟端口,以便同步模块根据第一时钟信号进行时钟同步;其中,时钟网络包括第一公共路径,第一公共路径的第一端与输入端口连接,第一公共路径的第二端直达输出端口。当第一时钟信号进入控制模块后,通过第一公共路径直达控制模块的输出端口,从而减小第一时钟信号的时钟延时,降低第一时钟信号在控制模块中的时钟延时之间的差值。
  • 芯片神经网络处理器制造方法
  • [实用新型]端口芯片及芯片系统-CN202221397819.2有效
  • 刘浩杰;杨凡 - 思特威(上海)电子科技股份有限公司
  • 2022-05-30 - 2022-12-06 - H04N5/369
  • 本实用新型提供一种四端口芯片,通过主电源端口和主接地端口供电,通过主时钟端口和主数据端口进行数据交互;所述四端口芯片包括:时钟模块,用于根据主时钟端口输入的外部时钟形成同步时钟;数据输入模块,连接时钟模块的输出端,用于在同步时钟的控制下,接收主数据端口输入的配置信息并存储;主模块,连接数据输入模块的输出端,用于读取配置信息并进行芯片配置,及在系统时钟的控制下产生待传数据;数据输出模块,连接时钟模块的输出端和主模块的输出端,用于根据同步时钟将待传数据在设定帧格式下通过主数据端口单端输出。通过本实用新型提供的四端口芯片,实现了通过少量端口数的芯片将像素信号量化后单端输出
  • 端口芯片系统
  • [发明专利]应用于TX时钟的缓冲器电路-CN202310771621.9有效
  • 栾昌海 - 牛芯半导体(深圳)有限公司
  • 2023-06-28 - 2023-09-22 - H03K17/693
  • 本申请的实施例提供了一种应用于TX时钟的缓冲器电路,该电路包括:多路复用器模块,设置有多个时钟信号输入端口时钟信号输出端口和选择信号输入端口,用于根据输入的选择信号从输入的多个时钟信号中确定目标时钟信号,并将目标时钟信号从时钟信号输出端口输出;单端转差分模块,与时钟信号输出端口连接,用于生成目标时钟信号对应的两相时钟信号;多路复用器模块包括反相器单元和使能开关单元;反相器单元与多个时钟信号输入端口和使能开关单元连接,使能开关单元还与选择信号输入端口时钟信号输出端口连接。
  • 应用于tx时钟缓冲器电路
  • [发明专利]eMMC卡的时钟相位动态切换方法、结构及eMMC卡-CN202310478989.6在审
  • 董斌;曾德能;李向丁;马志敏;李俊龙 - 昆山迈致治具科技有限公司
  • 2023-04-28 - 2023-07-28 - G06F1/08
  • 本发明公开了eMMC卡的时钟相位动态切换方法、结构及eMMC卡,eMMC卡包括锁相环,锁相环输出3个同频不同相的时钟a信号、时钟b信号、时钟c信号,时钟b信号、时钟c信号分别接至多路选择器的两个输入端口,多路选择器的输出端口输出时钟d信号并接至逻辑块的输入端口,逻辑块中的交互逻辑块输出时钟切换信号e至多路选择器的sel选择端口时钟切换信号e为第一电平时,多路选择器的输出端口选择时钟b信号作为输出信号;时钟切换信号e为第二电平时,多路选择器的输出端口选择时钟c信号作为输出信号。eMMC卡的控制器的发送逻辑和接收逻辑工作在同一个时钟域,从而降低控制器核心逻辑的设计难度和设计冗杂度。
  • emmc时钟相位动态切换方法结构
  • [发明专利]自动跳线装置及通信设备-CN202111197735.4在审
  • 林秋培;邹紧跟;陈清平 - 上海矽睿科技股份有限公司
  • 2021-10-14 - 2022-02-08 - G06F13/42
  • 通过自动跳线装置包括:串行数据端口时钟端口、串行数据输出端口时钟输出端口、检测模块和切换模块,检测模块与串行数据端口时钟端口电连接,用于检测串行数据端口时钟端口的连接状态,并向切换模块输出控制信号;切换模块与串行数据端口时钟端口、串行数据输出端口时钟输出端口电连接,切换模块根据控制信号在第一状态和第二状态之间切换;解决了现有技术中串行数据信号和时钟信号交换时,从设备与主设备之间的通信将失败的问题
  • 自动跳线装置通信设备
  • [实用新型]自动跳线装置及通信设备-CN202122475099.9有效
  • 林秋培;邹紧跟;陈清平 - 上海矽睿科技股份有限公司
  • 2021-10-14 - 2022-05-17 - G06F13/42
  • 通过自动跳线装置包括:串行数据端口时钟端口、串行数据输出端口时钟输出端口、检测模块和切换模块,检测模块与串行数据端口时钟端口电连接,用于检测串行数据端口时钟端口的连接状态,并向切换模块输出控制信号;切换模块与串行数据端口时钟端口、串行数据输出端口时钟输出端口电连接,切换模块根据控制信号在第一状态和第二状态之间切换;解决了现有技术中串行数据信号和时钟信号交换时,从设备与主设备之间的通信将失败的问题
  • 自动跳线装置通信设备
  • [发明专利]一种双反馈的延迟锁相环-CN201810230902.2有效
  • 曾夕;杨海玲;李志芳;严慧婕;徐晨辉 - 上海集成电路研发中心有限公司;成都微光集电科技有限公司
  • 2018-03-20 - 2022-03-04 - H03L7/087
  • 本发明公开了一种双反馈的延迟锁相环,包括相位检测模块、延迟模块、控制模块和选择模块;所述相位检测模块的三个输入端口分别连接参考时钟、反馈时钟Ⅰ和反馈时钟Ⅱ,相位状态输出端口连接所述控制模块的输入端口;所述控制模块的输出端口连接所述选择模块的输入端口Ⅰ;所述延迟模块的输入端口连接所述参考时钟,所述延迟模块的输出端口连接所述选择模块的输入端口Ⅱ;所述选择模块的输出端口输出选择后的时钟。本发明提供的一种双反馈的延迟锁相环,基于2π相位时钟和2π滞后相位时钟作为双反馈时钟的新型相位检测结构,提高了相位检测模块的抗错误能力,从而提高了延迟锁相环的可靠性。
  • 一种反馈延迟锁相环
  • [发明专利]一种数据读写电路-CN202310437613.0在审
  • 陈鑫磊;朱多;王少东;孙京涛;汪朝晖 - 北京华大信安科技有限公司
  • 2023-04-21 - 2023-07-25 - G11C7/10
  • 本申请提供一种数据读写电路,该电路包括:控制电路、端口选择电路和单端口RAM;该控制电路用于对时钟源产生的第一时钟信号进行处理,输出端口选择信号的时钟周期为第一时钟信号的时钟周期的n倍;端口选择电路用于接收端口选择信号,在第一时钟信号的第i个时钟周期,基于端口选择信号选择并输出第i个第一输入端组接收的输入信号组;单端口RAM用于接收并处理端口选择电路输出的第i个输出信号组。通过在第一时钟信号的每一时钟周期选择一个端口进行数据处理,使得在端口选择信号的一个时钟周期实现同时进行多个端口的数据处理,从而使用单端口RAM实现多端口RAM功能,实现方式简单,能够适用于不同场景,提高芯片使用灵活性
  • 一种数据读写电路
  • [发明专利]一种时钟延时、数据访问方法、系统及设备-CN201210193533.7有效
  • 凌兴锋;黄健安 - 京信通信技术(广州)有限公司
  • 2012-06-12 - 2014-01-01 - G06F13/42
  • 本发明实施例提供了一种时钟延时、数据访问方法、系统及设备,主要内容包括:时钟延时模块接收主设备的时钟延时数比特数,并针对每一比特时钟延时,向主设备发送延时指令,指示主设备用于模拟串行外设接口SPI中的时钟端口的通用输出输出GPIO端口在一个时钟周期内,向从设备的SPI中的时钟端口输出半个时钟周期的低电平后在输出半个时钟周期的高电平,由于在上述延时过程中,利用主设备的GPIO端口来模拟SPI中的时钟端口,实现了任意比特数的时钟延时,不再受SPI中的时钟端口仅能实现8比特整数倍的时钟延时限制,因此,满足了从设备的特定比特数的时钟延时需求。
  • 一种时钟延时数据访问方法系统设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top