专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果470576个,建议您升级VIP下载更多相关专利
  • [发明专利]FPGA逻辑综合逻辑优化的实现方法及装置、系统-CN201911375726.2有效
  • 刘奎;王宁;王维;王勇麟;宋宁;刘建华 - 广东高云半导体科技股份有限公司
  • 2019-12-27 - 2022-10-28 - G06F30/343
  • 本发明公开了FPGA逻辑综合逻辑优化的实现方法及装置、系统,包括:后端处理装置在读取综合后网表后判断综合后网表中的逻辑优化结果与后端需求是否匹配;若否,则生成逻辑优化导向信息以提供给前端逻辑综合装置;当获取到逻辑优化导向信息时,前端逻辑综合装置根据逻辑优化导向信息对综合后网表中的逻辑优化结果执行逻辑优化操作得到目标逻辑优化结果,并根据目标逻辑优化结果生成新的综合后网表,前端逻辑综合装置生成的综合后网表用于提供给后端处理装置可见,实施本发明能够通过后端需求多次引导FPGA逻辑综合中的逻辑优化方向,不仅提高了逻辑优化控制方式的通用性以及优化效率,还提高了逻辑优化后的结果与后端需求的匹配度。
  • fpga逻辑综合优化实现方法装置系统
  • [发明专利]FPGA逻辑综合逻辑平衡控制方法及装置、系统-CN201911106124.7有效
  • 刘奎;张青;王维;王宁;宋宁;刘建华 - 广东高云半导体科技股份有限公司
  • 2019-11-13 - 2022-06-17 - G06F8/41
  • 本发明公开了FPGA逻辑综合逻辑平衡控制方法及装置、系统,包括:后端处理装置读取前端逻辑综合装置生成的综合后网表并判断综合后网表中的逻辑平衡结果与后端需求是否匹配,若否,则生成逻辑平衡导向信息并反馈至前端逻辑综合装置;当接收到逻辑平衡导向信息时,前端逻辑综合装置对综合后网表执行逻辑平衡优化操作以生成新的综合后网表,其中,生成的综合后网表用于提供给后端处理装置。可见,实施本发明能够根据后端处理装置反馈的逻辑平衡导向信息实现对综合后网表中逻辑平衡结果的优化,提高了逻辑平衡结果优化方式的通用性以及优化效率,还提高了逻辑平衡优化后的结果与后端需求的匹配度,进而提升了设计时序并降低功耗
  • fpga逻辑综合平衡控制方法装置系统
  • [发明专利]基于结果导向的逻辑推理控制方法及装置、系统-CN201911375727.7在审
  • 刘奎;张青;曹保健;宋宁;刘建华 - 广东高云半导体科技股份有限公司
  • 2019-12-27 - 2020-05-26 - G05B19/042
  • 本发明公开了基于结果导向的逻辑推理控制方法及装置、系统,包括:后端处理装置读取综合后网表后判断综合后网表中的逻辑推理结果与后端需求是否匹配;若否,则生成逻辑推理导向信息,以提供给前端逻辑综合装置;当获取到逻辑推理导向信息时,前端逻辑综合装置根据逻辑推理导向信息对综合后网表执行逻辑推理优化操作得到逻辑推理优化结果,并根据逻辑推理优化结果生成新的综合后网表。可见,实施本发明能够根据后端处理装置提供的逻辑推理导向信息实现对综合后网表中逻辑推理结果的多次迭代优化,不仅提高了逻辑推理结果优化方式的通用性以及优化效率,还提高了优化后的逻辑推理结果与后端需求的匹配度,进而有利于提高逻辑综合的质量。
  • 基于结果导向逻辑推理控制方法装置系统
  • [发明专利]多线程综合的控制方法及装置-CN202011503742.8有效
  • 王宁;李元策;刘奎;张青 - 广东高云半导体科技股份有限公司
  • 2020-12-18 - 2021-11-26 - G06F9/50
  • 本发明公开了多线程综合的控制方法及装置,包括:在解析RTL设计文件得到原始网表后,判断原始网表包括的所有类型的逻辑器件中是否存在满足预设器件分组条件的目标类型的逻辑器件;若是,则根据确定出的器件分组参数将目标类型的所有逻辑器件拆分成多个逻辑器件组;当需要对目标类型的所有逻辑器件进行逻辑综合时,启动预先为所有逻辑器件组创建的所有子线程并行执行对所有逻辑器件组的逻辑综合操作。可见,本发明能够在原始网表包括的逻辑器件中存在需要拆分的逻辑器件时,将其拆分成多个逻辑器件组并进行并行逻辑综合,有利于减少逻辑综合时间,提高逻辑综合效率,还能够提高CPU处理资源的利用率。
  • 多线程综合控制方法装置
  • [发明专利]逻辑综合方法、设备和存储介质-CN202010868667.9在审
  • 刘宇朝;田宾馆;徐华锋;郭彬 - 深圳市中兴微电子技术有限公司
  • 2020-08-25 - 2022-03-01 - G06F30/33
  • 本发明实施例公开一种逻辑综合方法、设备和存储介质,属于通信技术领域。该方法包括:根据目标配置文件中的模块综合配置信息,获取目标模块的综合输入数据,向第一目标服务器发送目标模块的综合输入数据以及逻辑综合工具的启动命令,获取第一目标服务器运行逻辑综合工具,对目标模块的综合输入数据进行逻辑综合后的网表文件及第一报告文件,当确定第一报告文件满足目标配置文件中的综合结果跟踪信息时,向第二目标服务器发送网表文件,向第三目标服务器发送网表文件以及综合输入数据。该逻辑综合方法,提高了逻辑综合的效率。
  • 逻辑综合方法设备存储介质
  • [发明专利]逻辑更正方法、装置、设备及存储介质-CN202310819508.3在审
  • 林德基;魏星;刁屹 - 奇捷科技(深圳)有限公司
  • 2023-07-06 - 2023-08-04 - G06F30/327
  • 本申请涉及数字芯片设计技术领域,提供了逻辑更正方法、装置、设备及存储介质,其中,该方法通过逻辑设计阶段生成的初始RTL文件、对数字芯片的设计逻辑进行更改后,在所述逻辑设计阶段生成的目标RTL文件、在所述逻辑综合阶段基于所述初始RTL文件生成的通用技术网表、在所述逻辑综合阶段基于所述目标RTL文件生成的通用技术网表、在所述逻辑综合阶段基于所述初始RTL文件生成的门级网表、在所述逻辑综合阶段基于所述目标RTL文件生成的门级网表生成所述逻辑更正文本,并基于所述逻辑更正文本对所述第一门级网表进行更正,得到所述逻辑综合阶段的目标门级网表,提高了对逻辑综合阶段的初始门级网表进行更正的成功率。
  • 逻辑更正方法装置设备存储介质
  • [发明专利]基于模型的综合导航监视模拟培训系统-CN201710787055.5在审
  • 黄干明;吴敏;李裕;朱会柱;彭文攀 - 中国航空无线电电子研究所
  • 2017-09-04 - 2018-02-02 - G09B9/00
  • 本发明公开了一种基于模型的综合导航监视模拟培训系统,包含综合导航监视系统逻辑行为模型、参与者模型、场景模型和交互界面;交互界面用于提供与综合导航监视系统逻辑行为模型、参与者模型和场景模型交互的手段;场景模型用于为综合导航监视系统逻辑行为模型和参与者模型提供与场景相关的状态的数据;参与者模型为综合导航监视系统逻辑行为模型提供驱动运行的数据。综合导航监视系统逻辑行为模型用于模拟综合导航监视系统的逻辑行为。本发明模拟了综合导航监视系统与用户以及维护工程师的所有交互,可以用于对用户和维护工程师进行直观高效的培训。
  • 基于模型综合导航监视模拟培训系统
  • [发明专利]一种基于变异的FPGA逻辑综合工具模糊测试方法-CN202110687838.2有效
  • 江贺;张漪;施重阳;刘辉 - 北京理工大学
  • 2021-06-21 - 2022-11-08 - G06F11/36
  • 本发明公开了一种基于变异的FPGA逻辑综合工具模糊测试方法,属于计算机软件测试技术领本发明针对FPGA逻辑综合器的特点,首先构建合适的逻辑综合器的测试用例集;然后,在符合Verilog HDL语法规则的前提下,设定变异算子并对测试用例种子程序执行变异操作,得到更有效的测试用例;之后,执行待测FPGA逻辑综合工具,对测试用例程序进行综合,转换与硬件资源相匹配的综合网表netlist;最后,通过验证网表netlist与综合前Verilog设计的等价性结果来判断FPGA工具是否存在缺陷。本方法通过设计变异算子执行变异产生更多有效的FPGA逻辑综合工具测试的测试用例程序,增加了测试用例的多样性,可以帮助FPGA设计开发者更好的找到检测逻辑综合工具中存在的故障,提高FPGA逻辑综合器的质量
  • 一种基于变异fpga逻辑综合工具模糊测试方法
  • [发明专利]快速逻辑等价性验证方法、装置、设备及存储介质-CN202310875980.9在审
  • 刁屹;魏星;林德基 - 奇捷科技(深圳)有限公司
  • 2023-07-18 - 2023-08-15 - G06F30/327
  • 本发明涉及集成电路等价性验证领域,公开了一种快速逻辑等价性验证方法、装置、设备及存储介质,用于提高逻辑等价性验证的效率。包括:读取目标电路的RTL文件及第一综合门级网表,将RTL文件作为参考文件;对第一综合门级网表进行数据提取,生成第一信息集合,通过第一信息集合进行中间操作逻辑分析,生成中间操作逻辑集合;通过中间操作逻辑集合进行模块数据提取,生成子模块逻辑数据集合;通过子模块逻辑数据集合对参考文件进行代码匹配,得到对应的RTL代码;过预置的内部综合器对RTL代码进行代码重组,生成第二综合门级网表;对第一综合门级网表及第二综合门级网表进行逻辑等价性验证,得到对应的逻辑等价性验证结果。
  • 快速逻辑等价验证方法装置设备存储介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top