专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果907210个,建议您升级VIP下载更多相关专利
  • [发明专利]基于OpenStack平台管理FPGA设备的方法-CN201910063589.2有效
  • 赵红博;王峰 - 郑州云海信息技术有限公司
  • 2019-01-23 - 2022-02-18 - G06F8/61
  • 本发明公开了一种基于OpenStack平台管理FPGA设备的方法,包括:当基于OpenStack平台创建虚拟机后,将预先存储至Nova组件中的FPGA设备信息进行可视化展示,以便用户选择与虚拟机连接的目标FPGA设备;当接收到用户输入的连接目标FPGA设备至虚拟机的指令时,确定目标FPGA设备的类型,并采用与目标FPGA设备的类型对应的连接方式连接目标FPGA设备和虚拟机。该方法可使与物理计算机通信的FPGA设备与OpenStack平台的虚拟机建立通信连接,提高了FPGA设备的使用率和管理效率。本发明公开的基于OpenStack平台管理FPGA设备的装置、设备及可读存储介质,具有相同技术效果。
  • 基于openstack平台管理fpga设备方法
  • [发明专利]一种嵌入式系统中多FPGA逻辑加载的方法-CN200710187675.1有效
  • 张小超;邓兵 - 中兴通讯股份有限公司
  • 2007-11-20 - 2009-05-27 - G06F9/445
  • 本发明公开了一种嵌入式系统中多FPGA逻辑加载的方法,所述方法包括,步骤1.目标装置上电复位,加载一FPGA逻辑;步骤2.判断从外存中读取的目标装置当前的功能配置与当前加载的FPGA逻辑支持的功能配置是否匹配,若匹配,则FPGA逻辑加载结束;否则,不匹配,转入步骤3;步骤3.加载与目标装置当前功能配置对应的FPGA逻辑。本发明方法,根据目标装置需要实现的各种功能,将不同功能配置进行分解,编译多个FPGA逻辑,降低了FPGA逻辑开发的难度系数;通过对多个FPGA逻辑的选择判断,达到对FPGA逻辑的自适应加载,实现目标装置的各种功能配置
  • 一种嵌入式系统fpga逻辑加载方法
  • [发明专利]一种带内FPGA升级方法、装置、设备及存储介质-CN202111006661.1在审
  • 张国奇 - 浪潮电子信息产业股份有限公司
  • 2021-08-30 - 2021-12-31 - G06F8/654
  • 本申请公开了一种带内FPGA升级方法、装置、设备及存储介质。该方法包括:通过终端命令编译目标设备驱动信息,以得到所述操作系统下针对FPGA升级的驱动文件;利用所述驱动文件,通过基本输入输出系统访问FPGA的FLASH存储器;根据目标镜像文件利用刷新工具对所述FLASH存储器进行刷新,以实现所述FPGA的带内升级。可见,通过操作系统下的终端命令编译目标设备驱动信息得到驱动文件,实现操作系统对FPGA的访问,然后利用目标镜像文件利用刷新工具对FPGA的FLASH存储器进行刷新,以实现对FPGA的带内升级。能够实现对FPGA的高效、便捷带内刷新,便于FPGA的维护。
  • 一种fpga升级方法装置设备存储介质
  • [发明专利]组态软件与FPGA的交互方法及交互系统-CN202011167626.3在审
  • 朱怀宇;冯雪;郭春;姜群兴;何允灵;王靖文;刘鑫;李铁明 - 国核自仪系统工程有限公司
  • 2020-10-27 - 2021-02-12 - G06F15/78
  • 本发明公开了组态软件与FPGA的交互方法及系统,组态软件包括若干图形化组件,交互方法包括:通过若干图形化组件生成目标组态图;根据目标组态图生成目标数据包;发送目标数据包至FPGAFPGA接收并解析目标数据包,并根据解析后的目标数据包对工业控制系统的数据进行处理。本发明中,在对FPGA的功能进行设计及修改时,无需花费大量的时间去写代码,即便是无相关背景知识的工程人员,也可以通过图形化组件来对FPGA的功能进行设计及修改,特别使在现场应用FPGA时,可以对FPGA的功能进行快速修改,节省了大量的时间成本,此外,通过图形化组件修改FPGA的功能也可以大量减少修改过程中认为因素引起的错误,进一步增加了对FPGA的功能实现的智能性。
  • 组态软件fpga交互方法系统
  • [发明专利]一种用于星载软件的在轨编程系统、方法及电路-CN202010689191.2有效
  • 赵建华;邹波;李鸿志;吴雪微;刘庆波;史秀花 - 上海无线电设备研究所
  • 2020-07-16 - 2023-07-07 - G06F8/61
  • 本发明公开了一种用于星载软件的在轨编程系统、方法及电路,所述方法包括:若DSP处理器功能发生异常或需要升级完善,则进行DSP程序在轨编程步骤,若FPGA处理器功能发生异常或需要升级完善,则进行FPGA程序在轨编程步骤;DSP程序在轨编程步骤:地面将DSP程序目标代码上注至在轨主控计算机,主控计算机将目标代码发送至FPGAFPGA再将目标代码写入DSP程序存储模块;FPGA在轨编程步骤:地面将FPGA程序目标代码上注至在轨主控计算机,主控计算机将目标代码发送给ASIC芯片,ASIC芯片再将目标代码写入FPGA程序存储模块;本方案可以同时实现FPGA软件和DSP软件的在轨编程,另外,当DSP处理器功能和/或FPGA处理器功能发生异常或需要升级完善时
  • 一种用于软件编程系统方法电路
  • [实用新型]一种用于FPGA芯片敏感区域定位的系统-CN201020266828.9无效
  • 冯文全;马拂晓;赵琦;孙桦;陆国雷;尹佳;刘苏潇;刘曦;王冬;赵洪博;官秀梅 - 北京航空航天大学
  • 2010-07-16 - 2011-05-11 - G06F17/50
  • 一种用于FPGA芯片敏感区域定位的系统,它包括制作故障控制模块、故障注入模块和敏感区域检测模块。其位置连接关系是:故障控制模块将生成所需含有故障信息的配置信息输出给故障注入模块,故障注入模块将配置信息注入到目标FPGA中,敏感区域检测模块实时检测并比较目标FPGA输出的信号。一种用于FPGA芯片敏感区域定位的方法,该方法有三大步骤。1.根据目标FPGA逻辑,经Xilinx ISE 9.1i编译后,找出目标FPGA芯片在该逻辑设计中所用到的区域;2.根据上步已确定的区域,映射到存储在FLASH芯片中配置信息的位置,把其中一位配置信息取反后,对目标FPGA进行故障注入,将目标FPGA的配置信息位逐个按位进行翻转;3.检查目标FPGA输出是否发生错误,从而判断此区域是不是敏感区域。
  • 一种用于fpga芯片敏感区域定位系统
  • [发明专利]数据查询方法以及服务器-CN201810001177.1有效
  • 李正;杨碧波;李远辉 - 联想(北京)有限公司
  • 2018-01-02 - 2023-06-27 - G06F16/2453
  • 本申请提供了一种数据查询方法以及服务器,该方法包括:获取当前待处理的数据查询任务以及数据查询任务的总数量;根据数据查询任务的总数量,确定服务器的现场可编程门阵列FPGA执行数据查询任务所采用的目标数据路径,其中,FPGA具有两种执行数据查询任务的数据路径,目标数据路径属于两种数据路径中的一种;向FPGA发送目标数据路径对应的目标路径指令,目标路径指令用于指示FPGA依据目标数据路径,执行数据查询任务;将当前待处理的数据查询任务传输给FPGA,以通过FPGA执行数据查询任务。本申请的方案可以提高FPGA的数据查询性能。
  • 数据查询方法以及服务器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top