专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果20965840个,建议您升级VIP下载更多相关专利
  • [发明专利]一种低复杂度的OFDM符号同步方法及同步装置-CN202210261257.7有效
  • 李林涛;常争;韩悦;庞立卓;戴晓明 - 北京科技大学
  • 2022-03-17 - 2022-07-01 - H04L27/26
  • 本发明提供一种低复杂度的OFDM符号同步方法及同步装置,属于通信技术领域,方法包括:在发射端和接收端产生相同的训练序列;对接收端接收序列进行符号和幅度量化;基于2比特量化结果,采用1比特异或运算、加法运算根据量化后的接收序列和训练序列,完成接收序列训练序列的互相关运算,得到任意时刻下接收序列和本地训练序列的相关性度量;比较所述相关性度量同步判决门限,当所述相关性度量大于等于所述同步判决门限时,确定当前位置为起始位置。本发明将互相关计算中的乘法运算转换成按异或运算、加法等简单计算方式,并且采用2比特非均匀量化,同步性能比传统1比特有2dB的提升,但复杂度增加较小。
  • 一种复杂度ofdm符号同步方法装置
  • [发明专利]一种数据运算电路及存算一体芯片-CN202110705287.8在审
  • 佘一奇;吴守道;郑坚斌 - 苏州兆芯半导体科技有限公司
  • 2021-06-24 - 2021-09-03 - G11C7/12
  • 本发明提供了一种数据运算电路及存算一体芯片,该数据运算电路包括译码电路、查询表阵列。译码电路包括被乘数输入端、乘数输入端、译码输出端;被乘数输入端的宽为N1,输入2N1种被乘数;乘数输入端的宽为N2,输入2N2种乘数;译码输出端的宽为2N1+N2,输出2N1+N2种译码输出信号,每种译码输出信号对应一种被乘数和乘数组合查询表阵列包括译码输出端连接的存储阵列、以及读出电路;存储阵列中存储有2N1+N2运算结果,每种运算结果为一种被乘数和乘数组合相乘所得的运算结果;读出电路用于读取存储阵列中和该种译码输出信号对应的运算结果无需进行大量的运算,缩短运算周期,减少能耗,提高运算效率。
  • 一种数据运算电路一体芯片
  • [发明专利]多指数误差外推法-CN202180040762.2在审
  • 蔡臻禹;西蒙·本杰明 - 牛津大学创新有限公司
  • 2021-07-01 - 2023-04-25 - G06N10/00
  • 一种在使用量子计算机时减少误差的方法,包括:S101,多次对量子的状态执行第一运算21;其中第一运算21具有第一误差率32;S102,获得量子的平均状态的第一测量;S103,将量子计算机的误差率从第一误差率32修改为第二误差率34;S104,多次对量子的状态执行第二运算23;其中第二运算23具有第二误差率34;S105,获得量子的平均状态的第二测量;S106,将量子计算机的误差率从第二误差率修改为第三误差率;S107,多次对量子的状态执行第三运算;其中第三运算具有第三误差率;S108,获得量子的平均状态的第三测量;S109,将量子计算机的误差率从第三误差率修改为第四误差率;S110,多次对量子的状态执行第四运算;其中第四运算具有第四误差率;S111,获得量子的平均状态的第四测量;S112,将第一、第二、第三和第四测量拟合到多指数衰变曲线35;以及S113,使用所拟合的曲线35来外推第五误差率37处的量子的平均状态
  • 指数误差外推法
  • [发明专利]16三输入高速算术逻辑运算单元的电路结构-CN200310116470.6无效
  • 李莺;陈杰 - 中国科学院微电子中心
  • 2003-11-21 - 2005-05-25 - G06F7/00
  • 本发明是一种16三输入高速算术逻辑运算单元的电路实现结构,该电路结构不仅拥有传统双输入算术逻辑运算单元(ALU)的全部功能,而且还可以同时进行三个操作数的连加、加减、连减的算术运算,包括最多带两个进位或两个借位的算术运算本发明设计了新型的逻辑结构,以满足对三个操作数进行压缩,达到三操作数运算仅使用一个加法器或减法器单元的目的,从而大大加快运算速度。随着数字信号处理硬件电路的越来越广泛应用于信息处理领域、通讯领域等各个方面,本发明一种16三输入高速算术逻辑运算单元的电路结构,可广泛应用于各种通用和专用高性能中央控制器和数字信号处理器集成电路之中。
  • 16输入高速算术逻辑运算单元电路结构
  • [发明专利]浮点存储方法及浮点运算装置-CN03148619.3有效
  • 宫阪修二;石川智一 - 松下电器产业株式会社
  • 2003-06-20 - 2004-01-28 - G10L13/00
  • 本发明提供采用定点处理机可简单地处理浮点数值的浮点数值的存储方法等,在将实数x表示为a*(2n)时的a作为尾数部分并以n作为指数部分时,用定点数值将尾数部分存储到N(N≥(U+L))的字段上位侧的U,用整数将指数部分存储到下位侧的L。在对这种格式的2个实数进行乘法运算的场合下,以两个实数作为定点数值进行乘法运算,并只以所得到的结果的上位有效作为尾数部分,另一方面,以两个实数作为整数进行加法运算,并只以所得到的结果的下位有效作为指数部分,这样就能够用浮点格式得到乘法运算结果。
  • 浮点存储方法运算装置
  • [发明专利]一种在低位宽MCU上实现32无符号数整型乘法运算的方法-CN202010134300.4在审
  • 李飞 - 成都优博创通信技术股份有限公司
  • 2020-03-02 - 2020-08-28 - G06F7/523
  • 本发明一种在低位宽MCU上实现32无符号数整型乘法运算的方法,X=A*B。(X、A和B的数据类型都是32无符号整型数)在低于32的MCU平台上,上式的直接运算结果X将会直接溢出,要正确使用上面乘法运算必须将满足A*B的理论运算值小于232;方法包括:将32无符号整型数据A表示为①,将32无符号整型数据B表示为②;步骤S2:将①和②带入A*B得到③;将表达式③中(AH*BL+AL*BH)按④表示;将表达式④带入③得到⑤;表达式⑤中的D表示为DH*216+DL得到⑥;表达式⑥中DL*216+AL*BL表示为⑦;本发明其优点是在小于32的MCU平台上能够实现;该方法作为基础方法,可拓展应用于多个多位(n*16)宽的无符号数乘法运算
  • 一种低位mcu实现32符号整型乘法运算方法
  • [发明专利]使用数字逻辑产生随机数的装置和方法-CN200480041603.0无效
  • 全容成;朴志晚;朴永秀;全星翼;郑教逸 - 韩国电子通信研究院
  • 2004-07-29 - 2007-02-14 - H04L9/00
  • 所述装置包括:移位寄存器,它依序移动其中存储的值;反馈电路,它对在移位寄存器中存储的值执行预定的逻辑运算以产生反馈信号;外部信号产生电路,它产生被输入到所述移位寄存器的外部信号;以及输入逻辑电路,它对所述反馈信号和外部信号执行预定的逻辑运算,并且向移位寄存器输入运算结果。所述方法包括:(a)依序移动在移位寄存器中存储的值;(b)对在移位寄存器中存储的值执行预定的逻辑运算以产生反馈信号;(c)产生被输入到所述移位寄存器的外部信号;以及(d)对所述反馈信号和外部信号执行预定的运算,并且向移位寄存器输入运算结果。
  • 使用数字逻辑产生随机数装置方法
  • [发明专利]基于运算的轻量级视频流加密、解密方法及加解密方法-CN201911041106.5有效
  • 金国庆;吴宣辉;赵伯亮;李华松;张秀飞 - 杭州叙简科技股份有限公司
  • 2019-10-30 - 2021-08-27 - H04N21/2347
  • 本发明公开一种基于运算的轻量级视频流加密、解密方法及加解密方法,一种基于运算的轻量级视频流加密方法,基于运算方式对明文视频数据加密得到加密视频数据的加密过程如下:生成一份随机的特征密钥明文数据,将特征密钥明文数据通过md5加密生成特征密钥密文数据;这个特征密钥密文数据通过网络信令通道交换给视频流接收侧;采用本发明的技术方案:1.相对传统的加密方法,基于运算的视频流方式,更加简单,更加轻便。2.本发明由于加密方式简单,简单的运算方法,针对实时视频流加密更高效。3.本发明也保证视频流的安全性,及时被盗取了所有密钥文件,只有未破解加密方法和未破解特征密钥密文数据,视频加密数据依旧安全。
  • 基于运算轻量级视频加密解密方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top