专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果158个,建议您升级VIP下载更多相关专利
  • [发明专利]数据处理方法、装置和计算机设备-CN202310843408.4在审
  • 余玉琴;曾耀辉;卞仁玉;张淮声 - 格兰菲智能科技有限公司
  • 2023-07-10 - 2023-10-20 - G06F9/302
  • 本申请涉及数据处理技术领域,具体涉及一种数据处理方法、装置、计算机设备、存储介质和计算机程序产品。所述数据处理方法包括:响应于计算指令,获取源数据;采用计算模块对源数据进行计算,得到目标数据值;当目标数据值不符合计算指令携带的计算信息时,获取新的源数据,并将目标数据值转发至计算模块的输入端;采用计算模块对新的源数据和目标数据值进行计算,得到新的目标数据值;当新的目标数据值符合计算信息时,将新的目标数据值作为数据计算结果;否则,持续获取新的源数据,直到新的目标数据值符合计算信息,通过该种设置,能够节约寄存器资源,省略数据的写入和读取步骤,加快计算速度。
  • 数据处理方法装置计算机设备
  • [发明专利]具有高带宽和低功率向量寄存器堆的流处理器-CN201710434300.4有效
  • 陈佳升;何斌;马克·M·莱瑟;迈克尔·J·曼托尔;邹云晓 - 超威半导体公司
  • 2017-06-09 - 2023-09-19 - G06F9/302
  • 本发明涉及一种具有高带宽和低功率向量寄存器堆的流处理器。公开了用于实现由并行处理器使用的高带宽低功率的向量寄存器堆的系统、装置和方法。在一个实施方式中,系统至少包括具有多个处理流水线的并行处理单元。并行处理单元包括向量运算逻辑单元和高带宽低功率向量寄存器堆。向量寄存器堆包括满足寄存器带宽要求的多内存库高密度随机存取存储器(RAM)。并行处理单元还包括指令请求队列和指令操作数缓冲器,以便为VALU指令和向量I/O指令提供足够的本地带宽。此外,并行处理单元被配置为利用RAM的输出触发器作为最后一级高速缓存来减少多个指令之间的重复操作数请求。并行处理单元包括向量目标高速缓存以向向量寄存器堆提供附加的R/W带宽。
  • 具有宽和功率向量寄存器处理器
  • [发明专利]混合精度运算的处理方法以及指令处理装置-CN202310571408.3在审
  • 张文蒙 - 阿里巴巴(中国)有限公司
  • 2023-05-17 - 2023-08-25 - G06F9/302
  • 公开了一种混合精度运算的处理方法以及指令处理装置。指令处理装置包括:寄存器堆,包括多个寄存器;译码单元,用于对混合精度运算指令进行译码,并得到译码信息,所述译码信息指示执行单元执行下述操作;对多个寄存器中的第一寄存器和第二寄存器执行指定算术操作,并将结果写回到多个寄存器中的第三寄存器,第一寄存器和第二寄存器内的操作数的精度不同;执行单元,耦接到寄存器堆和译码单元,用于基于译码信息执行相应操作。和现有的处理器相比,该指令处理装置无需将混合精度统一为同一精度再进行算术操作,因而提高了混合精度运算的处理效率,并节省了将混合精度统一为同一精度时所占用的存储空间。
  • 混合精度运算处理方法以及指令装置
  • [发明专利]一种浮点除法、开根号硬件计算装置及计算方法-CN202310378233.4在审
  • 高玉鑫 - 青岛本原微电子有限公司
  • 2023-04-11 - 2023-08-11 - G06F9/302
  • 本发明涉及微处理器内的浮点运算技术领域,公开了一种浮点除法、开根号硬件计算装置及计算方法,装置采用16级流水线结构,分成三个部分;第一部分是数据的预处理部分,共1级流水线;第二部分是迭代部分,总共14级流水线,用于处理尾数除法和开根号迭代运算以及得出指数结果;第三部分是最终数据处理部分,共1级流水线,用于特殊数据处理、非规格化处理、5种舍入、规格化以及5种异常标志处理。本发明所公开的装置及方法计算精度高、硬件资源小、实现功能全面,本装置通过降低舍入模式处理的复杂度,进行资源复用,提高资源复用率;在实现浮点除法、开根号计算时,保证计算的最高精度要求,同时得出完善的特殊计算时的标志。
  • 一种浮点除法根号硬件计算装置计算方法
  • [发明专利]一种基于指令凋零的多指令乱序发射方法及处理器-CN202010264562.2有效
  • 虞致国;马晓杰;魏敬和;顾晓峰 - 江南大学
  • 2020-04-07 - 2023-08-08 - G06F9/302
  • 本发明公开了一种基于指令凋零的多指令乱序发射方法及处理器,属于处理器设计领域。本发明摒弃了传统发射架构中冗长的仲裁结构,增加指令凋零电路,采用指令年龄阵列来表征指令在CPU中存储的时间,另外加上一位唤醒状态位,将已经超过凋零阈值的指令存放至沉降池以便CPU直接发射,并改善指令请求电路、指令分配电路、唤醒电路等电路结构,有效改善多指令发射这一处理器中关键路径的时序;唤醒指令时,对执行周期短的指令延迟唤醒,对执行周期长的指令提前唤醒,以保证指令能够背靠背执行,满足了现代超标量乱序处理器中高性能功耗比、低延时、高IPC的要求,解决了现有技术中处理器无法在发射队列表项数日益增加、延迟也日益增加的问题。
  • 一种基于指令凋零发射方法处理器
  • [发明专利]一种多功能定点乘法和乘累加运算装置及方法-CN202310383363.7在审
  • 张余超 - 青岛本原微电子有限公司
  • 2023-04-11 - 2023-07-18 - G06F9/302
  • 本发明属于计算机数据处理领域,公开了一种多功能定点乘法和乘累加运算装置及方法,运算装置包括依次设置的指令译码和数据分配模块、符号扩展预处理模块、布什编码模块、布什译码模块、部分积数位分配模块、华莱士树模块以及加法器模块;本发明的装置实现了一个基本的2n位乘法华莱士压缩树逻辑可以完全复用在两个乘累加器的华莱士树压缩电路上,极大地节约了晶体管资源,减小了面积和降低了功耗;可以满足高性能处理器的时钟周期长度的要求,芯片设计面积小、功耗低、时序路径优。并且本发明兼有溢出保护处理,十分适合应用在对功耗、面积、频率要求较高的嵌入式场景中,满足了数字信号处理等应用场景对乘累加操作溢出保护处理的要求。
  • 一种多功能定点乘法累加运算装置方法
  • [发明专利]转换指令-CN202211637277.6在审
  • R·瓦伦丁;W·S·王;J·库姆斯;M·查尼 - 英特尔公司
  • 2022-12-16 - 2023-07-14 - G06F9/302
  • 本发明描述转换指令。描述了用于使用指令进行数据类型转换的技术。示例性指令包括用于以下各项的字段:操作码、源操作对象的标识和目的地操作对象的标识,其中操作码用于指示执行电路和/或存储器访问电路要进行:将来自所标识的源操作对象的32比特浮点值转换为16比特浮点值,以及将该16比特浮点值存储在所标识的目的地操作对象的数据元素位置中。
  • 转换指令
  • [发明专利]转换指令-CN202211603326.4在审
  • R·瓦伦丁;W·S·王;J·库姆斯;M·查尼 - 英特尔公司
  • 2022-12-13 - 2023-06-27 - G06F9/302
  • 本发明描述转换指令。描述了用于数据类型转换的技术。示例使用指令,该指令包括用于操作码、源操作对象位置标识和目的地操作对象位置标识的字段,其中操作码用于指示指令处理电路要进行:将来自所标识的源操作对象位置的16比特浮点值转换为32比特浮点值,以及将该32比特浮点值存储在所标识的目的地操作对象的一个或多个数据元素位置中。
  • 转换指令

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top