[发明专利]一种视频SAR实时成像中CS算法的FPGA实现方法有效
申请号: | 202210274458.0 | 申请日: | 2022-03-21 |
公开(公告)号: | CN114626005B | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 闵锐;李晋;余雷;曹雨欣;徐浩典;皮亦鸣;杨晓波 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F17/14 | 分类号: | G06F17/14;G06F7/487;G06F9/302;G06F9/30;G06F9/38;G06F13/28;G06F13/16;G01S7/41;G01S13/90 |
代理公司: | 成都点睛专利代理事务所(普通合伙) 51232 | 代理人: | 孙一峰 |
地址: | 611731 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于雷达成像信号和FPGA技术领域,具体涉及一种视频SAR实时成像中CS算法的FPGA实现方法。本发明包括:雷达回波数据采集;将数据整合存入1DDR3 SDRAM;将数据通过RAM数据选择模块输入至FFT模块进行方位向傅里叶变换;将FFT模块的输出数据进行补余距离徙动校正;将数据通过RAM数据选择模块送入FFT模块进行距离向傅里叶变换;将数据与距离压缩模块的因子相乘完成距离压缩;将数据进行距离向傅里叶逆变换并通过串并转换模块整合存入DDR3 SDRAM;将DDR3 SDRAM的数据进行方位压缩及相位校正;将复乘模块的输出数据输入FFT模块进行方位向傅里叶逆变换并取模输出。本发明能够在300MHz的时钟下,实现8k*8k*32bits的分辨率,成像速率高于5帧的实时成像。 | ||
搜索关键词: | 一种 视频 sar 实时 成像 cs 算法 fpga 实现 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202210274458.0/,转载请声明来源钻瓜专利网。