[发明专利]基于存算一体晶体管的布尔逻辑实现方法、单元及电路有效

专利信息
申请号: 202210021493.1 申请日: 2022-01-10
公开(公告)号: CN114024546B 公开(公告)日: 2022-05-10
发明(设计)人: 顾佳妮;王国生;陈冰;玉虓;金成吉;韩根全 申请(专利权)人: 之江实验室
主分类号: H03K19/082 分类号: H03K19/082;H03K19/20;H03K19/21
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 邱启旺
地址: 310023 浙江省杭州市余*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于存算一体晶体管的布尔逻辑实现方法、单元及电路,该方法利用存算一体晶体管特性及其读写方式实现;其基本单元由拉电阻与阈值电压可受外界物理场调控的存算一体晶体管组成;所述基本单元中拉电阻与晶体管串联且晶体管栅极独立;所述基本单元可通过不同的电压配置方式及简单的单元级联与组合在存储数据的基础上实现十六种布尔逻辑运算。本发明可利用比传统的CMOS晶体管更少的晶体管数量实现多种逻辑运算,极大优化了电路设计面积并有效解决了存储单元与数据单元之间因数据搬运带来的功耗和时延问题。
搜索关键词: 基于 一体 晶体管 布尔 逻辑 实现 方法 单元 电路
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于之江实验室,未经之江实验室许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210021493.1/,转载请声明来源钻瓜专利网。

同类专利
  • 一种信号加减电路-201710083480.6
  • 高怀;陈阔;张文伟;常颖 - 苏州英诺迅科技股份有限公司
  • 2017-02-16 - 2023-09-19 - H03K19/082
  • 本发明公开了一种信号加减电路,该电路包括由相同类型的晶体管组成的差分电路、第一偏置电源以及第二偏置电源;每个晶体管的发射极分别与偏置电流源相连接;八个晶体管的集电极分别两两相连后与输出端相连,选择同相相连可以实现信号相加,反相相连可以实现信号相减;八个晶体管的基极分为四组,两两相连后与输入端相连。信号加减电路由相同的器件组成,即可以在单一器件工艺下实现信号加减,避免了信号的失真。利用差分电路可以有效的抑制共模噪声,提高电路精度。可见,本申请有利于提高信号加减电路的输出摆幅,避免输出信号失真。
  • 电平转换器以及用于在车辆控制设备中转换电平值的方法-201880045900.4
  • T·福伊希特 - 克诺尔商用车制动系统有限公司
  • 2018-06-12 - 2023-08-29 - H03K19/082
  • 一种用于车辆控制设备的电平转换器,所述电平转换器包括:第一电压连接端(110)、第二电压连接端(120)、输出连接端(OUT)和输入连接端(IN)。此外,所述电平转换器包括第一开关(S1),所述第一开关用于对所述第一电压连接端(110)与所述输出连接端(OUT)之间的第一电流路径进行通断;第二开关(S2),所述第二开关用于对所述第二电压连接端(120)与所述输出连接端(OUT)之间的第二电流路径进行通断。所述第一开关(S1)和所述第二开关(S2)能够响应于所述输入连接端(IN)上的不同电平水平如此通断,使得在所述输入连接端(IN)上施加第一电平水平的情况下,所述第一开关(S1)闭合并且所述第二开关(S2)断开,并且在施加第二电平水平的情况下,所述第一开关(S1)断开并且所述第二开关(S2)闭合。
  • 相位翻转电路-202221862437.2
  • 严波;许强;王悦 - 普源精电科技股份有限公司
  • 2022-07-19 - 2023-01-17 - H03K19/082
  • 本申请公开了一种相位翻转电路,包括:相位控制端分别与第一通断单元的控制端和第二通断单元的控制端电连接;第三通断单元的第一端和第四通断单元的第一端分别与第一通断单元的第二端电连接,第三通断单元的第二端与第一电阻的第一端电连接,第四通断单元的第二端与第二电阻的第一端电连接,第三通断单元的控制端与第二差分输入端电连接,第四通断单元的控制端与第一差分输入端电连接;第一电阻的第二端和第二电阻的第二端分别与供电电压端电连接;第五通断单元的第一端和第六通断单元的第一端分别与第二通断单元的第二端电连接,第五通断单元的第二端与第一电阻的第一端电连接,第六通断单元的第二端与第二电阻的第一端电连接。
  • 以电感电流峰谷值为特征量的开关故障诊断电路及方法-202211200353.7
  • 谷雨;张晓峰;朱立颖;张文佳 - 哈尔滨工业大学(深圳);北京空间飞行器总体设计部
  • 2022-09-29 - 2023-01-13 - H03K19/082
  • 本发明公开了一种以电感电流峰谷值为特征量的开关故障诊断电路及方法,开关故障诊断电路包括依次连接的特征量提取电路、特征量微分处理电路以及故障识别电路,特征量提取电路为峰值检测电路或谷值检测电路,峰值检测电路用于在发生短路故障时提取电流峰值特征量,谷值检测电路用于在发生开路故障时提取电流谷值特征量,特征量微分处理电路用于对电流峰值特征量或电流谷值特征量进行微分处理得到峰值电流或谷值电流的实际微分值,故障识别电路用于根据峰值电流或谷值电流的实际微分值得到电路异常信号、短路故障信号或开路故障信号。本发明的诊断时间为电路的硬件延迟时间,可在一个周期内实现开关管故障的精确诊断,为容错功能的实现创造了条件。
  • 模拟信号乘法器电路-202222408811.8
  • 银文夏;李锐;邵蕴奇 - 安徽展晖电子科技有限公司
  • 2022-09-07 - 2023-01-06 - H03K19/082
  • 本实用新型涉及电路设计技术领域,具体地涉及一种模拟信号乘法器电路。本实用新型提供的模拟信号乘法器电路,包括第一输入端、第二输入端和输出端,模拟信号乘法器电路还包括第一电流镜电路,第一电流镜电路的参考端连接第一输入端,第一电流镜电路的输出端为模拟信号乘法器电路的输出端;固定电阻电路,一端连接第一电流镜电路的输出端,另一端连接接地端;可变电阻电路,可变电阻电路的一端连接第一输入端,另一端连接接地端,调节端连接第二输入端。本实用新型提供的模拟信号乘法器电路能够通过调整电路设计,减少场效应管等电器元件自身工艺参数和环境温度等因素对输出信号的影响,从而提高乘法器电路运算工作的准确性和稳定性。
  • 电平转换电路及芯片-202210651712.4
  • 肖鑫;薛珂;孟鑫 - 南京英锐创电子科技有限公司
  • 2022-06-10 - 2022-09-02 - H03K19/082
  • 本公开涉及一种电平转换电路及芯片。电平转换电路,包括:电压域检测电路、第一逻辑电路和第二逻辑电路;其中,电压域检测电路检测第一域电压端提供的第一域电压是否为零域电压;若是,则输出第一控制信号;若否,则输出第二控制信号;第一逻辑电路响应于第一控制信号关断;以及,响应于第二控制信号,接收电平输入端提供的第一电平,并响应于第一域电压输出第一逻辑电平;第二逻辑电路响应于第一控制信号,根据第二域电压端提供的第二域电压输出第二逻辑电平;以及,响应于第二控制信号,接收第一逻辑电平并响应于第二域电压输出第三逻辑电平。上述电平转换电路不仅避免了因电平不匹配导致的电路损坏,而且达到了降低集成电路功耗的效果。
  • 电流模式逻辑驱动电路-201811095764.8
  • 薛庆华;王海力;陈子贤;马明 - 京微齐力(北京)科技有限公司
  • 2018-09-19 - 2022-08-26 - H03K19/082
  • 本发明涉及一种CML驱动电路。在一个实施例中,该驱动电路包括第一差分对,第一差分对上的彼此互补的第一输入端和第二输入端,第一差分对上的彼此互补的第一输出端和第二输出端;还包括由MOS管构成的第一电感支路和第二电感支路,第一电感支路耦合到第二输出端,第二电感支路耦合到第一输出端;第一差分对由第一电流源驱动,第二电感支路和第三电感支路共同由第二电流源驱动,第一电流源和第二电流源的电流大小成比例。本发明实施例采用了自适应有源电感拉抬峰值技术,有助于降低功耗,提高响应速度,增大高频频谱。
  • 一种自动实现三极管预导通的电路-202220639342.8
  • 王德良 - 成都戴格科技有限责任公司
  • 2022-03-22 - 2022-08-09 - H03K19/082
  • 本实用新型公开了一种自动实现三极管预导通的电路,所述的电路包括电源、第一电容、第二电容、限流电阻、分压电阻、反馈电阻、第一三极管、第二三极管,所述的电源经第一电容、第二电容连接限流电阻,所述的限流电阻另一端分别连接第一电容集电极、分压电阻,所述的第一电容发射极连接第二电容基极,所述的分压电阻另一端连接第二电容集电极,所述的第二电容发射极接地,所述的反馈电阻一端连接第二电容集电极、另一端连接第一电容基极。本实用新型以简单快捷的方式实现两个级联的NPN三极管的预导通,实现了注入信号放大,省去了繁琐计算步骤,且具有自适应性。
  • 基于存算一体晶体管的布尔逻辑实现方法、单元及电路-202210021493.1
  • 顾佳妮;王国生;陈冰;玉虓;金成吉;韩根全 - 之江实验室
  • 2022-01-10 - 2022-05-10 - H03K19/082
  • 本发明公开了一种基于存算一体晶体管的布尔逻辑实现方法、单元及电路,该方法利用存算一体晶体管特性及其读写方式实现;其基本单元由拉电阻与阈值电压可受外界物理场调控的存算一体晶体管组成;所述基本单元中拉电阻与晶体管串联且晶体管栅极独立;所述基本单元可通过不同的电压配置方式及简单的单元级联与组合在存储数据的基础上实现十六种布尔逻辑运算。本发明可利用比传统的CMOS晶体管更少的晶体管数量实现多种逻辑运算,极大优化了电路设计面积并有效解决了存储单元与数据单元之间因数据搬运带来的功耗和时延问题。
  • 一种金属铜片生产消毒装置-202020786491.8
  • 肖新华 - 深圳市艺至升科技有限公司
  • 2020-05-13 - 2020-11-03 - H03K19/082
  • 本实用新型涉及铜片制品消毒技术领域,公开了一种温度较为稳定且可间断升温的金属铜片生产消毒装置,具备:双向晶闸管,其控制端与常开开关的一端连接;至少一个红外发生器,其一端与双向晶闸管的第一端连接,红外发生器的另一端耦接于双向晶闸管的第二端;第二单稳态电路触发器,其输入端分别与第一单稳态电路触发器的输出端及继电器的线圈一端连接;第一单稳态电路触发器的输入端耦接于第二单稳态电路触发器的输出端;接通电源时,第二单稳态电路触发器输出使第一单稳态电路触发器触发翻转的低电平,使得第一单稳态电路触发器输出使继电器得电吸合的高电平,继电器的常开开关闭合,使红外发生器得电工作,以对铜片消毒。
  • 可编程连接点-201710620771.4
  • 赵凯;李建忠;俞剑;徐烈伟;俞军 - 上海复旦微电子集团股份有限公司
  • 2017-07-26 - 2019-02-05 - H03K19/082
  • 一种可编程连接点。所述可编程连接点包括:选通单元;所述选通单元包括:NMOS管,以及与所述NMOS管的栅极耦接的配置单元,其中:所述配置单元,适于断开或闭合所述NMOS管;所述NMOS管的衬底与第一背偏信号产生电路耦接,所述NMOS管内注入的深阱为N阱;所述第一背偏信号产生电路,适于在所述选通单元传输信号时,输出正向背偏信号,在所述选通单元不传输信号时,输出零背偏信号。应用上述方案,可以在不增加PIP面积的同时,降低PIP的静态功耗。
  • 锁存器电路及其操作方法-201510573780.3
  • 黄琮靖;陈建宏;黃明杰;林志昌;杨天骏 - 台湾积体电路制造股份有限公司
  • 2015-09-10 - 2019-01-11 - H03K19/082
  • 本发明的实施例提供了一种锁存器电路,包括:第一输入节点;第二输出节点;第一输出节点;第二输出节点;第一开关器件,耦接在第一输出节点与第二输出节点之间;以及第一放大电路,与第一输入节点、第二输入节点、第一输出节点和第二输出节点耦接。第一开关器件被配置为:响应于时钟信号的第一状态而闭合,并且响应于时钟信号的第二状态而断开。第一放大电路被配置为:响应于时钟信号的第一状态,基于第一输入节点和第二输入节点的电压电平,在第一开关器件的两端之间产生电压差值。本发明还提供了一种操作锁存器电路的方法。
  • 一种编码电路-201710486720.7
  • 杨桂凤 - 杨桂凤
  • 2017-06-23 - 2019-01-01 - H03K19/082
  • 本发明公开了一种编码电路,包括:电源、第一电容C1、编码芯片、第二电容C2、第三电容C3、第一二极管LED1、第二二极管LED2、电阻R、第一三极管Q1、第二三极管Q2和晶振XL。本发明的有益效果为:电路结构简单,成本较低,所用电子元器件较少。
  • 一种微分电路-201710487536.4
  • 杨桂凤 - 杨桂凤
  • 2017-06-23 - 2019-01-01 - H03K19/082
  • 本发明公开了一种微分电路,包括:第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、滑动电阻R、第一异或门、第二异或门、电容C和第一三极管Q1。本发明的有益效果为:电路结构简单,成本较低,所用电子元器件较少。
  • 电子放大式晶闸管驱动器及其控制方法-201610148856.2
  • 马青年;王卫刚 - 西安电炉研究所有限公司
  • 2016-03-16 - 2019-01-01 - H03K19/082
  • 本发明涉及电子放大式晶闸管驱动器及其控制方法。大功率晶闸管驱动器采用脉冲变压器驱动方式,部件分散性较大,触发时需大电流,触发电流不可控,电流上升率有限。本发明包括电源部分和控制部分;电源部分包括依次串接的高压隔离变压器、一级稳压电路和二级稳压电路;控制部分包括输入电路、控制核心、强触电路、弱触电路、接口保护电路和输出电路;信号经输入电路进入控制核心后,控制核心对信号进行有效性判定,生成强触发信号和弱触发信号,进行信号放大,通过接口保护电路输出,并在触发结束后关闭触发信号。本发明能够提高设备的运行稳定性,可以解决大量晶闸管串并使用中的触发强度、触发同步性问题。
  • 具有多个双极晶体管的电路以及用于控制该电路的方法-201410202264.5
  • F.希尔勒;A.毛德;F.D.普菲尔施 - 英飞凌科技奥地利有限公司
  • 2014-05-14 - 2018-03-30 - H03K19/082
  • 公开了具有多个双极晶体管的电路以及用于控制该电路的方法。电路包括双极晶体管电路,所述双极晶体管电路包括第一节点、第二节点以及在所述第一节点与所述第二节点之间并联耦接的多个双极晶体管。所述电路进一步包括驱动电路,所述驱动电路被配置为开启所述多个双极晶体管中的第一组,所述第一组包括第一副组和第二副组,所述第一副组和所述第二副组中的每一个包括双极晶体管中的一个或更多个。所述驱动电路进一步被配置为在第一时间段的结束时关断所述第一副组,并且在所述第一时间段的结束之前的时刻关断所述第二副组。
  • 驱动电路-201721061016.9
  • 鲁克银;许贵海;张双飞 - 上海华希软件科技有限公司
  • 2017-08-23 - 2018-03-06 - H03K19/082
  • 本实用新型公开了一种驱动电路,其包括第一电阻、第二电阻、第三电阻、第一三极管、第二三极管、第三三极管、第四三极管,第一三极管的发射极与第四三极管的集电极连接,第一三极管的集电极与第三电阻连接,第四三极管的发射极与第一电阻连接,第三电阻与第二三极管的基极和集电极连接,第二三极管的基极与第四三极管的基极连接,第二三极管的发射极和第二电阻都与第三三极管的基极连接,第二三极管的集电极和与第三三极管的集电极连接,第三三极管的发射极与第二电阻连接。本实用新型能够使功率器件得到相对较大的驱动电流,迅速开启,也加快了功率器件放电速度,降低功率器件损坏的风险。
  • 一种信号加减电路-201720141738.9
  • 高怀;陈阔;张文伟;常颖 - 苏州英诺迅科技股份有限公司
  • 2017-02-16 - 2017-11-10 - H03K19/082
  • 本实用新型公开了一种信号加减电路,该电路包括由相同类型的晶体管组成的差分电路、第一偏置电源以及第二偏置电源;每个晶体管的发射极分别与偏置电流源相连接;八个晶体管的集电极分别两两相连后与输出端相连,选择同相相连可以实现信号相加,反相相连可以实现信号相减;八个晶体管的基极分为四组,两两相连后与输入端相连。信号加减电路由相同的器件组成,即可以在单一器件工艺下实现信号加减,避免了信号的失真。利用差分电路可以有效的抑制共模噪声,提高电路精度。可见,本申请有利于提高信号加减电路的输出摆幅,避免输出信号失真。
  • 一种场效应混合偏置电路-201710345479.6
  • 姚和中 - 安徽久能信息科技有限公司
  • 2017-05-17 - 2017-07-21 - H03K19/082
  • 本发明一种场效应混合偏置电路,属于电子技术领域,包括信号输入线、信号输出线、电源线、三极管、第一至第五电阻、第一至第三电容,所述信号输入线与第一电容相连接,第一电容的另一端分别与第三电阻和三极管的基极相连接,三极管的发射极分别与第二电容和第四电阻相连接,第二电容的另一端与信号输出线相连接,三极管的集电极分别与第五电阻和第三电容相连接,电源线与第一电阻和第四电阻相连接,第一电阻的另一端分别与第二电阻和第三电阻相连接。采用本发明设计的偏置电路,可以解决现有偏置电路技术存在的精度低、信号失真、误差大等技术难题。
  • 无损的晶闸管驱动电路-201410401276.0
  • 崔彬;余仕君;谢文贵 - 广东易事特电源股份有限公司
  • 2014-08-15 - 2017-07-18 - H03K19/082
  • 本发明公开了一种无损的晶闸管驱动电路,涉及晶闸管驱动电路技术领域。包括晶闸管Qa、电阻R2、整流二极管D1、三极管Q1‑Q3、二极管D2‑D4、电阻R1、电阻R3‑R4、电容C1以及变压器T,所述驱动电路中变压器原边完全实现无损驱动,与有损驱电路(图2)相比,本驱动电路多了一路VCC2电源,其值低于VCC1。VCC1为晶闸管提供尖峰驱动电流,而VCC2为晶闸管提供平台驱动电流。VCC2可以由VCC1通过简单的开关降压芯片得到。所述驱动电路有效降低了驱动电路损耗、对电源功率的需求、驱动成本以及驱动电路的温度,减小了晶闸管驱动板的面积,提高了驱动电路的可靠性。
  • 一种新型MOS驱动电路-201621477945.3
  • 刘文 - 深圳市商宇电子科技有限公司
  • 2016-12-30 - 2017-06-20 - H03K19/082
  • 本实用新型公开了一种新型Mos驱动电路,包括被驱动MOS管,所述电路包括二极管D6、自举电容C26、三极管Q15A、三极管Q18、MOS管Q17、电阻R63,二极管D6的正极接系统电源,二极管D6的负极、自举电容C26、MOS管Q17的漏极依次连接,MOS管Q17的源极接地;自举电容C26的正极与三极管Q15A的集电极连接,三极管Q15A的发射极与被驱动 MOS管Q14的栅极连接,被驱动 MOS管Q14的源极与MOS管Q17的漏极连接;驱动信号端INVQ14与三极管Q18的基极连接,三极管Q18的集电极与三极管Q15A的集电极连接,三极管Q18的发射极接地。采用本电路结构具有成本低的优点,能解决多个不共地Mos 管的电源驱动问题。
  • 一种低压小信号驱动高压MOS的电路-201621190650.8
  • 邢宏印;张万龙 - 深圳市志和兴业电子有限公司
  • 2016-10-28 - 2017-05-17 - H03K19/082
  • 本实用新型公开了一种低压小信号驱动高压MOS的电路,包括电阻R1、R2、R3、R4、R5、R6,三极管Q1、Q2、Q3、Q4、Q5、Q6,稳压管D1;电阻R1、R2、R3、R4、R5、R6,三极管Q1、Q2、Q3、Q4、Q5、Q6,稳压管D1。本实用新型的将低压小信号驱动高压MOS的电路结构简单,应用范围广,能满足较高的工作频率和驱动电流,适用于单片机驱动的MOS管和低驱动电压的IC,也可用于双电压应用,或用于3.3V或者5V的数字电压驱动,或用于12V或者24V的模拟功率部分,有效降低成本,调整方便灵活。
  • 一种电子放大式晶闸管驱动器-201620201139.7
  • 马青年;王卫刚 - 西安电炉研究所有限公司
  • 2016-03-16 - 2016-08-17 - H03K19/082
  • 本实用新型涉及一种电子放大式晶闸管驱动器。大功率晶闸管驱动器采用脉冲变压器驱动方式,部件分散性较大,触发时需大电流,触发电流不可控,电流上升率有限。本实用新型包括电源部分和控制部分;电源部分包括依次串接的高压隔离变压器、一级稳压电路和二级稳压电路;控制部分包括输入电路、控制核心、强触电路、弱触电路、接口保护电路和输出电路;信号经输入电路进入控制核心后,控制核心对信号进行有效性判定,生成强触发信号和弱触发信号,进行信号放大,通过接口保护电路输出,并在触发结束后关闭触发信号。本实用新型能够提高设备的运行稳定性,可以解决大量晶闸管串并使用中的触发强度、触发同步性问题。
  • 一种反相器电路及其驱动方法-201510713854.9
  • 吴为敬;李冠明;夏兴衡;张立荣;周雷;徐苗;王磊;彭俊彪 - 华南理工大学
  • 2015-10-27 - 2016-03-23 - H03K19/082
  • 本发明公开了一种反相器电路及其驱动方法,由第一、第二、第三、第四晶体管及电容构成;第一晶体管的栅极及漏极与高电压相连,第一晶体管的源级与第二晶体管的源极、第三晶体管的栅极、电容的一端连接;第二晶体管的栅极、第四晶体管的栅极分别与输入信号及相连,所述第二晶体管的漏极与低电压相连;第三晶体管的漏极与高电压相连,第三晶体管的源极、第四晶体管的源极及电容的另一端分别与输出端口相连,第四晶体管的漏极与低电压相连,本发明可以实现反相器的低功耗。
  • 用于计算机的集成信号接收电路-201310548736.8
  • 卓贵明;王文博 - 成都艺创科技有限公司
  • 2013-11-07 - 2015-05-20 - H03K19/082
  • 本发明公开了一种用于计算机的集成信号接收电路,包括第一电阻至第十电阻、第一电位器、第二电位器至第四电容、第一二极管至第三二极管、第一放大器至第四放大器。本发明一种用于计算机的集成信号接收电路,用于计算机集成电路中的信号接收,具有电路结构简单、采用元件少、成本低廉、体积小、功耗低的优点,具有推广使用的价值。
  • 用于D类音频功率放大器的死区控制电路-201310539875.4
  • 朱珠;张庆智 - 成都步速者科技有限责任公司
  • 2013-11-04 - 2015-05-13 - H03K19/082
  • 本发明公开了一种用于D类音频功率放大器的死区控制电路,包括第一反相器~第七反相器、第一与非门、第二与非门、第一P沟道绝缘栅双极晶体管~第四P沟道绝缘栅双极晶体管、第一N沟道绝缘栅双极晶体管~第四N沟道绝缘栅双极晶体管、电感、电容、电阻和直流电源,第一P沟道绝缘栅双极晶体管~第四P沟道绝缘栅双极晶体管和第一N沟道绝缘栅双极晶体管~第四N沟道绝缘栅双极晶体管、第六反相器、第七反相器构成死区时间的控制电路。本发明所述用于D类音频功率放大器的死区控制电路,是一种产生死区时间短的死区控制电路,因而引发的干扰小,功率损耗小。该死区控制电路的输出信号的下降产生的死区时间和上升产生的死区时间相近,失真小。
  • 乘法器电路-201320884723.3
  • 陈方雄 - 上海贝岭股份有限公司
  • 2013-12-30 - 2014-06-18 - H03K19/082
  • 本实用新型提供一种乘法器电路,包括吉尔伯特单元电流乘法器、镜像回路和补偿回路,其中,所述镜像回路连接到所述吉尔伯特单元电流乘法器的两路输出电流支路,以将两路输出电流镜像到所述补偿回路;所述补偿回路包括与所述吉尔伯特单元电流乘法器中的晶体管的电流增益相同的两个晶体管,所述两个晶体管接收经由所述镜像回路得到的两路镜像电流并输出经过系数补偿后的输出电流作为所述乘法器电路的输出电流。利用本实用新型的乘法器电路,能够实现恒定的电流增益,与三极管的电流增益值β无关,不受晶体管加工工艺、电压和温度的影响。
  • 乘法器电路-201310746675.6
  • 陈方雄 - 上海贝岭股份有限公司
  • 2013-12-30 - 2014-03-26 - H03K19/082
  • 本发明提供一种乘法器电路,包括吉尔伯特单元电流乘法器、镜像回路和补偿回路,其中,所述镜像回路连接到所述吉尔伯特单元电流乘法器的两路输出电流支路,以将两路输出电流镜像到所述补偿回路;所述补偿回路包括与所述吉尔伯特单元电流乘法器中的晶体管的电流增益相同的两个晶体管,所述两个晶体管接收经由所述镜像回路得到的两路镜像电流并输出经过系数补偿后的输出电流作为所述乘法器电路的输出电流。利用本发明的乘法器电路,能够实现恒定的电流增益,与三极管的电流增益值β无关,不受晶体管加工工艺、电压和温度的影响。
  • 金属氧化物场效应管和双极性晶体管的混合共源共基电路-201320123714.2
  • 李奚鹏 - 苏州朗宽电子技术有限公司
  • 2013-03-19 - 2014-02-26 - H03K19/082
  • 一种涉及模拟集成电路的包含金属氧化物场效应管和双极性晶体管的混合共源共基电路结构。包括2对晶体管,第一对晶体管是金属氧化物场效应管,其栅极作为信号的输入端,源极相连后接偏置电流源的上端。信号从其漏极输入到第二对晶体管,也就是双极性晶体管的发射极上,双极性晶体管的基极接一固定偏置电压,使其始终工作在放大状态。输出信号接双极性晶体管的集电极,同时输出端也与两个电阻负载相连,电阻负载另外一端连电源电压。首先共源共基电路将输入电压信号转换为电流信号,然后流过两个电阻负载变为电压信号输出。本实用新型的电路充分利用金属氧化物场效应管和双极性晶体管各自的优缺点,最好的发挥他们的性能,可以在不增加功耗的情况下,使输出波形的边沿特性达到很好的效果,相应的达到了更好的输出眼图。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top