[实用新型]一种带有多参数的十二维九次混沌模拟电路有效

专利信息
申请号: 201920697221.7 申请日: 2019-05-16
公开(公告)号: CN209517159U 公开(公告)日: 2019-10-18
发明(设计)人: 单薏;李达;杨佳轩;刘旺辉 申请(专利权)人: 哈尔滨理工大学
主分类号: H04L9/00 分类号: H04L9/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 150080 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种带有多参数的十二维九次混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在的容易被破解、抗攻击能力差、可靠性低等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于保密通信、神经网络和经济学等领域,该高维混沌系统所产生的混沌序列具有较大的密钥空间,复杂度更高、密钥敏感性强,提高保密系统的安全性和抗攻击性。
搜索关键词: 混沌系统 模拟电路 通道电路 多参数 混沌 混沌信号发生器 设计技术领域 比例运算器 反相积分器 抗攻击能力 保密通信 保密系统 混沌序列 密钥空间 神经网络 乘法器 反相器 复杂度 电容 低维 电阻 高维 密钥 破解 相加 电路 应用
【主权项】:
1.一种带有多参数的十二维九次混沌模拟电路,其特征在于,该电路由十二个通道电路组成:第一通道电路由乘法器A1、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U1和电阻R1、电阻R2、电阻R3及电阻R4组成,反相积分器由运算放大器U2和电阻R5及电容C1组成,反相器由运算放大器U3和电阻R6及电阻R7组成;第二通道电路由乘法器A2、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U4和电阻R8、电阻R9、电阻R10及电阻R11组成,反相积分器由运算放大器U5和电阻R12及电容C2组成,反相器由运算放大器U6和电阻R13及电阻R14组成;第三通道电路由乘法器A3、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U7和电阻R15、电阻R16、电阻R17及电阻R18组成,反相积分器由运算放大器U8和电阻R19及电容C3组成,反相器由运算放大器U9和电阻R20及电阻R21组成;第四通道电路由乘法器A4、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U10和电阻R22、电阻R23、电阻R24及电阻R25组成,反相积分器由运算放大器U11和电阻R26及电容C4组成,反相器由运算放大器U12和电阻R27及电阻R28组成;第五通道电路由乘法器A5、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U13和电阻R29、电阻R30、电阻R31及电阻R32组成,反相积分器由运算放大器U14和电阻R33及电容C5组成,反相器由运算放大器U15和电阻R34及电阻R35组成;第六通道电路由乘法器A6、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U16和电阻R36、电阻R37、电阻R38及电阻R39组成,反相积分器由运算放大器U17和电阻R40及电容C6组成,反相器由运算放大器U18和电阻R41及电阻R42组成;第七通道电路由乘法器A7、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U19和电阻R43、电阻R44、电阻R45及电阻R46组成,反相积分器由运算放大器U20和电阻R47及电容C7组成,反相器由运算放大器U21和电阻R48及电阻R49组成;第八通道电路由乘法器A8、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U22和电阻R50、电阻R51、电阻R52及电阻R53组成,反相积分器由运算放大器U23和电阻R54及电容C8组成,反相器由运算放大器U24和电阻R55及电阻R56组成;第九通道电路由乘法器A9、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U25和电阻R57、电阻R58、电阻R59及电阻R60组成,反相积分器由运算放大器U26和电阻R61及电容C9组成,反相器由运算放大器U27和电阻R62及电阻R63组成;第十通道电路由乘法器A10、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U28和电阻R64、电阻R65、电阻R66及电阻R67组成,反相积分器由运算放大器U29和电阻R68及电容C10组成,反相器由运算放大器U30和电阻R69及电阻R70组成;第十一通道电路由乘法器A11、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U31和电阻R71、电阻R72、电阻R73及电阻R74组成,反相积分器由运算放大器U32和电阻R75及电容C11组成,反相器由运算放大器U33和电阻R76及电阻R77组成;第十二通道电路由乘法器A12、反相加法比例运算器、反相积分器和反相器组成,其中反相加法比例运算器由运算放大器U34和电阻R78、电阻R79、电阻R80及电阻R81组成,反相积分器由运算放大器U35和电阻R82及电容C12组成,反相器由运算放大器U36和电阻R83及电阻R84组成;第一通道电路中,乘法器A1的输出端连接电阻R1的一端,电阻R1的另一端、电阻R2的一端、电阻R3的一端和电阻R4的一端均连接运算放大器U1的反相输入端,运算放大器U1的同相输入端接地,运算放大器U1的输出端连接电阻R4的另一端,运算放大器U1的输出端还连接电阻R5的一端,电阻R5的另一端和电容C1的一端均连接运算放大器U2的反相输入端,运算放大器U2的同相输入端接地,运算放大器U2的输出端连接电容C1的另一端,运算放大器U2的输出端还连接乘法器A2的一个输入端,运算放大器U2的输出端还连接乘法器A4的一个输入端,运算放大器U2的输出端还连接乘法器A6的一个输入端,运算放大器U2的输出端还连接乘法器A8的一个输入端,运算放大器U2的输出端还连接乘法器A10的一个输入端,运算放大器U2的输出端还连接电阻R6的一端,电阻R6的另一端和电阻R7的一端均连接运算放大器U3的反相输入端,运算放大器U3的同相输入端接地,运算放大器U3的输出端连接电阻R7的另一端,运算放大器U3的输出端还连接乘法器A3的一个输入端,运算放大器U3的输出端还连接乘法器A5的一个输入端,运算放大器U3的输出端还连接乘法器A7的一个输入端,运算放大器U3的输出端还连接乘法器A9的一个输入端,运算放大器U3的输出端还连接电阻R3的另一端;第二通道电路中,乘法器A2的输出端连接电阻R8的一端,电阻R8的另一端、电阻R9的一端、电阻R10的一端和电阻R11的一端均连接运算放大器U4的反相输入端,运算放大器U4的同相输入端接地,运算放大器U4的输出端连接电阻R11的另一端,运算放大器U4的输出端还连接电阻R12的一端,电阻R12的另一端和电容C2的一端均连接运算放大器U5的反相输入端,运算放大器U5的同相输入端接地,运算放大器U5的输出端连接电容C2的另一端,运算放大器U5的输出端还连接电阻R2的另一端,运算放大器U5的输出端还连接电阻R10的另一端,运算放大器U5的输出端还连接电阻R51的一端,运算放大器U5的输出端还连接电阻R65的一端,运算放大器U5的输出端还连接电阻R79的一端,运算放大器U5的输出端还连接电阻R13的一端,电阻R13的另一端和电阻R14的一端均连接运算放大器U6的反相输入端,运算放大器U6的同相输入端接地,运算放大器U6的输出端连接电阻R14的另一端,运算放大器U6的输出端还连接乘法器A3的一个输入端,运算放大器U6的输出端还连接乘法器A4的一个输入端,运算放大器U6的输出端还连接乘法器A5的一个输入端,运算放大器U6的输出端还连接乘法器A6的一个输入端,运算放大器U6的输出端还连接乘法器A7的一个输入端,运算放大器U6的输出端还连接乘法器A8的一个输入端,运算放大器U6的输出端还连接乘法器A9的一个输入端,运算放大器U6的输出端还连接乘法器A10的一个输入端,运算放大器U6的输出端还连接乘法器A11的一个输入端;第三通道电路中,乘法器A3的输出端连接电阻R15的一端,电阻R15的另一端、电阻R16的一端、电阻R17的一端和电阻R18的一端均连接运算放大器U7的反相输入端,运算放大器U7的同相输入端接地,运算放大器U7的输出端连接电阻R18的另一端,运算放大器U7的输出端还连接电阻R19的一端,电阻R19的另一端和电容C3的一端均连接运算放大器U8的反相输入端,运算放大器U8的同相输入端接地,运算放大器U8的输出端连接电容C3的另一端,运算放大器U8的输出端还连接乘法器A12的一个输入端,运算放大器U8的输出端还连接电阻R20的一端,电阻R20的另一端和电阻R21的一端均连接运算放大器U9的反相输入端,运算放大器U9的同相输入端接地,运算放大器U9的输出端连接电阻R21的另一端,运算放大器U9的输出端还连接乘法器A4的一个输入端,运算放大器U9的输出端还连接乘法器A5的一个输入端,运算放大器U9的输出端还连接乘法器A6的一个输入端,运算放大器U9的输出端还连接乘法器A7的一个输入端,运算放大器U9的输出端还连接乘法器A8的一个输入端,运算放大器U9的输出端还连接乘法器A9的一个输入端,运算放大器U9的输出端还连接乘法器A10的一个输入端,运算放大器U9的输出端还连接乘法器A11的一个输入端,运算放大器U9的输出端还连接电阻R17的另一端;第四通道电路中,乘法器A4的输出端连接电阻R22的一端,电阻R22的另一端、电阻R23的一端、电阻R24的一端和电阻R25的一端均连接运算放大器U10的反相输入端,运算放大器U10的同相输入端接地,运算放大器U10的输出端连接电阻R25的另一端,运算放大器U10的输出端还连接电阻R26的一端,电阻R26的另一端和电容C4的一端均连接运算放大器U11的反相输入端,运算放大器U11的同相输入端接地,运算放大器U11的输出端连接电容C4的另一端,运算放大器U11的输出端还连接电阻R72的一端,运算放大器U11的输出端还连接电阻R27的一端,电阻R27的另一端和电阻R28的一端均连接运算放大器U12的反相输入端,运算放大器U12的同相输入端接地,运算放大器U12的输出端连接电阻R28的另一端,运算放大器U12的输出端还连接乘法器A1的一个输入端,运算放大器U12的输出端还连接乘法器A5的一个输入端,运算放大器U12的输出端还连接乘法器A6的一个输入端,运算放大器U12的输出端还连接乘法器A7的一个输入端,运算放大器U12的输出端还连接乘法器A8的一个输入端,运算放大器U12的输出端还连接乘法器A9的一个输入端,运算放大器U12的输出端还连接乘法器A10的一个输入端,运算放大器U12的输出端还连接乘法器A11的一个输入端,运算放大器U12的输出端还连接乘法器A12的一个输入端,运算放大器U12的输出端还连接电阻R24的另一端;第五通道电路中,乘法器A5的输出端连接电阻R29的一端,电阻R29的另一端、电阻R30的一端、电阻R31的一端和电阻R32的一端均连接运算放大器U13的反相输入端,运算放大器U13的同相输入端接地,运算放大器U13的输出端连接电阻R32的另一端,运算放大器U13的输出端还连接电阻R33的一端,电阻R33的另一端和电容C5的一端均连接运算放大器U14的反相输入端,运算放大器U14的同相输入端接地,运算放大器U14的输出端连接电容C5的另一端,运算放大器U14的输出端还连接电阻R16的另一端,运算放大器U14的输出端还连接电阻R34的一端,电阻R34的另一端和电阻R35的一端均连接运算放大器U15的反相输入端,运算放大器U15的同相输入端接地,运算放大器U15的输出端连接电阻R35的另一端,运算放大器U15的输出端还连接乘法器A1的一个输入端,运算放大器U15的输出端还连接乘法器A2的一个输入端,运算放大器U15的输出端还连接乘法器A6的一个输入端,运算放大器U15的输出端还连接乘法器A7的一个输入端,运算放大器U15的输出端还连接乘法器A8的一个输入端,运算放大器U15的输出端还连接乘法器A9的一个输入端,运算放大器U15的输出端还连接乘法器A10的一个输入端,运算放大器U15的输出端还连接乘法器A11的一个输入端,运算放大器U15的输出端还连接乘法器A12的一个输入端,运算放大器U15的输出端还连接电阻R9的另一端,运算放大器U15的输出端还连接电阻R31的另一端;第六通道电路中,乘法器A6的输出端连接电阻R36的一端,电阻R36的另一端、电阻R37的一端、电阻R38的一端和电阻R39的一端均连接运算放大器U16的反相输入端,运算放大器U16的同相输入端接地,运算放大器U16的输出端连接电阻R39的另一端,运算放大器U16的输出端还连接电阻R40的一端,电阻R40的另一端和电容C6的一端均连接运算放大器U17的反相输入端,运算放大器U17的同相输入端接地,运算放大器U17的输出端连接电容C6的另一端,运算放大器U17的输出端还连接电阻R41的一端,电阻R41的另一端和电阻R42的一端均连接运算放大器U18的反相输入端,运算放大器U18的同相输入端接地,运算放大器U18的输出端连接电阻R42的另一端,运算放大器U18的输出端还连接乘法器A1的一个输入端,运算放大器U18的输出端还连接乘法器A2的一个输入端,运算放大器U18的输出端还连接乘法器A3的一个输入端,运算放大器U18的输出端还连接乘法器A7的一个输入端,运算放大器U18的输出端还连接乘法器A8的一个输入端,运算放大器U18的输出端还连接乘法器A9的一个输入端,运算放大器U18的输出端还连接乘法器A10的一个输入端,运算放大器U18的输出端还连接乘法器A11的一个输入端,运算放大器U18的输出端还连接乘法器A12的一个输入端,运算放大器U18的输出端还连接电阻R38的另一端;第七通道电路中,乘法器A7的输出端连接电阻R43的一端,电阻R43的另一端、电阻R44的一端、电阻R45的一端和电阻R46的一端均连接运算放大器U19的反相输入端,运算放大器U19的同相输入端接地,运算放大器U19的输出端连接电阻R46的另一端,运算放大器U19的输出端还连接电阻R47的一端,电阻R47的另一端和电容C7的一端均连接运算放大器U20的反相输入端,运算放大器U20的同相输入端接地,运算放大器U20的输出端连接电容C7的另一端,运算放大器U20的输出端还连接电阻R37的另一端,运算放大器U20的输出端还连接电阻R48的一端,电阻R48的另一端和电阻R49的一端均连接运算放大器U21的反相输入端,运算放大器U21的同相输入端接地,运算放大器U21的输出端连接电阻R49的另一端,运算放大器U21的输出端还连接乘法器A1的一个输入端,运算放大器U21的输出端还连接乘法器A2的一个输入端,运算放大器U21的输出端还连接乘法器A3的一个输入端,运算放大器U21的输出端还连接乘法器A4的一个输入端,运算放大器U21的输出端还连接乘法器A8的一个输入端,运算放大器U21的输出端还连接乘法器A9的一个输入端,运算放大器U21的输出端还连接乘法器A10的一个输入端,运算放大器U21的输出端还连接乘法器A11的一个输入端,运算放大器U21的输出端还连接乘法器A12的一个输入端,运算放大器U21的输出端还连接电阻R45的另一端;第八通道电路中,乘法器A8的输出端连接电阻R50的一端,电阻R50的另一端、电阻R51的另一端、电阻R52的一端和电阻R53的一端均连接运算放大器U22的反相输入端,运算放大器U22的同相输入端接地,运算放大器U22的输出端连接电阻R53的另一端,运算放大器U22的输出端还连接电阻R54的一端,电阻R54的另一端和电容C8的一端均连接运算放大器U23的反相输入端,运算放大器U23的同相输入端接地,运算放大器U23的输出端连接电容C8的另一端,运算放大器U23的输出端还连接电阻R23的另一端,运算放大器U23的输出端还连接电阻R44的另一端,运算放大器U23的输出端还连接电阻R55的一端,电阻R55的另一端和电阻R56的一端均连接运算放大器U24的反相输入端,运算放大器U24的同相输入端接地,运算放大器U24的输出端连接电阻R56的另一端,运算放大器U24的输出端还连接乘法器A1的一个输入端,运算放大器U24的输出端还连接乘法器A2的一个输入端,运算放大器U24的输出端还连接乘法器A3的一个输入端,运算放大器U24的输出端还连接乘法器A4的一个输入端,运算放大器U24的输出端还连接乘法器A5的一个输入端,运算放大器U24的输出端还连接乘法器A9的一个输入端,运算放大器U24的输出端还连接乘法器A10的一个输入端,运算放大器U24的输出端还连接乘法器A11的一个输入端,运算放大器U24的输出端还连接乘法器A12的一个输入端,运算放大器U24的输出端还连接电阻R52的另一端;第九通道电路中,乘法器A9的输出端连接电阻R57的一端,电阻R57的另一端、电阻R58的一端、电阻R59的一端和电阻R60的一端均连接运算放大器U25的反相输入端,运算放大器U25的同相输入端接地,运算放大器U25的输出端连接电阻R60的另一端,运算放大器U25的输出端还连接电阻R61的一端,电阻R61的另一端和电容C9的一端均连接运算放大器U26的反相输入端,运算放大器U26的同相输入端接地,运算放大器U26的输出端连接电容C9的另一端,运算放大器U26的输出端还连接电阻R62的一端,电阻R62的另一端和电阻R63的一端均连接运算放大器U27的反相输入端,运算放大器U27的同相输入端接地,运算放大器U27的输出端连接电阻R63的一端,运算放大器U27的输出端还连接乘法器A1的一个输入端,运算放大器U27的输出端还连接乘法器A2的一个输入端,运算放大器U27的输出端还连接乘法器A3的一个输入端,运算放大器U27的输出端还连接乘法器A4的一个输入端,运算放大器U27的输出端还连接乘法器A5的一个输入端,运算放大器U27的输出端还连接乘法器A6的一个输入端,运算放大器U27的输出端还连接乘法器A10的最后一个输入端,运算放大器U27的输出端还连接乘法器A11的一个输入端,运算放大器U27的输出端还连接乘法器A12的一个输入端,运算放大器U27的输出端还连接电阻R59的另一端;第十通道电路中,乘法器A10的输出端连接电阻R64的一端,电阻R64的另一端、电阻R65的另一端、电阻R66的一端和电阻R67的一端均连接运算放大器U28的反相输入端,运算放大器U28的同相输入端接地,运算放大器U28的输出端连接电阻R67的另一端,运算放大器U28的输出端还连接电阻R68的一端,电阻R68的另一端和电容C10的一端均连接运算放大器U29的反相输入端,运算放大器U29的同相输入端接地,运算放大器U29的输出端连接电容C10的另一端,运算放大器U29的输出端还连接电阻R30的另一端,运算放大器U29的输出端还连接电阻R69的一端,电阻R69的另一端和电阻R70的一端均连接运算放大器U30的反相输入端,运算放大器U30的同相输入端接地,运算放大器U30的输出端连接电阻R70的另一端,运算放大器U30的输出端还连接乘法器A1的一个输入端,运算放大器U30的输出端还连接乘法器A2的一个输入端,运算放大器U30的输出端还连接乘法器A3的一个输入端,运算放大器U30的输出端还连接乘法器A4的一个输入端,运算放大器U30的输出端还连接乘法器A5的一个输入端,运算放大器U30的输出端还连接乘法器A6的一个输入端,运算放大器U30的输出端还连接乘法器A7的一个输入端,运算放大器U30的输出端还连接乘法器A11的最后一个输入端,运算放大器U30的输出端还连接乘法器A12的一个输入端,运算放大器U30的输出端还连接电阻R66的另一端;第十一通道电路中,乘法器A11的输出端连接电阻R71的一端,电阻R71的另一端、电阻R72的另一端、电阻R73的一端和电阻R74的一端均连接运算放大器U31的反相输入端,运算放大器U31的同相输入端接地,运算放大器U31的输出端连接电阻R74的另一端,运算放大器U31的输出端还连接电阻R75的一端,电阻R75的另一端和电容C11的一端均连接运算放大器U32的反相输入端,运算放大器U32的同相输入端接地,运算放大器U32的输出端连接电容C11的另一端,运算放大器U32的输出端还连接电阻R76的一端,电阻R76的另一端和电阻R77的一端均连接运算放大器U33的反相输入端,运算放大器U33的同相输入端接地,运算放大器U33的输出端连接电阻R77的另一端,运算放大器U33的输出端还连接乘法器A1的一个输入端,运算放大器U33的输出端还连接乘法器A2的一个输入端,运算放大器U33的输出端还连接乘法器A3的一个输入端,运算放大器U33的输出端还连接乘法器A4的一个输入端,运算放大器U33的输出端还连接乘法器A5的一个输入端,运算放大器U33的输出端还连接乘法器A6的一个输入端,运算放大器U33的输出端还连接乘法器A7的一个输入端,运算放大器U33的输出端还连接乘法器A8的一个输入端,运算放大器U33的输出端还连接乘法器A12的最后一个输入端,运算放大器U33的输出端还连接电阻R73的另一端;第十二通道电路中,乘法器A12的输出端连接电阻R78的一端,电阻R78的另一端、电阻R79的另一端、电阻R80的一端和电阻R81的一端均连接运算放大器U34的反相输入端,运算放大器U34的同相输入端接地,运算放大器U34的输出端连接电阻R81的另一端,运算放大器U34的输出端还连接电阻R82的一端,电阻R82的另一端和电容C12的一端均连接运算放大器U35的反相输入端,运算放大器U35的同相输入端接地,运算放大器U35的输出端连接电容C12的另一端,运算放大器U35的输出端还连接电阻R58的另一端,运算放大器U35的输出端还连接电阻R83的一端,电阻R83的另一端和电阻R84的一端均连接运算放大器U36的反相输入端,运算放大器U36的同相输入端接地,运算放大器U36的输出端连接电阻R84的另一端,运算放大器U36的输出端还连接乘法器A1的最后一个输入端,运算放大器U36的输出端还连接乘法器A2的最后一个输入端,运算放大器U36的输出端还连接乘法器A3的最后一个输入端,运算放大器U36的输出端还连接乘法器A4的最后一个输入端,运算放大器U36的输出端还连接乘法器A5的最后一个输入端,运算放大器U36的输出端还连接乘法器A6的最后一个输入端,运算放大器U36的输出端还连接乘法器A7的最后一个输入端,运算放大器U36的输出端还连接乘法器A8的最后一个输入端,运算放大器U36的输出端还连接乘法器A9的最后一个输入端,运算放大器U36的输出端还连接电阻R80的另一端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨理工大学,未经哈尔滨理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201920697221.7/,转载请声明来源钻瓜专利网。

同类专利
  • 标量的规则NAF序列的生成方法-201510854907.9
  • 徐云秀;顾海华 - 上海华虹集成电路有限责任公司
  • 2015-11-30 - 2019-11-12 - H04L9/00
  • 本发明公开了一种标量的规则NAF序列的生成方法,包括以下步骤:根据需求选择规则NAF序列的窗口大小w,列出相应窗口大小下规则NAF序列的格式;列出非0项的所有可能,根据大小顺序重新编码到连续的正整数集合上来;根据标量k的最低位记录其奇偶性并调整最低位得到奇数的k’,若k[0]=1,则k’=k,否则,k’=k+1;从低到高将k’分成每w位一组,找出位数最高的非0组,并在其最高位的前面加一个1,将新的k’从高到低移一位,去掉最低位,这样就得到了经过重新编码并省略原规则NAF序列中的0之后的窗口为w的规则NAF序列。本发明既能够节省计算时间又能够节约存储空间。
  • 多法人业务模式的网银系统敏感数据处理方法及系统-201510870846.5
  • 袁伯平 - 城市商业银行资金清算中心
  • 2015-12-02 - 2019-11-08 - H04L9/00
  • 本发明提供一种多法人业务模式的网银系统敏感数据处理方法及系统,银行前置数据处理模块将加密数据及相应的原始数据同时转发到加密数据与原始数据映射系统中保存;根据网上银行系统通过银行前置数据处理模块转发的请求,加密数据与原始数据映射系统获得与请求中附带加密数据对应的原始数据,并经过银行前置数据处理模块转发给网上银行系统进行业务处理;网银端数据库系统对不同独立法人银行的账户数据及交易数据分别存储,且将敏感数据以密文方式存放。本发明能够为多家独立法人银行提供网上银行服务,确保各银行之间的数据相互独立,便于银行进行数据分析、迁移或管理,并有效防止敏感数据通过村镇银行的发起行或承担网上银行建设的第三方泄露。
  • 一种结合数据局部性特征的频率分析方法-201710174177.7
  • 李经纬;秦川;李柏晴;张小松 - 电子科技大学
  • 2017-03-22 - 2019-11-08 - H04L9/00
  • 本发明属于密码学领域,公开了一种结合数据局部性特征的频率分析方法,在获取的最新版本的密文数据块序列C与之前备份的明文数据块序列M相关性很低的情况下,依然能够获得较高的破译率;将明文数据块和密文数据块根据频率大小进行排名并将排名前u的明密文分别按名次进行配对,获得u组明密文对,再找到与其中一对明密文对相邻的明文数据块和密文数据块,将找出的明文数据块和密文数据块分别按频率排序,获得排名前v的明密文对,将两次获得的明密文对均加入到破译集合T和迭代集合G,将迭代集合G中的明密文对进行重复寻找相邻数据块的步骤,直至迭代集合为空集,最后形成的破译集合即为最终结果。
  • 一种量子混沌波包数字信号生成方法-201880000189.0
  • 焦彦华 - 焦彦华
  • 2018-03-16 - 2019-11-08 - H04L9/00
  • 本发明提供一种量子混沌波包数字信号生成方法,包括以下步骤:给定一个N行N列的厄密方阵通过数值计算方法,计算哈密顿量为所述的量子哈密顿系统的N个本征波函数依据混沌判定准则,提取部分或所有表现出量子混沌现象的本征波函数为量子混沌波函数;依据经典信号与量子力学中的波函数在数学上存在的对应关系,得到具有与量子混沌波函数相同数学形式且长度为N的半经典的量子混沌波包数字信号通过把量子力学的基本原理同经典信号的时频分析相结合,根据经典时频信号与量子力学中的波函数在数学上存在的对应关系,生成半经典的量子混沌波包数字信号,该信号不仅具有经典混沌信号的特性,而且具有独特的裂谱特性。
  • 一种混沌密码系统实现防旁路攻击的方法-201910686804.4
  • 罗玉玲;刘俊秀;张德正 - 广西师范大学
  • 2019-07-29 - 2019-11-05 - H04L9/00
  • 本发明公开了一种混沌密码系统实现防旁路攻击的方法,其特征是,包括如下步骤:1)生成掩码;2)构建具有掩码保护的S‑box;3)将轮密钥和中间数据相加;4)替换中间数据;5)有限域加法;6)有限域乘法;7)二维猫映射;8)采用隐藏技术。这种方法构建的混沌密码系统能增加混沌密码系统的防旁路攻击能力。
  • 攻击密钥方法、装置、电子设备及计算机可读存储介质-201910829274.4
  • 张文婧;雷艳 - 北京宏思电子技术有限责任公司
  • 2019-09-03 - 2019-11-05 - H04L9/00
  • 本申请涉及信息安全技术领域,尤其涉及一种攻击密钥方法、装置、电子设备及计算机可读存储介质。该攻击密钥方法包括:选取明文PT,将所述PT进行长度等分,得到第一明文PT1和第二明文PT2两部分;利用公钥分别将PT1和PT2加密为密文,根据所述PT1和PT2分别对应的功耗曲线判断是否满足预设条件;当所述PT1和PT2对应的功耗曲线满足预设条件时,攻击成功,输出PT的值为攻击出的素数;否则,攻击失败。本申请中,实现了对攻击密钥的有效检测。
  • 基于SM3算法的密码模块的防攻击方法及装置-201510337230.1
  • 郭丽敏;王立辉;张志敏;李大为;罗鹏;莫凡 - 上海复旦微电子集团股份有限公司;国家密码管理局商用密码检测中心
  • 2015-06-17 - 2019-11-05 - H04L9/00
  • 本发明提供了一种基于SM3算法的密码模块的防攻击方法及装置。所述方法包括:在所述密码模块调用SM3算法的压缩函数对消息m′的第i个消息分组B(i)进行迭代运算以前,获取随机数r0,0,r0,1,r0,2,r0,3,r0,4,r0,5,r0,6,r0,7;将所获取到的随机数分别与对应的所述第一寄存器的值进行第一运算,并将第一运算后的结果作为第1轮迭代运算中所述寄存器的起始值;当所述密码模块调用SM3算法的压缩函数对所述消息分组B(i)进行迭代运算时,将所述压缩函数中的所有运算的输入进行掩码转换,并计算前M轮迭代运算的每一轮迭代运算中各个第一寄存器的值及对应的掩码。应用所述方法可以提高所述密码模块的安全性。
  • 一种十二维八次混沌系统模拟仿真电路-201920665135.8
  • 梁欣涛;吕海岩;王诗达;邢颖怡 - 哈尔滨理工大学
  • 2019-05-10 - 2019-11-05 - H04L9/00
  • 一种十二维八次混沌系统模拟仿真电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在的密钥空间小、安全性低、抗攻击能力不强等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于保密通信、混沌密码学等领域,该高维混沌系统所产生的混沌序列密钥空间更大、复杂度更高、敏感性更强,可有效提高系统的抗破译能力。
  • 一种含有十次项的十二维混沌模拟电路-201920697155.3
  • 单薏;张春萌;李玉;彭悟焯 - 哈尔滨理工大学
  • 2019-05-16 - 2019-11-05 - H04L9/00
  • 一种含有十次项的十二维混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在的复杂性低、保密性低、抗干扰能力差等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于混沌密码学、通信系统和信息处理等领域,该高维混沌系统多个通道迭代产生的混沌时间序列复杂度高、轨迹难以预测、抗破译能力强、保密性高,具有广阔的应用前景。
  • 一种使用pki防盗技术的电桩-201810370355.8
  • 寇慧宁 - 寇慧宁
  • 2018-04-24 - 2019-11-01 - H04L9/00
  • 本发明公开了一种使用pki防盗技术的电桩,包括充电桩,其特征在于:还包括IC卡、智能身份采集系统、与充电桩无线连接的信息服务器;所述IC卡上储存有持卡人信息,充值金额信息;所述智能身份采集系统采集刷卡人信息、车辆信息,同时将IC卡上储存的持卡人信息、采集的持卡人信息发送给信息服务器进行对比。本发明可以核对在使用充电桩过程中IC卡的刷卡人与原持卡人,原持卡人车辆是否相符合,对于符合的开启充电桩充电,对于不符合的发出警报声。本发明可以大大减少因为IC卡丢失而造成的盗刷,同时也可以对与车辆丢失起到一定的追回作用。
  • 基于截断多项式的对称全同态加密方法-201710610915.8
  • 王保仓;柴炎廷 - 西安电子科技大学
  • 2017-07-25 - 2019-11-01 - H04L9/00
  • 本发明提出了一种基于截断多项式的对称全同态加密方法,用于解决现有对称全同态加密方法中存在的运行效率低的技术问题。实现步骤为:用户设置参数;获取对称密钥、同态计算公钥及明密文空间;对明文进行加密,得到二元密文多项式C(x,y);对二元密文多项式C(x,y)进行解密,得到明文;云服务器采用RSA模数N,对密文多项式进行同态加法计算,得到加法同态密文,采用同态计算公钥,对密文多项式进行同态乘法计算,并通过二元截断多项式环对密文同态计算结果进行取模,得到乘法同态密文;用户采用私钥,对加法同态密文和乘法同态密文进行解密,得到对应的明文运算结果。
  • 基于pailliar公钥加密系统的密文域可逆数据嵌入方法-201710532379.4
  • 殷赵霞;贾玉洁;高莉莉;纪远 - 安徽大学
  • 2017-07-03 - 2019-10-29 - H04L9/00
  • 本发明公开一种基于pailliar公钥加密系统的密文域可逆数据嵌入方法,依次包括以下步骤:通过pailliar公钥加密系统用公钥对原始图像进行加密,进而得到密文图像;根据pailliar公钥加密系统的同态性,在密文图像的密文域对密文进行态操作;完成对数字图像的加密和扩展后,向扩展后的图像中嵌入两个比特的信息;提取嵌入信息并无损恢复原始图。本发明利用密文域关于x轴对称的区域即可将每像素嵌入1比特的嵌入容量提升为每像素嵌入2比特,并能够嵌入信息的图像无损恢复为原始恢复图像。
  • SM4算法的掩码方法及装置-201610887900.1
  • 王蓓蓓;陈佳哲;李贺鑫 - 中国信息安全测评中心
  • 2016-10-11 - 2019-10-25 - H04L9/00
  • 本发明公开了SM4算法的掩码方法及装置,该方法包括:获取输入的带掩码的明文、随机掩码、轮密钥;对带掩码的明文、随机掩码以及轮密钥中的第一轮密钥进行轮函数的第一轮运算,获得第一轮密文和第一轮掩码;对第一轮密文、第一轮掩码以及轮密钥中的第二轮密钥进行轮函数的第二轮运算,获得第二轮密文和第二轮掩码,依此实现轮函数的N轮运算;将第N轮运算输出的第N轮密文与第N轮掩码进行异或运算,将运算结果作为SM4算法的输出。即,在轮函数的N轮运算中,除第一轮运算外,每一轮运算所需的掩码均通过与该轮运算相邻的上一轮运算的输出得到,因此,采用本申请的方案无需对N轮运算的中间值进行脱掩,从而实现了对能量攻击的抵抗。
  • 一种5g通信标准下的分布式隐私保护机器学习方法-201710248758.0
  • 林福宏;周贤伟;张丹;安建伟;许海涛;马兴民;李治 - 北京科技大学
  • 2017-04-17 - 2019-10-22 - H04L9/00
  • 本发明提供一种5g通信标准下的分布式隐私保护机器学习方法,能够保护原始数据隐私及保证数据在传输过程中的安全。所述方法包括:在计算器端,利用同态加密算法生成公钥和私钥,并将私钥发送到服务器端保存,将公钥发布给各个客户端;在各个客户端,利用公钥对各属性的局部信息增益进行同态加密,并将加密后的局部信息增益发送至计算器端;计算器端对接收到的局部信息增益进行求和,得到全局信息增益,并将所述全局信息增益发送至服务器端;服务器端利用私钥对所述全局信息增益进行解密,确定最佳分裂属性并将其发送至各个客户端;各个客户端根据接收到的最佳分裂属性进行决策树的分裂,直至完成一颗决策树的构建。本发明适用于信息安全技术领域。
  • 一种基于FPGA的复混沌简化系统的混沌信号发生器-201610810895.4
  • 黄丽莲;高杰;师东海 - 哈尔滨工程大学
  • 2016-09-08 - 2019-10-18 - H04L9/00
  • 本发明具体涉及一种基于FPGA的复混沌简化系统的混沌信号发生器。本发明由四个模块构成,分别是分频器模块,寄存器模块,浮点数运算模块,浮点数转整形数模块;分频器模块产生clk信号,提供其他模块使用的时钟信号,模块的输入为板上晶振产生频率为50MHz的系统时钟,输出为clk信号;寄存器模块用于存放系统的初值和作为输出数据的缓存,在分频器引出的时钟clk作用下,将寄存器中的数据输出给下一级浮点数运算模块。本发明将结合复混沌系统的简化系统,以复Lü简化混沌系统为例设计四个核心模块实现基于FPGA的复混沌简化系统的混沌信号发生器。
  • 一种带有多参数的十二维九次混沌模拟电路-201920697221.7
  • 单薏;李达;杨佳轩;刘旺辉 - 哈尔滨理工大学
  • 2019-05-16 - 2019-10-18 - H04L9/00
  • 一种带有多参数的十二维九次混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在的容易被破解、抗攻击能力差、可靠性低等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于保密通信、神经网络和经济学等领域,该高维混沌系统所产生的混沌序列具有较大的密钥空间,复杂度更高、密钥敏感性强,提高保密系统的安全性和抗攻击性。
  • 一类奇特征有限域上二项式APN函数及其生成方法-201910479945.9
  • 曾祥勇;李念;杨洋;周俊超 - 湖北大学
  • 2019-06-04 - 2019-10-15 - H04L9/00
  • 本发明涉及一类奇特征有限域上二项式APN函数及其生成方法,包括以下步骤:1、生成有限域其中p是一个素数,p≡3(mod 4)且p≥7,n是奇数;2、构造集合根据集合A构造集合B={u∈A|χ(u+1)=‑χ(5u+3)},构造集合C={u∈A|χ(u+1)=‑χ(5u‑3)};3、得到APN函数其中u∈B∪C。本发明提出的构造二项式APN函数的方法,不仅在理论上突破G.J.Ness和T.Helleseth构造二项式APN函数时对p=3的限制,而且还可应用于纠错编码理论和组合设计等领域。
  • 一种AES算法的快速安全硬件结构-201710035186.8
  • 张锐;张倩;周永彬;邱爽 - 中国科学院信息工程研究所
  • 2017-01-17 - 2019-10-11 - H04L9/00
  • 本发明公开了一种AES算法的快速安全硬件结构。本发明包括密钥扩展模块和加密模块;加密模块中的初始密钥加模块生成初始输入发送给四选二选择器;掩码字节替换模块对共享因子进行掩码字节替换后分别输出给行移位模块;行移位模块将移位处理结果输入列混淆模块;行移位模块及与其连接的列混淆模块将处理结果发送给一二选一选择器;其中一二选一选择器的输出端与轮密钥加模块输入端连接,轮密钥加模块的另一输入端与密钥扩展模块的轮密钥输出端连接,轮输出端与四选二选择器的轮输入端连接;另一二选一选择器的轮输出端与该四选二选择器的轮输入端连接;两二选一选择器的密文输出端分别与密文生成单元的输入端连接。本发明可保证敏感数据的安全。
  • 一种基于Multisim仿真的十二维三次混沌模拟电路-201920638823.5
  • 谢金宝;邹佳悦;崔文靓;吕海岩 - 哈尔滨理工大学
  • 2019-05-05 - 2019-10-11 - H04L9/00
  • 一种基于Multisim仿真的十二维三次混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在系统变量少、密钥空间小、容易被破译等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可将该系统应用于保密通信、图像加密、信息加密等领域,系统多个信号通道使生成的时间序列更难预测、复杂度更高,非线性行为更加复杂,系统密钥空间更大,可以有效抵抗穷举性攻击,提高通信系统的保密性。
  • 加密算法中的运算符提升-201480076008.4
  • P.M.H.M.A.戈里斯森;L.M.G.M.托胡伊泽恩 - 皇家飞利浦有限公司
  • 2014-12-17 - 2019-10-11 - H04L9/00
  • 公开了一种用于使用数据的混淆表示在数据上执行运算的系统。获取构件被配置成获取第一数据值的第一混淆表示并且获取第二数据值的第二混淆表示。确定构件102被配置成通过在第一数据值的混淆表示和第二数据值的混淆表示上执行对应运算来确定第三数据值的混淆表示。混淆构件101可以配置成基于第一数据值生成第一混淆表示和并且基于第二数据值生成第二混淆表示。去混淆构件103可以配置成对第三数据值的混淆表示去混淆,以便使用方程组来获取第三数据值。
  • 保护软件项目-201480079424.X
  • M.基纳斯 - 爱迪德技术有限公司
  • 2014-03-31 - 2019-10-11 - H04L9/00
  • 一种保护软件项目的方法,所述软件项目被布置成基于一个或多个数据项目实施数据处理,所述方法包括:对所述软件项目应用一种或多种软件保护技术以生成受保护的软件项目,其中所述一种或多种软件保护技术被布置成使得所述受保护的软件项目把所述数据处理至少部分地实施成在有限环上的一项或多项线性代数运算。
  • 一种基于单个分数阶电感的分数阶广义忆阻混沌电路-201910403349.2
  • 杨宁宁;程书灿;张铭予;贾嵘;吴朝俊;徐诚 - 西安理工大学
  • 2019-05-15 - 2019-10-01 - H04L9/00
  • 本发明公开了一种基于单个分数阶电感的分数阶广义忆阻混沌电路,包括包括依次连接且形成闭合回路的分数阶电容Cq、分数阶电感Lq、负电阻G,所述分数阶电容Cq的两端并联有分数阶忆阻器Mq,所述分数阶忆阻器Mq的一端还与所述分数阶电感Lq连接,所述分数阶忆阻器Mq另一端还连接有所述负电阻G;该系统具有一个不稳定的鞍点和一对不稳定的鞍焦,表明该系统是一个具有固定参数的双涡卷混沌系统。而且与其他分数阶电路相比,该电路对分析分数阶混沌系统拓扑结构简单,动力学行为丰富,对于混沌系统的发展由很大的推动作用。
  • 一种用于产生十二维二次混沌信号的模拟电路-201920638822.0
  • 王玉静;陆博;刘哲;彭悟焯 - 哈尔滨理工大学
  • 2019-05-05 - 2019-10-01 - H04L9/00
  • 一种用于产生十二维二次混沌信号的模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在保密性差、参数单一、抗干扰能力差等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可将该高维混沌系统应用于信息加密、混沌密码学等领域,该系统产生的混沌时间序列复杂度更高、密钥空间更大、抗破译抗干扰能力更强,系统的安全性更高,具有更好应用前景。
  • 一种基于运算放大器的十二维四次混沌模拟电路-201920638824.X
  • 单薏;陈威威;王诗达;周月 - 哈尔滨理工大学
  • 2019-05-05 - 2019-10-01 - H04L9/00
  • 一种基于运算放大器的十二维四次混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在系统参数和变量少、密钥空间小、抗破译能力差等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于混沌保密通信、机械振动故障诊断、混沌密码学等领域,可作为保密信号源。该系统的动力学行为特征难以预测,系统密钥空间更大,具有较好的抗攻击和抗干扰能力。
  • 一种带有五次项的十二维混沌模拟电路-201920638825.4
  • 单薏;王超;邢颖怡;王卓 - 哈尔滨理工大学
  • 2019-05-05 - 2019-10-01 - H04L9/00
  • 一种带有五次项的十二维混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在密钥空间小、系统参数少、安全性低等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于保密通信、图像数据加密等领域,多个信号通道使系统能够产生更为复杂的动态特性,具有非常强的随机性和不可预测性,系统密钥空间更大,具有较强的抗干扰能力,可大大提高通信系统的安全性和保密效果。
  • 一种十二维五次混沌模拟电路-201920665133.9
  • 单薏;乔春阳;周长越;邹佳悦 - 哈尔滨理工大学
  • 2019-05-10 - 2019-10-01 - H04L9/00
  • 一种十二维五次混沌模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在密钥空间小、不能有效地抵御穷举攻击等问题。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于保密通信、电力电网动态分析和保护等领域,多个信号通道使系统的非线性程度更大,随机性更强,系统密钥空间更大,具有较强的抗干扰能力,通信系统的保密效果好,安全性高,具有较高的实际应用价值。
  • 一种十二维七次混沌系统Simulink模拟电路-201920665406.X
  • 王庆岩;崔文靓;刘旺辉;周月 - 哈尔滨理工大学
  • 2019-05-10 - 2019-10-01 - H04L9/00
  • 一种十二维七次混沌系统Simulink模拟电路,属于混沌信号发生器设计技术领域。解决现有低维混沌系统一般存在的动力学行为退化严重、密钥空间小、混沌序列复杂度低。该电路包括十二个通道电路:每一个通道电路均由乘法器、反相加法比例运算器、反相积分器、反相器以及电阻、电容组成。可应用于混沌保密通信、图像信息加密等领域,该系统的参数空间大、混沌特性广泛,在有限计算精度的影响下可有效抵抗动力学退化的影响,具有较好的安全性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top