[发明专利]COF封装方法有效
申请号: | 201911038471.0 | 申请日: | 2019-10-29 |
公开(公告)号: | CN110739238B | 公开(公告)日: | 2021-03-19 |
发明(设计)人: | 奚耀鑫 | 申请(专利权)人: | 颀中科技(苏州)有限公司;西安奕斯伟材料科技有限公司 |
主分类号: | H01L21/603 | 分类号: | H01L21/603 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 苏婷婷 |
地址: | 215000 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示了一种COF封装方法,所述方法包括:S1、提供一待封装柔性线路基板,在所述柔性线路基板的线路面上形成若干个第一引脚;以及提供一待封装芯片,并在封装芯片上形成若干个第二引脚;S2、使得并保持柔性线路基板的线路面始终朝下放置,以及使得并保持封装芯片设置有配合第一引脚的第二引脚的面始终朝上放置,并使得柔性线路基板和封装芯片上互相配合的第一引脚和第二引脚相对设置;S3、对柔性线路基板施加一自上至下的压力,和/或对所述封装芯片施加一自下至上的压力,同时高温加热以使得第一引脚和第二引脚采用融合共晶的方式进行焊接。本发明提升产品良率及稳定度。 | ||
搜索关键词: | cof 封装 方法 | ||
【主权项】:
1.一种COF封装方法,其特征在于,所述方法包括:/nS1、提供一待封装柔性线路基板,在所述柔性线路基板的线路面上形成若干个第一引脚;以及提供一待封装芯片,并在封装芯片上形成若干个第二引脚;/nS2、使得并保持柔性线路基板的线路面始终朝下放置,以及使得并保持封装芯片设置有配合第一引脚的第二引脚的面始终朝上放置,并使得柔性线路基板和封装芯片上互相配合的第一引脚和第二引脚相对设置;/nS3、对柔性线路基板施加一自上至下的压力,和/或对所述封装芯片施加一自下至上的压力,同时高温加热以使得第一引脚和第二引脚采用融合共晶的方式进行焊接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于颀中科技(苏州)有限公司;西安奕斯伟材料科技有限公司,未经颀中科技(苏州)有限公司;西安奕斯伟材料科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911038471.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种新型电镀法制作大锡球方法
- 下一篇:SiC器件的制造方法及评价方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造