[发明专利]用于操作处理器的方法有效

专利信息
申请号: 201910739737.8 申请日: 2018-06-15
公开(公告)号: CN110443360B 公开(公告)日: 2021-08-06
发明(设计)人: 道格拉斯·R·瑞德;G·葛兰·亨利;泰瑞·派克斯 申请(专利权)人: 上海兆芯集成电路有限公司
主分类号: G06N3/063 分类号: G06N3/063
代理公司: 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人: 刘新宇
地址: 201203 上海市浦东新区上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种用于操作处理器的方法。第一数据存储保持高速缓存器行;神经处理单元加速器具有保持神经网络权重和从第一数据存储驱逐的高速缓存器行的第二数据存储;标记目录保持针对第一和第二数据存储两者中所储存的高速缓存器行的标记;响应于从第一数据存储驱逐高速缓存器行的请求,在第一模式下将高速缓存器行写入第二数据存储并且更新标记目录中的标记以指示高速缓存器行存在于第二数据存储中;以及在第二模式下将高速缓存器行写入系统存储器而非写入第二数据存储。
搜索关键词: 用于 操作 处理器 方法
【主权项】:
1.一种用于操作处理器的方法,所述处理器具有:处理核心;第一数据存储,其用于保持所述处理核心所处理的高速缓存器行;神经处理单元加速器,其具有用于选择性地保持从所述第一数据存储驱逐的高速缓存器行和所述神经处理单元加速器所处理的神经网络权重的第二数据存储;以及标记目录,其用于保持针对所述第一数据存储和所述第二数据存储这两者中所储存的高速缓存器行的标记,所述方法包括以下步骤:响应于从所述第一数据存储驱逐高速缓存器行的请求而进行以下操作:在所述第二数据存储正在第一模式下操作的情况下,将高速缓存器行写入所述第二数据存储并且更新所述标记目录中的标记以指示高速缓存器行存在于所述第二数据存储中,其中在所述第一模式中所述第二数据存储保持从所述第一数据存储驱逐的高速缓存器行;以及在所述第二数据存储正在第二模式下操作的情况下,将高速缓存器行写入系统存储器而非写入所述第二数据存储,其中在所述第二模式中所述第二数据存储保持所述神经处理单元加速器所处理的神经网络权重。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910739737.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top