[发明专利]针对具有掩码组合电路的加密设备的安全分析方法及系统有效
申请号: | 201910237533.4 | 申请日: | 2019-03-27 |
公开(公告)号: | CN110020534B | 公开(公告)日: | 2021-07-30 |
发明(设计)人: | 李煜光;魏凡星;路晔绵;詹鹏翼;潘娟;国炜 | 申请(专利权)人: | 中国信息通信研究院 |
主分类号: | G06F21/60 | 分类号: | G06F21/60;G06F21/72 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 王涛;任默闻 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供针对具有掩码组合电路的加密设备的安全分析方法及系统,通过计算翻转计数模型与加密设备实测功耗曲线之间的互相关分析结果,确定优化翻转计数模型,最后利用优化后的翻转计数模型测试加密设备的安全性能,消除了仿真所得的反向注解信息与实际电路中的真实延迟因产生的差异造成的影响,提高了仿真的精度,进而提高了翻转计数模型应用于加密设备的安全分析的有效性。同时该优化方案仅需结合实测功耗曲线,对标准延时格式文件中的延时信息进行修正,即可达到模型优化的目的,方法简易且高效。 | ||
搜索关键词: | 针对 具有 掩码 组合 电路 加密 设备 安全 分析 方法 系统 | ||
【主权项】:
1.一种针对具有掩码组合电路的加密设备的安全分析方法,其特征在于,包括:基于初始仿真数据构建翻转计数模型;其中所述初始仿真数据通过对仿真网表数据和仿真延迟数据进行仿真获得,所述仿真网表数据和仿真延迟数据基于所述具有掩码组合电路的硬件设计源码生成;迭代计算翻转计数模型和加密设备实测功耗曲线之间的互相关分析结果,基于互相关分析结果对仿真延迟数据进行修正,用修正后的仿真延迟数据替换所述初始仿真数据,直至仿真延迟数据不满足修正条件;利用迭代计算得到的最终的翻转计数模型测试所述加密设备的安全性能。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国信息通信研究院,未经中国信息通信研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910237533.4/,转载请声明来源钻瓜专利网。