[发明专利]具有多个主数据通道的高带宽SOUNDWIRE主控设备在审

专利信息
申请号: 201880042779.X 申请日: 2018-06-20
公开(公告)号: CN110799956A 公开(公告)日: 2020-02-14
发明(设计)人: L·阿马里利奥;A·吉尔;S·格莱夫 申请(专利权)人: 高通股份有限公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 31100 上海专利商标事务所有限公司 代理人: 陈炜;亓云
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 描述了能在不增加由SoundWire总线使用的引脚数的情况下改进SoundWire总线上的可用带宽的系统、方法和装置。一种在耦合至SoundWire总线的主控设备处执行的方法包括:由第一主控设备在SoundWire总线的时钟线上向耦合至该SoundWire总线的第一从动设备和第二从动设备提供时钟信号;在SoundWire总线的第一数据线上从第一主控设备向第一从动设备传送第一控制信息;以及在SoundWire总线的第二数据线上从第一主控设备向第二从动设备传送第二控制信息。第一控制信息可不同于第二控制信息,并且与第二控制信息并发地被传送。
搜索关键词: 总线 控制信息 从动设备 主控设备 传送 耦合 方法和装置 第一数据 可用带宽 时钟信号 总线使用 时钟线 数据线 引脚数 地被 并发 改进
【主权项】:
1.一种方法,包括:/n在SoundWire总线的时钟通道上从第一主控设备向耦合至所述SoundWire总线的第一从动设备和第二从动设备传送时钟信号;/n在所述SoundWire总线的第一数据通道上从所述第一主控设备向所述第一从动设备传送第一控制信息;以及/n在所述SoundWire总线的第二数据通道上从所述第一主控设备向所述第二从动设备传送第二控制信息,/n其中所述第一控制信息不同于所述第二控制信息并且与所述第二控制信息并发地被传送。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201880042779.X/,转载请声明来源钻瓜专利网。

同类专利
  • 一种提高矢量网络分析仪数据传输速率的系统及方法-201710742036.0
  • 杨明飞;年夫顺;梁胜利;刘丹;袁国平;李明太;赵立军;庄志远 - 中国电子科技集团公司第四十一研究所
  • 2017-08-25 - 2020-02-14 - G06F13/42
  • 本发明公开了一种提高矢量网络分析仪数据传输速率的系统及方法,包括:CPU模块、DSP模块和FPGA模块;所述DSP模块与FPGA模块连接,所述CPU模块通过PCIE总线链路分别与DSP模块和FPGA模块实现全双工的高速数据通信;CPU模块根据用户需求以及CPU内的线程调度,判断需要访问的PCIE设备是DSP模块还是FPGA模块,然后通过PCIE总线对需要访问的PCIE设备进行快速访问。本发明有益效果:将矢量网络分析仪内部总线的分时复用、共享带宽结构变更为点对点拓扑结构,仪器的主机与每一个PCIE设备均具有单独的通信链路,每个PCIE设备都可以独享带宽,有效提高了矢量网络分析仪的总线带宽,同时降低了仪器内部控制器的仲裁逻辑的复杂度。
  • 一种同步串口总线接收端抗干扰设计方法-201711242957.7
  • 邢炜;张攀;刘洋;王延光;李阳;王登峰 - 西安空间无线电技术研究所
  • 2017-11-30 - 2020-02-14 - G06F13/42
  • 本发明公开了一种同步串口总线接收端抗干扰设计方法,在总线拓扑结构不规范、同步串口总线时钟速度较低的情况下,不改变标准硬件接收电路,在FPGA芯片内对同步串口信号采用使能控制、统一时钟、时分采样和三模判决进行处理,提高了信号接收的正确性和可靠性;对外围的RS422/RS485标准同步串口总线拓扑结构约束宽松,总线上的每一条分支长度没有严格限制;本发明抗脉冲干扰能力强,可以滤除总线上的偶发毛刺。
  • 支持多主机的通用序列汇流排集线设备及车用主机-201710310684.9
  • 林宏棋;曾国丰 - 景相科技股份有限公司
  • 2017-05-05 - 2020-02-14 - G06F13/42
  • 本发明提供一种支持多主机的通用序列汇流排集线设备及车用主机,此支持多主机的通用序列汇流排集线设备将通用序列汇流排集线电路装设在设备内,并通过一汇流排矩阵,耦接外部连接器。在此通用序列汇流排集线设备的上行连接接口连接器耦接车用主机。当任一下行连接接口所耦接的设备要求作为主机时,汇流排矩阵会将送出要求的设备所耦接的下行连接接口耦接到通用序列汇流排集线电路的上行连接接口,并且将下行连接接口耦接到车用主机,使车用主机作为设备。本发明能够在耦接下行连接接口连接器的装置送出要求作为主机时,将耦接在下行连接接口连接器的装置改耦接到上行连接接口,且使原车用主机改耦接到下行连接接口。
  • 一种USB语音盒-201920972684.X
  • 曹志保 - 杭州汇特科技有限公司
  • 2019-06-26 - 2020-02-14 - G06F13/42
  • 本实用新型涉及语音盒技术领域,尤其是一种USB语音盒,包括USB语音盒本体,所述USB语音盒本体两侧均等高设有两个固定柱,所述固定柱一端垂直粘接固定在USB语音盒本体侧面上,所述固定柱另一端上通过轴承同轴心转动安装有转动轴,所述转动轴的圆周侧面上竖直固定有插装杆,所述USB语音盒本体下方分别水平设有第一盒体和第二盒体,且第一盒体的纵截面为倒“L”形结构,所述第二盒体的纵截面为“L”形结构。本实用新型不仅能够在USB语音盒本体使用时抬高USB语音盒本体的高度,增加USB语音盒本体的散热面积,还能够在USB语音盒本体不使用时,利用第一盒体和第二盒体将USB语音盒本体完全罩住,防止USB语音盒本体上落灰。
  • 具有多个主数据通道的高带宽SOUNDWIRE主控设备-201880042779.X
  • L·阿马里利奥;A·吉尔;S·格莱夫 - 高通股份有限公司
  • 2018-06-20 - 2020-02-14 - G06F13/42
  • 描述了能在不增加由SoundWire总线使用的引脚数的情况下改进SoundWire总线上的可用带宽的系统、方法和装置。一种在耦合至SoundWire总线的主控设备处执行的方法包括:由第一主控设备在SoundWire总线的时钟线上向耦合至该SoundWire总线的第一从动设备和第二从动设备提供时钟信号;在SoundWire总线的第一数据线上从第一主控设备向第一从动设备传送第一控制信息;以及在SoundWire总线的第二数据线上从第一主控设备向第二从动设备传送第二控制信息。第一控制信息可不同于第二控制信息,并且与第二控制信息并发地被传送。
  • 实现并行总线从模式的方法及装置、计算机设备、介质-201910942709.6
  • 秦金昆;吴闽华;孟庆晓;戴瑜 - 深圳震有科技股份有限公司
  • 2019-09-30 - 2020-02-11 - G06F13/42
  • 本申请涉及实现并行总线从模式的方法及装置、计算机设备、介质,所述方法将MCU与主控CPU通过并行总线相连;其中MCU的GPIO1~GPIO8,8个GPIO连主控CPU的8条地址线;MCU的GPIO9~GPIO16,8个GPIO连主控CPU的8条数据线;GPIO17连接主控CPU的片选控制信号线;MCU的GPIO18连主控CPU的读写控制信号;当使能GPIO17中断,读取GPIO1~8的值,保存为地址值addr;读取GPIO18的值,判断是否=1;如果否的话进入写周期;如果是则转入读周期;以实现并行总线从模式。本文提出以GPIO管脚来实现并行总线的从模式的方法;可以实现在MCU上实现并行总线,并且实现成本低。
  • 一种串口信息的传输方法和装置-201610174001.7
  • 张红星 - 新华三信息技术有限公司
  • 2016-03-24 - 2020-02-11 - G06F13/42
  • 本发明提供一种串口信息的传输方法和装置,该方法包括:BMC获取数据,所述数据包括串口信息和所述串口信息所属的标识信息;所述BMC利用所述串口信息所属的标识信息发送所述数据。通过本发明的技术方案,BMC可以获取到多个主板的串口打印信息,并将这多个主板的串口打印信息发送到远程控制台,维护人员可以在远程控制台上同时查看多个主板的串口打印信息,便于维护人员分析和定位问题。
  • 一种基于SPI通信的端口复用系统-201810823436.9
  • 孔涛;陈磊;王书果 - 南京市嘉隆电气科技有限公司
  • 2018-07-25 - 2020-02-07 - G06F13/42
  • 本发明公开了一种基于SPI通信的端口复用系统,包括MCU、时钟电路、系统复位电路、AD采样电路、液晶电路、存储电路、以太网控制电路、安全芯片电路、CAN通信电路等。所述MCU内部存在多种通信接口,其中SPI接口共有三个:flash芯片和铁电寄存器复用第一组SPI接口,两个以太网控制器复用第二组SPI接口,安全芯片用第三组SPI接口。通过SPI端口复用实现了数据的快速存取的目的,通过双以太网控制器与MCU的SPI端口复用实现了与主站快速通信的目的。本发明给出的基于SPI通信的端口复用系统,易移植,易于实现功能扩展,可广泛应用于各种采用SPI通信方式的自动化装置。
  • GPIO实现SPI从机功能方法、系统、设备及介质-201910866165.X
  • 杨超;孟庆晓;吴闽华 - 深圳震有科技股份有限公司
  • 2019-09-12 - 2020-02-07 - G06F13/42
  • 本申请涉及GPIO实现SPI从机功能方法、系统、设备及介质,方法包括:当MCU将时钟信号变为有效,MCU通过所述GPIO3管脚向CPU发出中断,CPU进入中断处理程序;当CPU进入中断处理程序,并判断从设备使能信号有效,则MCU发送给CPU一个比特数据;CPU在中断程序中读取GPIO1管脚的主输出从输入信号,从MCU读取数据;每产生一中断的时钟信号,CPU读取MCU发来的一个比特数据,并向MCU发送一个回应的比特数据;CPU读取每读取完一字节的比特数据,则将读取的比特数据组成一个字节。通过本方法可以在不支持SPI从机功能的CPU上,实现SPI从机功能,结构简单实现容易,并且成本低。
  • 一种PCIE数据优先级管理方法和装置-201910931722.1
  • 王安;孔祥涛 - 苏州浪潮智能科技有限公司
  • 2019-09-29 - 2020-02-07 - G06F13/42
  • 本发明提供一种PCIE数据优先级管理方法,包括以下步骤:根据预设的优先级设置每个设备通过PCIE传输要发送的TLP包中的通信类别位的优先级;通过可编程逻辑器件模拟出多个虚拟通道,其中每个所述虚拟通道具有不同的优先级;通过所述可编程逻辑器件接收每个设备的所述TLP包,并根据其中的所述通信类别位的优先级把所述TLP包按预定规则发送到相应的所述虚拟通道,以将所述TLP包传输到处理器。本发明实现了PCIE数据优先级的管理控制,解决了现有PCIE传输机制的弊端,提高了传输效率。
  • 一种便携式设备以及控制HDMI信号输出的方法-201511032405.4
  • 柳光辉 - 北京小鸟看看科技有限公司
  • 2015-12-31 - 2020-02-07 - G06F13/42
  • 本发明公开一种便携式设备以及控制HDMI信号输出的方法,该便携式设备包括:微控制单元,通用串行总线USB Type‑C接口,多个模拟开关;每个模拟开关设置在微控制单元的高清多媒体接口HDMI信号输出管脚与USB Type‑C接口的相应管脚之间;微控制单元,检测USB Type‑C接口被插入的正、反方向,并根据插入方向的不同,输出对应的控制信号给模拟开关;模拟开关用于根据控制信号切换开关方向,使得HDMI信号经由USB Type‑C接口的对应管脚输出。本发明只需设一个USB Type‑C接口,实现通过该USB Type‑C接口传输HDMI信号和USB信号的有益效果,节约设备整体空间,实现正反插方便用户操作。
  • 一种主、从TMC同时与BMC通信方法-201710340285.7
  • 王学龙;张兆义;乔英良;黄家明 - 郑州云海信息技术有限公司
  • 2017-05-15 - 2020-02-07 - G06F13/42
  • 本发明公开了、一种主、从TMC同时与BMC通信方法,包括以下步骤:S1、第一机匣管理控制器在访问基板管理控制器的进程开始首先向第二机匣管理控制器发送访问基板管理控制器禁止的控制命令,第二机匣管理控制器接收到控制命令跳过访问基板管理控制器进程执行;S2、延时时间T1;S3、主机匣管理控制模块执行访问基板管理控制器操作后延时时间T2;S4、第一机匣管理控制器向第二机匣管理控制器发送访问基板管理控制器允许的控制命令,第二机匣管理控制器进程判断接收到访问基板管理控制器允许的控制命令后恢复对基板管理控制器的访问。
  • 一种多串口通信方法及系统-201910859566.2
  • 秦金昆;吴闽华;孟庆晓;陈泽江 - 深圳震有科技股份有限公司
  • 2019-09-11 - 2020-02-04 - G06F13/42
  • 本发明公开了本发明提供了一种多串口通信方法及系统,所述方法包括步骤:当访问若干个从设备时,将待发送数据帧写入中央处理器中的寄存器;所述中央处理器控制所述寄存器接收所述待发送数据帧,并将所述待发送数据帧中的奇偶校验位字符替换为地址位字符,得到替换后的输出数据帧;将所述输出数据帧发送至若干个从设备。本发明通过中央处理器的寄存器将发送数据帧中的奇偶校验位字符替换为地址位字符,是的串口获取到发送数据帧的地址位信息,实现主设备与从设备之间支持多路模式的的串口协议通信,进而实现了主设备与多个从设备之间的通信连接。
  • 基于同步422标准的数据采样方法-201910966448.1
  • 何全;付彦淇;鲁毅 - 天津津航计算技术研究所
  • 2019-10-12 - 2020-02-04 - G06F13/42
  • 本发明属于数据传输技术领域,具体涉及一种基于同步422标准的数据采样方法,其通过采样电路实现传输数据的采样。所述数据采样方法基于数据采样系统来实现,所述数据采样系统包括:高频时钟模块、时钟采样模块、时钟上升沿判断模块、数据采样模块、整合模块、数据处理模块;与现有技术相比较,本发明对数据接收方的通用采样方法做了改进,在数据接收方使用高频时钟(时钟频率不小于同步422时钟的5倍频率)作为采样时钟,同时使用高频时钟采样同步422的时钟信号和数据信号,通过整合电路判断输入时钟的上升沿来采样输入数据信号,保证采样电路的稳定性,能够正确采样输入数据。
  • 电子设备、信号传输方法及存储介质-201911002708.X
  • 王玄朝 - 北京小米移动软件有限公司
  • 2019-10-21 - 2020-02-04 - G06F13/42
  • 本公开是关于一种电子设备、信号传输方法及存储介质,所述电子设备为第一电子设备,包括:处理模组;接口模组,通过柔性电路板与所述处理模组连接,用于与第二电子设备建立连接;增强模组,位于所述处理模组及所述接口模组所交互信号的传输路径上,用于对所述处理模组与所述接口模组之间通过所述柔性电路板传输的信号进行增强处理。
  • 一种实现PCIE总线切换外设挂载的电路-201910896660.5
  • 霍炳秀 - 天津市英贝特航天科技有限公司
  • 2019-09-23 - 2020-01-31 - G06F13/42
  • 本发明公开了一种实现PCIE总线切换外设挂载电路,包括:PCIE总线转换电路,用于将PCIE总线转换成多路可以选择的PCIE总线;PCIE总线信号增强电路,用于增强PCIE总线信号质量;PCIE总线转换电路上的各个接口与PCIE总线信号增强电路上的各接口依次连接,PCIE总线信号增强电路分别与至少2个外设相连。本发明的优点和有益效果是:采将单路PCIE总线转换成可以多选一的PCIE总线形式,再通过PCIE信号增强模块将PCIE总线与外设连接,进行PCIE总线点对点的连接,实现在不同环境下PCIE总线外设挂载的切换。该方法具有集成度高、可操作性强,稳定高效,适用性强的特点。
  • 一种链路检测方法和接收设备-201510435546.4
  • 张自渊 - 深圳市中兴微电子技术有限公司
  • 2015-07-22 - 2020-01-31 - G06F13/42
  • 本发明实施例公开了一种链路检测方法,所述方法包括:接收发送设备通过链路发送的串行数据信息,所述串行数据信息包括需要传输的信息和对应的校验信息;根据所述校验信息校验所述串行数据信息,得到校验结果;若所述校验结果表示接收到的串行数据信息未被篡改,则确定所述链路的链路状态是有效状态;若所述校验结果表示接收到的串行数据信息被篡改,则确定所述链路的链路状态是无效状态。本发明同时还公开了一种接收设备。
  • 一种PCIe安全域广播方法以及系统-201710236257.0
  • 林涛 - 福州瑞芯微电子股份有限公司
  • 2017-04-12 - 2020-01-31 - G06F13/42
  • 本发明提供一种PCIe安全域广播方法,EP1设备向RC申请BDF1地址,并且申请一Domain1地址;至少一个EP2设备申请BDF2地址,且所申请的BDF2地址落在Domain1地址范围内;当一EP2设备或一EP1设备广播时,向RC发domain地址请求,则RC将所需发送的数据发送至Domain1地址完成广播,本发明还提供一种PCIe安全域广播系统,提高广播效率。
  • 接口装置-201920765009.X
  • 季冬夏 - 季冬夏
  • 2019-05-24 - 2020-01-31 - G06F13/42
  • 本实用新型提供一种接口装置,包括:Type‑C接口,所述Type‑C接口具备电源端子;电量检测模块,所述电量检测模块的输入端与所述电源端子连接,所述电量检测模块的电源端与所述电源端子连接;所述电量检测模块用于检测与所述电源端子插接连接的电池的剩余电量值;控制器,所述控制器配置有显示器,所述控制器的电源端与所述电源端子连接;所述控制器的通讯端与所述电量检测模块的通讯端连接,所述控制器接收所述电量检测模块发送的所述剩余电量值并传输至所述显示器显示。上述方案中显示器能够显示剩余电量值,方便用户查看电量。
  • 一种基于FPGA的桥接装置-201711462770.8
  • 吕杰;许毅杰 - 苏州联视泰电子信息技术有限公司
  • 2017-12-28 - 2020-01-21 - G06F13/42
  • 本发明公开了一种基于FPGA的桥接装置,其中FPGA接收两路高速串行LVDS传输电路的数据,完成数据的分类存储,并通过多种通信接口转发至PowerPC处理器,由PowerPC处理器负责多类数据的整理与分析。本发明充分利用FPGA技术编程灵活的特点,结合PowerPC处理器强大的数据通信和数据处理能力以及LVDS高速串行接口低功耗、低误码率、低串扰和低辐射等优点,根据不同数据类型合理分配存储空间并选择适宜的数据交互接口,确保带宽高达800Mbps的数据的高效处理和稳定传输,有效提高了系统的稳定性和健壮性。
  • 一种通用的解析串口数据方法-201910909133.3
  • 赵昶宇 - 天津津航计算技术研究所
  • 2019-09-25 - 2020-01-17 - G06F13/42
  • 本发明涉及一种通用的解析串口数据方法,涉及串口通讯技术领域。本发明通过移动数据帧字节,能够根据每一帧串口数据的数据帧头和数据帧尾或数据校验和,解析出完整的串口有效数据段。该方法适用于所有带数据帧头、数据帧尾或数据校验和的串口数据帧的解析,采用通用的串口数据解析架构,对串口传输过程中出现的误码或是任意组合的串口数据均能够有效的实现串口数据的解析。该方法极大地提高了串口通讯的容错能力,不同格式的串口数据只需修改串口数据的长度、数据帧头和数据帧尾或数据校验和字段就能实现该串口数据的解析功能。
  • 基于光口通讯的盒式智能化控制设备及网络监控系统-201921222232.6
  • 李巍;章进;杨旋;田佳佳 - 安徽华速达电子科技有限公司
  • 2019-07-30 - 2020-01-17 - G06F13/42
  • 本实用新型实施方式提供一种基于光口通讯的盒式智能化控制设备及网络监控系统,盒式智能化控制设备包括:光口,用于与外接的核心交换机连接,核心交换机用于与上行的服务器连接;音频接口,用于外接音频采集设备;RS485接口,用于外接485电表;开关量输出接口,用于外接照明灯;开关量输入接口,用于外接传感器;Console接口,用于外接至控制端以供工作人员配置程序;RJ45*8接口,通过网络数据总线与光口连接,用于外接网络摄像头;处理器,与音频接口、RS485接口、开关量输出接口、开关量输入接口和Console接口连接,与光口通过网络数据总线连接,用于协调各个接口与光口之间的通讯。
  • 调节Redriver芯片参数的方法及装置-201611076018.5
  • 关嘉浩 - 浙江宇视科技有限公司
  • 2016-11-29 - 2020-01-14 - G06F13/42
  • 本申请提供一种调节Redriver芯片参数的方法及装置,所述装置包括一可编程逻辑器件,其与多个Redriver芯片连接,每个Redriver芯片具有不同的设备地址,所述可编程逻辑器件用于存储每个Redriver芯片的设备地址和对应的Redriver芯片参数,且所述可编程逻辑器件与各Redriver芯片分别按照各Redriver芯片对应的数据传输协议进行通信。本申请可同时对各Redriver芯片的参数进行配置,实现多个Redriver芯片参数的同步升级,各Redriver芯片的外部无需添加EEPROM芯片或电阻来配置该Redriver芯片的参数,能够降低成本,且可操作性强。
  • 数据通信系统-201810685617.X
  • 周小龙 - 鸿富锦精密电子(天津)有限公司
  • 2018-06-28 - 2020-01-07 - G06F13/42
  • 一种数据通信系统,包括主设备、从设备及可编程逻辑器件,所述主设备通过所述可编程逻辑器件与所述从设备建立通信连接,所述可编程逻辑器件用于实时接收来自所述主设备及从设备的集成电路总线的SCL信号与SDA信号;所述可编程逻辑器件实时侦测所述主设备与从设备之间的集成电路总线的SDA信号的电平变化状态,并根据所侦测到的SDA信号的电平变化状态以确定当前SDA信号的方向。如此,不仅可以节省I2C总线驱动芯片与PCB空间,还可大大提高对I2C总线上数据传输的稳定性。
  • 在多通路链路中动态地协商不对称链路宽度-201910457276.5
  • D·达斯夏尔马 - 英特尔公司
  • 2019-05-29 - 2020-01-07 - G06F13/42
  • 实施例的各方面涉及包括用于支持多通道链路的硬件的端口,该链路包括通道,所述通道包括第一差分信号对和第二差分信号对。至少部分地以硬件电路实现的链路配置逻辑可以确定该端口包括硬件,用于支持以下中的一个或两个在第一差分信号对上接收数据或在第二差分信号对上发送数据,并重新配置第一差分信号以利用第二差分信号对接收数据或者重新配置第二差分信号对以利用第一差分信号对发送数据;并且其中端口基于第一差分信号对和第二差分信号对中的一个或两个的重新配置来发送数据或接收数据。
  • 一种基于ATmega48的数据采集系统-201910874537.3
  • 李贵娇;鲁争艳;房建峰;张武凤;周靖轩 - 中国兵器工业集团第二一四研究所苏州研发中心
  • 2019-09-17 - 2020-01-07 - G06F13/42
  • 本发明公开了基于ATmega48的数据采集系统,单片机采用ATmega48芯片,FLASH芯片采用AT26DF161A芯片;ATmega48芯片与AT26DF161A芯片通过SPI通信接口进行数据交互;ATmega48芯片中的主程序通过循环扫描指定端口的输入电平,来确定所选择的模式为采集模式或编辑模式,如果选择采集模式,分析AT26DF161A芯片中是否已有数据,若已有数据则进入死循环状态,指示灯闪烁,否则进入采集模式,重新进入主循环;如果选择编辑模式,则进入编辑模式,对AT26DF161A芯片进行读取、擦除操作,编辑完后则退出编辑模式重新进入主循环。
  • 一种MIL-STD-1553B总线协议控制器-201910905187.2
  • 殷庆会;桂江华;赵达 - 中国电子科技集团公司第五十八研究所
  • 2019-09-24 - 2020-01-07 - G06F13/42
  • 本发明公开一种MIL‑STD‑1553B总线协议控制器,属于集成电路设计互连总线技术领域。所述MIL‑STD‑1553B总线协议控制器包括仲裁器、配置寄存器模块、存储器模块、协议控制单元、并串转换模块、串并转换模块、曼彻斯特编码模块和曼彻斯特译码模块;其中,所述仲裁器、所述存储器模块、所述配置寄存器模块、所述并串转换模块、所述串并转换模块均和所述协议控制单元相连;所述仲裁器和所述存储器模块相连;所述并串转换模块和所述曼彻斯特编码模块相连,所述串并转换模块和所述曼彻斯特译码模块相连。本发明提供的MIL‑STD‑1553B总线协议控制器实现灵活可配置,能够运用在航空航天领域和民用技术领域,满足总线传输需求。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top