[发明专利]基于FPGA的标记面积块上限分离分道方法有效

专利信息
申请号: 201811053501.0 申请日: 2018-09-11
公开(公告)号: CN109146953B 公开(公告)日: 2021-12-10
发明(设计)人: 黄继业;龚南飞;谢尚港;高明煜;何志伟;杨宇翔 申请(专利权)人: 杭州电子科技大学
主分类号: G06T7/62 分类号: G06T7/62;G06T7/70;G06T7/00
代理公司: 浙江永鼎律师事务所 33233 代理人: 陆永强
地址: 310018 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了基于FPGA的标记面积块上限分离分道方法,包括以下步骤:设定起始像素和结束像素,使图像像素与滑槽宽度相对应;将起始像素、结束像素、设定的连通面积块下限值和上限值发送至FPGA;设定比较器组;设定k个寄存器,将上限通道值缓存k行后输出;根据连通域算法得到的面积块面积值来确定是否需要对这k个寄存器进行清零;在I+2N时钟之后,一行像素扫描完毕,当前行通道值压入寄存器队列,k行之前的通道寄存器发送给高速气阀控制板,满足喷气吹离要求的通道为1,否则为0。本发明精确有效地识别某个预设范围内的面积块并且做出相应操作,极大地降低了误识别或误操作的概率。
搜索关键词: 基于 fpga 标记 面积 上限 分离 分道 方法
【主权项】:
1.一种基于FPGA的标记面积块上限分离分道方法,其特征在于,包括以下步骤:S10,设定起始像素pixstart和结束像素pixend,使其与滑槽的宽度相对应,则通道对应的图像总像素数量odd=pixend‑pixstart+1,再将这些数据以及面积上限值AREA_max和下限值AREA_min全部发送给FPGA,则当前像素所在的通道cal_temp=((data_cnt‑pixstart)*2N*M/odd)>>N,其中,2N为一行像素数量,M为划分的通道数,data_cnt为当前像素标号;S20,设定k个M位通道寄存器,分别为channel_temp1、channel_temp2、channel_temp3、channel_temp4…channel_tempk,以队列形式用于缓存输出的通道值,每一行像素结束时输出一个M位的通道值,当前行的面积块判决结果会延迟k行像素之后再输出;S30,设定比较器,输入为cal_temp和0,如果相等,则表示当前处理的像素处于第一个通道,需要对通道寄存器channel_tempk进行清零;S40,设定比较器组;S50,设定比较器D,输入为当前面积块面积sum_data_up和连通面积块上限值AREA_max;设定比较器E,输入为当前像素clr_in和0;同时设定状态机S(0)‑S(i),用来对超过上限值的面积块对应的通道值进行清零;在I+pixstart时钟和I+pixend时钟之间,如果当前连通面积块的面积sum_data_up大于连通面积块上限值AREA_max,且当前像素clr_in大于0,说明当前面积块不满足喷气吹离要求,需要对寄存的前k行通道值进行清零;S60,在I+2N时钟之后,一行像素扫描完毕,当前行通道值channel_temp1压入寄存器队列,k行之前的通道寄存器channel_tempk发送给高速气阀控制板,满足喷气吹离要求的通道为1,不满足喷气吹离要求的通道为0。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811053501.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top