[发明专利]一种改善电磁兼容性能的方法在审

专利信息
申请号: 201711240268.2 申请日: 2017-11-30
公开(公告)号: CN107959485A 公开(公告)日: 2018-04-24
发明(设计)人: 田立良 申请(专利权)人: 郑州云海信息技术有限公司
主分类号: H03K5/1252 分类号: H03K5/1252
代理公司: 济南信达专利事务所有限公司37100 代理人: 姜明
地址: 450000 河南省郑州市*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明特别涉及一种改善电磁兼容性能的方法。该改善电磁兼容性能的方法,对时钟缓存器Clock Buffer芯片的输入输出电路进行改造,将其供电电源经降能、滤波处理后接入时钟缓存器Clock Buffer芯片,将其输入/输出信号分别经RC滤波电路处理后输入/输出,并将其空pin连接电阻到地,使空pin的能量传递到大地中;同时,将时钟缓存器Clock Buffer芯片的参考电源对应接口部分挖空,切断耦合路径。该改善电磁兼容性能的方法,通过改造时钟缓存器Clock Buffer芯片的输入输出电路,从而减少了骚扰源产生的电磁骚扰,同时切断耦合路径,使时钟缓存器Clock Buffer芯片产生的能量不能从骚扰源传递到敏感源,进而从根本上防止了电磁兼容问题的产生。
搜索关键词: 一种 改善 电磁 兼容 性能 方法
【主权项】:
一种改善电磁兼容性能的方法,其特征在于:对时钟缓存器Clock Buffer芯片的输入输出电路进行改造,将其供电电源经降能、滤波处理后接入时钟缓存器Clock Buffer芯片,将其输入/输出信号分别经RC滤波电路处理后输入/输出,并将其空pin连接电阻到地,使空pin的能量传递到大地中,从而避免电磁信号向空间的辐射;同时,将时钟缓存器Clock Buffer芯片的参考电源对应接口部分挖空,进而切断了耦合路径,使时钟缓存器Clock Buffer产生的能量不能从骚扰源传递到敏感源,从而从根本上防止电磁兼容问题的产生。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711240268.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top