[发明专利]一种实现微控制器芯片的用户debug模式的方法在审
申请号: | 201710172698.9 | 申请日: | 2017-03-22 |
公开(公告)号: | CN107168867A | 公开(公告)日: | 2017-09-15 |
发明(设计)人: | 万上宏;叶媲舟;涂柏生 | 申请(专利权)人: | 深圳市博巨兴实业发展有限公司 |
主分类号: | G06F11/36 | 分类号: | G06F11/36 |
代理公司: | 深圳力拓知识产权代理有限公司44313 | 代理人: | 李伟 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种实现微控制器芯片的用户debug模式的方法,微控制器芯片内部包括芯片代码选项模块OPTION、程序存储器PMEM、数据存储器DMEM、外设模块PER、用户debug模式控制模块DBG_CTRL、微控制器内核CORE,外设模块PER是包含MCU所有外设的集合,SPI模块是包含于外设集合中的一个子模块,微控制器芯片通过SPI模块与芯片外部进行串行通信。本发明通过复用微控制器芯片中的SPI模块的逻辑资源和通信端口,而不需要增加过多额外的逻辑资源、额外的通信接口以及通信端口即可以实现微控制器芯片的用户调试功能,节省了用于实现用户debug模式的大部分逻辑资源,降低微控制器芯片的生产成本。 | ||
搜索关键词: | 一种 实现 控制器 芯片 用户 debug 模式 方法 | ||
【主权项】:
一种实现微控制器芯片的用户debug模式的方法,微控制器芯片内部包括芯片代码选项模块(OPTION)、程序存储器(PMEM)、数据存储器(DMEM)、外设模块(PER)、用户debug模式控制模块(DBG_CTRL)、微控制器内核(CORE),外设模块(PER)是包含MCU所有外设的集合,其特征在于,SPI模块是包含于外设集合中的一个子模块,微控制器芯片通过SPI模块与芯片外部进行串行通信,SPI模块内部包括串行接收控制逻辑以及串行发送控制逻辑,串行接收控制逻辑负责完成串行通信调试的接收过程,串行发送控制逻辑负责完成串行通信调试的发送过程,使用微控制器芯片的用户debug模式时,复用SPI通信的3个单向通信端口,SPI模块通过miso输出端口将芯片的数据输出至芯片外部的上位机,SPI模块通过mosi输入端口接收芯片外部的上位机输入的信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博巨兴实业发展有限公司,未经深圳市博巨兴实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710172698.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种配置文件的参数解析方法及装置
- 下一篇:一种数据的写入方法及装置